Claims (2)
Изобретение относитс к вычисли- тельной технике и может быть использовано при проектировании устройств отображени информации. Известны устройства дл отображени информации, содержащие дешифратор , распределитель микротактов, фер ритов ую матрицу, формирователи откло н ющих напр жений и т.д. 1. Наиболее близким по технической сущности к предлагаемому вл етс устройство АЛЯ отображени информации , содержащее дешифратор кода знака , блок синхронизации, ферритовую матрицу, сдвиговые регистры, формиро ватели отклон ющего напр жени , усилители отклонени и усилитель ркоети 2 . Основным недостатком известных устройств вл етс значительный объе оборудовани , необходимого дл опред лени конца вывода знака. Цель изобретени - упрощение устройства . Поставленна цель достигаетс тем, что в устройство дл отображени информации , содержащее дешифратор кода знака, один вход которого подключен к шине приема кода знака, другой - к выходу блока синхронизации, выходы к входам блока пам ти на ферритовой матрице, регистры сдвига, одни входы которых. соединены с выходами блока пам ти на ферритовой матрице, другие входы - с выходом блока синхронизации, выходы регистров сдвига, кроме последнего , подключены к входам формирователей отклон ющего напр жени , выход последнего регистра сдвига - к входу усилител ркости, усилители отклонени , входы которых соединены с выходами формирователей отклон ющего на-; пр жени , содержит элемент И-НЕ, входы которого соединены с выходами регистров сдвига, а выход - с входом блока синхронизации. Таким образом, из известного устройства исключаютс один сдви39 га, узел определени конца вывода знака и часть ферритовой матрицы. На чертеже представлена блок-схема предлагаемого устройства. Устройство содержит дешифратор 1 кода знака, ферритовую матрицу 2 и блок 3 синхронизации, регистры -8 сдвига, элементы 9 И-НЕ, формировате ли 10 и 11 отклон ющих напр жений, усилители 12 и 13 отклонени , усилитель 1 ркости. Количество разр дов (п) в сдвиговых регистрах и в ферритовой матрице зависит от сложности отображаемого алфавита и от степени стилизации символов. Обычно количест во интервалов дл воспроизведени букв русского и латинского алфавита, арабских цифр равно 16 - 32, т.е. п 16 - 326. Устройство работает следующим образом . На дешифратор 1 кода знака подает с код отображаемого символа. В соот ветствии с этим кодом на одну из выходных шин подаетс управл ющий импульс . Выходна шина прошивает соответствующие сердечники ферритовой матрицы 2. На вторичных обмотках этих сердечников возбужда.ютс импуль сы напр жени , которые подаютс на входы регистров 4-8 сдвига и устанав ливают на них программу движени электронного луча по координатам х и у, программу подсветки луча. Далее из блока 3 синхронизации поступают импульсы сдвига на все регистры. С выходов регистров +и 5 импульсы поступают соответственно на суммирующий и вычи тающий входы формировател 10 , а с выхо дов регистров 6 и 7 - на суммирующий и вычитающий входы формировател 1 1 отклон ющего напр жени . Таким образом , осуществл етс управление форми ровател ми 1 О и 11 отклон ющего напр жени . Сформированные напр жени подаютс на усилители 12 и 13 отклонени электроннолучевой трубки, создава контур символа, который подсвечивает с в нужном месте усилителем ркости . По мере формировани символа регистры сдвР1га разр д за разр дом устанавливаютс в нулевое состо ние и в конце отображени знака все регистры устанавливают .в состо ние О Информаци об этом поступает с выходов последних разр дов регистров 4-8 на входы элемента И-НЕ. При отсутствии импульсов на всех входах элемента И-НЕ на выходе по вл етс импульс, который прекращает подачу.импульсов сдвига с блока синхронизации 3 и сигнализирует о разрешении на вывод следующего символа. Таким образом, предлагаемое устройство имеет новые элементы по сравнению с прототипом и обеспечивает отображение символов с использованием меньшего количества оборудовани . При :этом коэффициент выигрыша в оборудовании Р равен ).+ a 3+6o 4+2 iy+3ot-6t- oi +di+ol.j,+5d +2aLs+3ol +o(.g где 0, oi, oL4. ai.f ai6 т ответственно состав оборудовани дешифратора 1 , блока синхрони зации 3. регистра сдвига (они все одинаковы), формировател отклон ющего напр жени , усилител , блока определени конца вывода символа, элемента И-НЕ; QLn iaiin соответственно состав оборудовани ферритовой матрицы в прототипе и предлагаемом устройстве: . , cijy ai и в целом |J 1 . Формула изобретени Устройство дл отображени информации , содержащее дешифратор кода знака, один вход которого подключен к шине приема кода знака, другой - к выходу блока синхронизации, выходы к входам блока пам ти на ферритовой матрице, регистры сдвига, одни входы которых соединены с выходами блока пам ти на Ферритовой матрице, другие входы - с выходом блока синхронизации, выходы регистров сдвига, кроме последнего , подключены к входам фор-. мирователей отклон ющего напр жени , выход последнего регистра сдвига - к входу усилител ркости, усилители отклонени , входы которых соединены с выходами формирователей отклон ющего напр жени , отличающеес тем, что, с целью упрощени устройства, оно содержит элемент И-НЕ входы которого соединены с выходамиThe invention relates to computing technology and can be used in the design of display devices. Devices for displaying information are known, comprising a decoder, a micro-tact distributor, a ferrite matrix, a shaper voltage generator, etc. 1. The closest in technical essence to the present invention is an AL information display device comprising a sign code decoder, a synchronization unit, a ferrite matrix, shift registers, a deflection voltage driver, a deviation amplifier, and a PCO amplifier 2. The main disadvantage of the known devices is the considerable amount of equipment necessary to determine the end of the character output. The purpose of the invention is to simplify the device. The goal is achieved by the fact that a device for displaying information containing a character code decoder, one input of which is connected to the character code reception bus, another - to the output of the synchronization unit, outputs to the memory unit inputs on the ferrite matrix, shift registers, one inputs of which . The other inputs are connected to the output of the synchronization unit, the outputs of the shift registers, except for the last, are connected to the inputs of the deflecting voltage drivers, the output of the last shift register to the input of the luminance amplifier, the deflection amplifiers whose inputs are connected with the outputs of the diverting formers; strap, contains the element AND-NOT, the inputs of which are connected to the outputs of the shift registers, and the output - to the input of the synchronization unit. Thus, one shift, a node for determining the end of the sign extraction and a part of the ferrite matrix are excluded from the known device. The drawing shows a block diagram of the proposed device. The device contains a decoder 1 of the character code, a ferrite matrix 2 and a synchronization unit 3, shift registers -8, elements 9 AND-NOT, deflection voltage generators 10 and 11, deflection amplifiers 12 and 13, and luminance amplifier 1. The number of bits (n) in the shift registers and in the ferrite matrix depends on the complexity of the displayed alphabet and the degree of stylization of characters. Usually, the number of intervals for the reproduction of letters of the Russian and Latin alphabet, Arabic numerals is 16 - 32, i.e. P 16 - 326. The device operates as follows. On the decoder, 1 character code is supplied with the code of the displayed symbol. In accordance with this code, a control pulse is applied to one of the output buses. The output bus pierces the corresponding cores of the ferrite matrix 2. The secondary windings of these cores excite voltage pulses that are fed to the inputs of shift registers 4-8 and set the electron beam motion program in x and y coordinates, the beam illumination program. Further, from the synchronization unit 3, shift pulses are received to all the registers. From the outputs of the registers + and 5, the pulses arrive respectively at the summing and deducting inputs of the imaging unit 10, and from the outputs of the registers 6 and 7 - at the summing and subtraction inputs of the imaging device 1 1 of the deflecting voltage. Thus, control of the 1 O and 11 deflection voltage drivers is carried out. The generated voltages are applied to the amplifiers 12 and 13 of the deflection of the cathode ray tube, creating the outline of the symbol that illuminates the luminance amplifier in the right place. As the symbol is formed, the bit-by-bit registers are set to the zero state and, at the end of the sign display, all the registers are set to the O state. Information about this comes from the outputs of the last bits of registers 4-8 to the inputs of the NAND element. In the absence of pulses at all inputs of the NAND element, a pulse appears at the output, which stops feeding the shift pulses from the synchronization unit 3 and signals the resolution to output the next character. Thus, the proposed device has new elements in comparison with the prototype and provides display of symbols using fewer equipment. In this case, the gain in equipment P is equal to). + A 3 + 6o 4 + 2 iy + 3ot-6t- oi + di + ol.j, + 5d + 2aLs + 3ol + o (.g where 0, oi, oL4 ai.f ai6 t is responsible for the equipment of the decoder 1, the synchronization block of the 3. shift register (they are all the same), the deflecting voltage driver, the amplifier, the block for determining the end of the output of the symbol, the AND-NOT element; QLn iaiin respectively matrix in the prototype and the proposed device:., cijy ai and in general | J 1. Invention A device for displaying information containing a character code decoder, one input which is connected to the sign code reception bus, the other is connected to the output of the synchronization unit, the outputs are to the inputs of the memory block on the ferrite matrix, the shift registers, some inputs of which are connected to the outputs of the memory block on the Ferrite matrix, the other inputs are connected to the output of the synchronization block the shift registers, except for the latter, are connected to the inputs of the forwarders of the deflecting voltage, the output of the last shift register is connected to the input of the luminance amplifier, the deflection amplifiers, whose inputs are connected to the outputs of the deflecting voltage formers, This is distinguished by the fact that, in order to simplify the device, it contains the element AND-NON whose inputs are connected to the outputs
59 02П659 02P6
регистров сдвига, а выход - с входом 1. Авторское свидетельство СССР блока синхронизации.W , кл. G Об К 15/20, 1975Источники информацииshift registers, and the output is with input 1. USSR author's certificate of synchronization unit. W, cl. G About K 15/20, 1975 Sources of information
т 1 v--ii fii (« |цг1Г|уll t ljt 1 v - ii fii ("| Цг1Г | уll t lj
прин тые во внимание при экспертизе 5 тотип).taken into account in the examination 5 totip).
2. Авторское свидетельство СССР2. USSR author's certificate
. ПО I UDIOf I CJ . ON I UDIOf I CJ
(f , КЛ. G 06 F 3/1, (про(f, CL. G 06 F 3/1, (about