SU938280A1 - Device for number comparison - Google Patents
Device for number comparison Download PDFInfo
- Publication number
- SU938280A1 SU938280A1 SU792717986A SU2717986A SU938280A1 SU 938280 A1 SU938280 A1 SU 938280A1 SU 792717986 A SU792717986 A SU 792717986A SU 2717986 A SU2717986 A SU 2717986A SU 938280 A1 SU938280 A1 SU 938280A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- counter
- output
- control unit
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
(5) УСТРОЙСТВО ДЛЯ СРАВНЕНИЯ ЧИСЕЛ(5) DEVICE FOR COMPARING NUMBERS
1 ...one ...
Изобретение относитс к автома- тике и вычислительной технике и может быть использовано дл сравнени чисел с заданным полем допуска.The invention relates to automation and computing and can be used to compare numbers with a specified tolerance field.
Известны устройства дл сравнени двух чисел, содержащие счетчики с установочными входами, выходы соответствующих разр дов которых соединены с первой и второй многовходовыми схемами И, выходные элементы И, триг- Q геры и элементы ИЛИ tl.Devices for comparing two numbers are known, comprising counters with installation inputs, the outputs of the corresponding bits of which are connected to the first and second multiple input circuits AND, output elements AND, triggers and elements OR OR tl.
Недостатком этого устройства вл етс его сложность.A disadvantage of this device is its complexity.
Наиболее близким к изобретению по технической сущности вл етс уст-,5 ройство дл сравнени чисел, содер-жащее сравнивающий блок, входы которого соединены с выходами реверсивного счетчика и регистра, формирователь пол допуска, вход которого 20 соединен с выходом Равно сравнивающего блока, а выход через один из элементов ИЛИ - с входом реверсивного счетчика, входы управлени которого через другие элементы ИЛИ соединены боответственно с выходами Больше и Меньше сравнивающего блока 11. J.The closest to the invention to the technical essence is a device for comparing numbers, containing a comparing unit, the inputs of which are connected to the outputs of a reversible counter and register, a shaper tolerance field whose input 20 is connected to the output Equal comparing unit, and the output through one of the OR elements - to the input of the reversible counter, the control inputs of which through the other OR elements are connected, respectively, with the outputs of the More and Less comparison block 11. J.
Недостатком известного устройства вл етс его сложность, так как сравнение, чисел осуществл етс с помощью специального сравнивающего блока и регистра.A disadvantage of the known device is its complexity, since the comparison of numbers is carried out using a special comparison block and a register.
Цель изобретени - упрощение устройства .The purpose of the invention is to simplify the device.
Поставленна цель достигаетс тем, что устройство дл сравнени чисел, содержащее реверсивный счетчик , блок управлени счетчиком и формирователь пол допуска, первый вход которого соединен с выходом Равно устройства, второй вход формировател пол .допуска подключен к управл ющему входу устройства, первый выход формировател пол допуска соединен с первым входом блока управлени счетчиком, первый и второй выходы которого подключены кThe goal is achieved by the fact that a device for comparing numbers containing a reversible counter, a counter control unit and a tolerance field generator, the first input of which is connected to the output Equal to the device, the second input of a field driver, is admitted to the control input of the device, the first output of the field device’s tolerance connected to the first input of the meter control unit, the first and second outputs of which are connected to
входам вычитани и сложени соответственно реверсивного счетчика, информационный вход первого числа устройства соединен с вторым входои блока управлени счетчиком, третий вход которого соединен с входом знака первого числа устройства, содержит элемент И, входы с первого по п-й которого соединены с выходами соответствующих разр дов реверсивного счетчика (п- число разр дов реверсивного счетчика), (+1)-и вход элемента И соединен с первым выходом формировател пол допусквходы разр дов реверсивного счетчика соединены с информационными входами второго числа, вход записи устройства соединен с входом записи реверсивного счетчика, пр мой и инверсный выходы п-го разр да которого соединены с четвертым и п тым входами соответственно блока управлени счетчиком, шестой вход которого подключен к входу второго числа устройства , причем формирователь пол допуска содержит генератор импульсов, счетчик, два триггера и элемент И, входы которого подключены к инвер сным выходам первого и второго триггеров и второму входу формировател пол допуска, а выход соединен с управл ющим входом генератора импульсов , пр мой выход которого вл етс первым выходом формировател пол допуска а инверсный соединен с вычитающим входом счетчика, вход записи которого соединен с нулевыми вхоп дами первого и второго триггеров и вторым входом формировател пол допуска , тактовый вход первого триггера соединен с первым входом формировател ПОЛЯ допуска, тактовый вход второго триггера.соединен с выходом переполнени счетчика и вторым выходом формировател пол допуска , который вл етс выходом Не равно устройства, выход Равно устройства соединен с выходом элемента И, входы разр дов счетчика формировател пол допуска соединены с входами величины допуска устройства , блок управлени счетчиком содержит два элемента И-ИЛИ-НЕ и сумматор по модулю два, входы которого соединены третьим и шестым входами блока управлени счетчиком, входы первой группы первого элемента И-ИЛИ-НЕ соединены с первым и п тым входами блока управлени счетчиком , входы второй группы первого элемента И-ИЛИ-НЕ соединены с вторым входом блока управлени счетчиком и инверсным вь ходом сумматора по модулю два, входыпервой группы второго элемента И-ИЛИ-НЕ соединены с первым и четвертым входами блока управлени счетчиком, входы второй группы второго элемента И-ИЛИ-НЕ соединены с вторым входом блока управлени счетчиком и пр мым выходом сумматора по модулю два, выходы первого и второго элементов И-ИЛИ-НЕ соединены соответственно с первым и вторым выходами блока управлени cчetчикoм.inputs of the subtraction and addition, respectively, of a reversible counter, the information input of the first number of the device is connected to the second input of the control unit of the counter, the third input of which is connected to the input of the sign of the first number of the device, contains the element I, the inputs from the first to the fifth, reversible counter (n is the number of bits of the reversible counter), (+1) and the input of the element I is connected to the first output of the shaper field; the admission inputs of the bits of the reversible counter are connected to information the inputs of the second number, the recording input of the device is connected to the recording input of the reversible counter, the direct and inverse outputs of the nth digit of which are connected to the fourth and fifth inputs of the counter control unit, the sixth input of which is connected to the input of the second number of the device, and tolerance contains a pulse generator, a counter, two flip-flops and an element I, the inputs of which are connected to the inverse outputs of the first and second triggers and the second input of the tolerance field former, and the output connected to the control the input of the pulse generator, the direct output of which is the first output of the shaper tolerance field and the inverse is connected to the subtractive input of the counter, the write input of which is connected to zero inputs of the first and second triggers and the second input of the shaper tolerance field, the clock input of the first trigger is connected to the first input FORMATOR FORMAT tolerance, clock input of the second trigger. Connected to the counter overflow output and second output of the tolerance field generator, which is the output Not equal to the device, output Equal the device is connected to the output of the element AND, the bits of the counter of the generator of the tolerance field are connected to the inputs of the tolerance of the device, the meter control unit contains two AND-OR-NOT elements and a modulo two, the inputs of which are connected by the third and sixth inputs of the meter control unit, the inputs The first group of the first element AND-OR-NOT is connected to the first and fifth inputs of the control unit of the counter, the inputs of the second group of the first element AND-OR-NOT are connected to the second input of the control unit of the counter and inverse during the sum modulo two, the first group of the second element AND-OR-NOT is connected to the first and fourth inputs of the meter control unit, the inputs of the second group of the second element AND-OR-NOT are connected to the second input of the meter control unit and the forward output of the modulo adder two, the outputs of the first and second elements AND-OR-NOT are connected respectively to the first and second outputs of the control unit of the meter.
На чертеже представлена блок-схема устройства.The drawing shows the block diagram of the device.
Устройство содержит реверсивный счетчик 1, сумматор 2 по модулю два, элементы И-ИЛИ-НЕ 3 и l, элементы И 5 и 6, генератор 7, счетчик 8, триггеры 9 и 10, информационный вход 11, вход 12 управлени , входы 13 и 1 токовых разр дов, выходы 15 и 16 устройства .The device contains a reversible counter 1, an adder 2 modulo two, elements AND-OR-NOT 3 and l, elements AND 5 and 6, generator 7, counter 8, triggers 9 and 10, information input 11, control input 12, inputs 13 and 1 current bits, outputs 15 and 16 devices.
Устройство работает следующим образом .The device works as follows.
На информационные входы реверсивного счетчика 1 поступает число А в параллельном коде. По сигналу записи , поступающему на вход синхрониреверсивного счетчика 1, этоThe information inputs of the reversible counter 1 are supplied with the number A in the parallel code. According to the recording signal received at the input of the synchronous counter 1, this
зации nation
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792717986A SU938280A1 (en) | 1979-01-29 | 1979-01-29 | Device for number comparison |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792717986A SU938280A1 (en) | 1979-01-29 | 1979-01-29 | Device for number comparison |
Publications (1)
Publication Number | Publication Date |
---|---|
SU938280A1 true SU938280A1 (en) | 1982-06-23 |
Family
ID=20807373
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792717986A SU938280A1 (en) | 1979-01-29 | 1979-01-29 | Device for number comparison |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU938280A1 (en) |
-
1979
- 1979-01-29 SU SU792717986A patent/SU938280A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU938280A1 (en) | Device for number comparison | |
SU656056A1 (en) | Arrangement for raising to the power | |
SU593211A1 (en) | Digital computer | |
SU666583A1 (en) | Shift register | |
SU568051A1 (en) | Device for raising to the second power | |
SU898609A1 (en) | Voltage-to-code converter with dynamic error correction | |
SU1091145A1 (en) | Walsh function generator | |
SU830377A1 (en) | Device for determining maximum number code | |
SU999043A1 (en) | Multiplication device | |
SU750480A1 (en) | Device for comparing numbers with tolerances | |
SU731436A1 (en) | Binary-decimal arithmetic device | |
SU815726A1 (en) | Digital integrator | |
SU798972A1 (en) | Information displaying device | |
SU758517A1 (en) | Multichannel electronic searching counter | |
SU1160275A1 (en) | Device for measuring liquid density | |
SU817727A1 (en) | Digital extrapolator | |
SU864340A1 (en) | Information shifting device | |
SU675421A1 (en) | Digital squarer | |
SU552623A1 (en) | Pulse frequency function converter | |
SU547766A1 (en) | Dividing device | |
SU611209A1 (en) | Digital function generator | |
SU648978A1 (en) | Binary number-comparing arrangement | |
SU1411777A1 (en) | Device for performing fast fourier transform | |
SU924853A2 (en) | Voltage-to-code converter | |
SU991423A1 (en) | Device for computing difference of two numbers |