SU935984A1 - Устройство дл считывани информации с перфожетона - Google Patents

Устройство дл считывани информации с перфожетона Download PDF

Info

Publication number
SU935984A1
SU935984A1 SU802916933A SU2916933A SU935984A1 SU 935984 A1 SU935984 A1 SU 935984A1 SU 802916933 A SU802916933 A SU 802916933A SU 2916933 A SU2916933 A SU 2916933A SU 935984 A1 SU935984 A1 SU 935984A1
Authority
SU
USSR - Soviet Union
Prior art keywords
information
token
register
input
output
Prior art date
Application number
SU802916933A
Other languages
English (en)
Inventor
Николай Григорьевич Глущук
Николай Степанович Малаший
Олег Ростиславович Мидляк
Original Assignee
Предприятие П/Я М-5666
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5666 filed Critical Предприятие П/Я М-5666
Priority to SU802916933A priority Critical patent/SU935984A1/ru
Application granted granted Critical
Publication of SU935984A1 publication Critical patent/SU935984A1/ru

Links

Landscapes

  • Character Input (AREA)

Description

Изобретение относится к автоматике и вычислительной технике.
Известны устройства, содержащие источники света, оптически связанные с фотоприемниками, усилители и коммутатор [i] .
Известны также устройства для считывания информации с перфожетона, со держащие источники света, оптически связанные с фотоприемниками, соединенными со входами усилителей, выходы которых соединены с информационными входа ми регистра, а также через элементы И и ИЛИ со входами триггера и распределителя, выходы которых соединены с управляющими входами регистра, блок управления, соединенный с регистром и распределителем [2J .
Однако у известных устройств недостаточная достоверность считывания информации, так как отсутствуют элементы контроля считываемой информации.
Цель изобретения - повышение достоверности считывания информации с перфожетона.
Цель достигается тем, что в известное устройство введены дополнительный коммутатор и компаратор, выход которого соединен с управляющим входом блока управления, а первая и вторая группы информационных сигналов соединеы с соответствующими выходами усилителей и дополнительного коммутатора, управляющий и информационные входы которого соединены соответств’енно со вторым выходом распределителя и информационными выходами регистра.
На чертеже представлена функциональная схема устройства.
Устройство содержит жетон 1, узел 2 перемещения жетона, источники 3 света, фбтоприемники 4, усилители 5, элемент ИЛИ 6, распределитель 7, элементы 8 и 9 И,триггер 10, дополнительный коммутатор 11, компаратор 12, регистр 13, коммутатор 14 и блок 15 управления.
Устройство иаботает следующим образом.
Ввод информации с жетона 1 производится в три этапа. В первом этапе производится считывание информации с жето- 5 на 1 при его опускании в тракт узла перемещения жетона 2. Во втором этапе производится вытягивание жетона 1 с тракта узла 2 перемещения жетона с повторным считыванием информации и срав- 10 нением ее с инфоомацией, зафиксированной при опускании жетона. В третьем этапе информация с регистра 13 с помощью блока 15 управления выводится во внешнее устройство. 15
При опускании жетона 1 информация жетона вопринимается фотоприемниками 4 и усиливается усилителями 5. С выходов усилителей 5 информация записывается в регистр 13. Последовательностью записи информации в регистр 13 управляет распределитель 7, на входы которого с выхода элемента ИЛИ 6 поступают импуль сы синхронизации, считываемые усилите- 2g лями 5 с 1-го или УП-ого столбцов же тона (в зависимости от ориентации жетона в узле перемещения).
Распределитель 7 представляет собой кольцевой счетчик с количеством выходов, равным двойному количеству двоичных разрядов информации столбца. Первые вы ходы кольцевого счетчика соединены с входом регистра 13 и обеспечивают поразрядное управление записью информации, считываемой с жетона 1 при опускании 35 жетона в тракт узла 2.
При вытягивании жетона 1 информация с усилителей 5 поступает на вход компаратора 12 в обратной последовательности. Входы регистра 13 для этой информации 40 блокированы распределителем 7. Каждый синхроимпульс, поступающий на вход распределителя 7, изменяет его состояние. Вторые входы распределителя 7 соединены с первым входом дополнительного 45 коммутатора 11, на второй вход которого подается информация, записанная в регистр 13 при опускании жетона 1 в тракт узла 2. Вторые выходы распределителя 7 обеспечивают на выходе дополнительного коммутатора 11 коммутацию информации регистра 13 на вход компаратора 12 в обратной последовательности и через дополнительный коммутатор 11 разрешают' работу компаратора 12. Таким образом, 55 в компараторе 12, синхронно с поступлением импульсов синхронизации на распределитель 7, производится сравнение ин30 формации регистра с информацией, считываемой с жетона 1 при его выталкивинии с тракта узла перемещения 2. При несовпадении информации на выходе компаратора 12 формируется сигнал Сбой*, который поступает в блок 15 управления и блокирует последующий вывод информации с регистра 13 через коммутатор 14 во внешнее устройство. При этом требуется повторный ввод информации с жетона 1. Перед повторным вводом или в начале работы блок 15 управления формирует сигнал 'Начальная установка, который устанавливает исходные состояния распре-. делителя 7 и регистра 13.
При совпадении информации на входах компаратора 12 на его выходе формируется сигнал ‘Готовность, который поступает в блок управления 15. и таким, образом разрешается вывод информации во внешнее устройство.
Сигналы-запросы посимвольно ввода информации с регистра 13 поступают в блок управления выводом информации 15 с блока внешнего управления 16. Блок управления информации 15 обеспечивает посимвольное управление* выводом информации регистра 13 через коммутатор 14 во внешнее устройство.
Коммутатор 14 обеспечивает правильную коммутацию на вход блока управления кодовых информационных сигналов регистра 13 независимо от ориентации жетона 1 относительно вертикальной оси при считывании с помощью триггера 10.
Триггер 10 обеспечивает фиксацию изменения ориентации жетона 1 в узле перемещения жетона 2 относительно вертикальной оси. При считывании информации с жетона 1 синхродорожка располагается в одном из крайних столбцов (в 1-4л или УИ-м) и поэтому на одном из входов элементов И в момент появления импульса синхронизации, поступающего с выхода элемента ИЛИ 6, сигнала не будет на том входе, где будет считываться столбец с цифровой информацией, так как в столбце с информацией в отличии от столбца с синхродорожкой обязательно одна из двоичных ячеек затемнена. Цифры 0,1-9 представляют набор чередующихся двоичных элементов кода О* или1. Триггер 10 фиксирует отсутствие на входе соответствующего элемента И 8 и 9 сигнала и устанавливает на входе коммутатора 14 сигнал, определяющий ориентацию жетона относительно вертикальной оси. Таким образом, при выводе информации с регистра 13 коммутатор 14 обеспечивает правильную коммутацию информации.
Технико-экономический эффект от использования предложенного изображения 5 заключается в повышении достоверности считывания информации с перфожетона за счет двукратного считывания и сравнения информации считанной при вытягивании жетона с информацией считанной при опускании жетона.

Claims (2)

  1. Изобретение относитс  к автоматике Н вычислительной технике. Известны устройства, содержащие источники света, оптически св занные с фо топриемниками, усилители и коммутатор ij ; Известны также устройства дл  считьшани  информации с перфожетона, содержащие источники света, оптически св  занные с фотоприемниками, соединенныKffl со входами усилителей, выходы которых соединены с информационными входа ми регистра, а также через элементы И и ИЛИ со входами триггера и распределител , выходы которых соединены с управл ющими входами регистра, блок управлени , соединенный с регистром и распределителем 2 , Однако у известных устройств недост точна  достоверность считывани  информации , так как отсутствуют элементы контрол  считываемой информации. Цель изобретени  - повьпиение достоверности считывани  информации с перфожетона . Цель достигаетс  тем, что в известное устройство введены дополнительный коммутатор и компаратор, вь1ход которого соединен с управл ющим входом блока управлени , а перва  и втора  группы тгаформационных сигналов соединеы с соответствующими выходами усилителей и дополнительного коммутатора, управл ющий и информационные входы которого соединены соответственно со вторым выходом распределител  и информационными выходами регистра. На чертеже представлена функциональ- на  схема устройства. Устройство содержит жетон 1, узел 2 перемещени  жетона, источники 3 света, фотоприемники 4, усилители 5, элемент ИЛИ 6, распределитель 7, элементы 8 и 9 И,триггер 1О, дополнительный коммутатор 11, компаратор 12, регистр 13,, коммутатор 14 и блок 15 управлени . Устройство иаботает следующим образом . Ввод информации с жетона 1 производитс  в три этапа. В первом этапе производитс  считьгоание информации с жетона 1 при его опускании в тракт узла перемещени  жетона 2. Во втором этапе производитс  выт гивание жетона 1 с тракта узла 2 перемещени  жетона с повторным считыванием информации и сравнением ее с информацией, зафиксированной при опускании жетона. В третьем этапе информаци  с регистра 13 с помоишю блока 15 управлени  выводитс  во внешнее устройство. При опускании жетона 1 информаци  жетона вопринимаетс  фотоприемниками 4 и усиливаетс  усилител ми 5. С выходов усилителей 5 информаци  записываетс  в регистр 13. Последовательностью записи информации в регистр 13 управл ет распределитель 7, на входы которого с выхода элемента ИЛИ 6 поступают импульсы синхронизации, считываемые усилител ми 5 с IHTO или УП-юго столбцов жетона (в зависимости от ориентации жетона в узле перемеиюни ). Распределитель 7 представл ет собой кольцевой счетчик с количеством выходов равным двойному количеству двоичных разр дов информации столбца. Первые выходы кольцевого счетчика соединены с входом регистра 13 и обеспечивают поразр дное управление записью информации считываемой с жетона 1 при опускании жетона в тракт узла 2. При выт гивании жетона 1 информацо  с усилителей 5 поступает на вход компаратора 12 в обратной последовательности Входы регистра 13 дл  этой информации блокированы распределителем 7. Каждый синхроимпульс, поступающий на вход распределител  7, измен ет его состо ние . Вторые входы распределител  7 соединены с первым входом дополнительног коммутатора 11, на второй вход которого подаетс  информаци , записанна  в регист 13 при опускании жетона 1 в тракт узла 2. Вторые выходы распределител  7 обеспечивают на выходе дополнителгдого коммутатора 11 коммутацию информации регистра 13 на вход компаратора 12 в обратной последовательности и чер)ез дополнительный коммутатор 11 разрешают работу компаратора 12. Таким образом, в KONfnapaTOfje 12, синхронно с поступлением импульсов сйпфонизашш на распре делитель 7, производитс  сравнение информации регистра с информацией, считываемой с жетона 1 при егЬ выталкивинии с тракта узла перемещени  2. При несовпадении информации на выходе компаратора 12 формируетс  сигнал Сбой, который поступает в блок 15 управлени  и блокирует последующий вывод информации с регистра 13 через коммутатор 14 во внешнее устройство. При этом требует с  повторный ввод информации с жетона 1. Перед повторным вводом или в начале работы блок 15 управлени  формирует сигнал Начальна  установка, который устанавливает исходные состо ни  распре-. делител  7 и регистра 13. При совпадении информации на входах компаратора 12 на его выходе формируетс  сигнал Готовность, который поступает в блок управлени  15ч и таким. разрешаетс  вывод информации во внешнее устройство. Сигналы-запросы посимвольно ввода информации с регистра 13 поступают в блок управлени  выводом информации 15 с блока внешнего управлени  16. Блок управлени  информации 15 обеспечивает посимвольное управление выводом информации регистра 13 через коммутатор 14 во внешнее устройство. Коммутатор 14 обеспечивает правильную коммутацию на вход блока управлени  кодовых информационных сигиалов регистра 13 независимо от ориентации жетона 1 относительно вертикальной оси при считывании с помощью триггера 1О. Триггер 10 обеспечивает фиксацию изменени  ориентации жетона 1 в узле перемещени  жетона 2 относительно вер- шкальной оси. При считывании информации с жетона 1 синхродорожка располагаетс  в одном из крайних столбцов (в или УП-м) и поэтому на одном нз входов элементов И в момент по влени  импульса синхронизации, поступающего с выхода элемента ИЛИ 6, сигнала не будет на том входе, где будет считьтат с  столбец с цифровой информацией, так как в столбце с информацией в отличии от столбца с С1гахродорожкой об зательно сана из двоичных  чеек затемнена. 0,1 - 9 представл ют набор чередующихс  двоичных элементов кода О или . Триггер 10 фиксирует отсутствие на входе соответствующего элемента И 8 и 9 сигнала и устанавливает на входе коммутатора 14 сигнал, определ ющий ориентацию жетона относительно вертикальной оси. Таким образом, при вьшоде информации с регистра 13 коммутатор 14 обеспечивает правильную коммутацию информации. Технико-экономический аффект от иопопъаовани  предложенного изображени  заключаетс  в повышении достоверности считывани  информации с перфожетона за счет двукратного считывани  и сравнени информации считанной при выт гивании жетона с информацией считанной при опускании жетона. Формула изобретени  УстройстЬо дл  считывани  информ ции с перфожетоиа, содержащее источник света, оптически св занные с фотоприем шосами, соединенными со входами усилителей , выходы которых соединены с информационными входами регистра, а выходы и последнего усилителей соединены со входами элемента ИЛИ и с первыми входами элементов И, распре делитель, первый вход которого соединен с выходом элемента ИЛИ и с вторыми входами элементов И, второй вход - с .первым выходом блока управлени  и с первым управл ющим входом регистра. а первый выход - со вторым управл51х шим входом регистра, триггер, соединенный с выходами элементов И и с первым управл ющим входом коммутатора, второй управл ющий вход которого соединен со вторым выходом блока управлени , а информационные входы и выходы соединеf u с соответствующими выходами pernci pa и входами блока управлени , о т л и - ча ющ.е ее   тем, что, с целью повыщени  достоверности считывани  информации , оно содержит дополнительный коммутатор и компаратор, выход которого соедииен с управл ющим входом блока управлени , а перва  и втора  группы информационных входов соединены с соответствукшими выходами усилителей и дополнительного коммутатора, управл 1оший и информационные входы которого соединены соответственно со вторым выходом распределител  и информационными выходами регистра. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР N9 489125, кл. ООб К 7/1О, 1973.
  2. 2.Авторское свидетельство СССР № 49О124, кл. GO6 F 11/00, 1973 (прототип),
SU802916933A 1980-04-24 1980-04-24 Устройство дл считывани информации с перфожетона SU935984A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802916933A SU935984A1 (ru) 1980-04-24 1980-04-24 Устройство дл считывани информации с перфожетона

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802916933A SU935984A1 (ru) 1980-04-24 1980-04-24 Устройство дл считывани информации с перфожетона

Publications (1)

Publication Number Publication Date
SU935984A1 true SU935984A1 (ru) 1982-06-15

Family

ID=20892621

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802916933A SU935984A1 (ru) 1980-04-24 1980-04-24 Устройство дл считывани информации с перфожетона

Country Status (1)

Country Link
SU (1) SU935984A1 (ru)

Similar Documents

Publication Publication Date Title
KR840004282A (ko) 동기회로
ES374194A1 (es) Sistema de sincronizacion de cuadro.
SU935984A1 (ru) Устройство дл считывани информации с перфожетона
JPH05332789A (ja) パーフェクトワードを使用する位置の符号化方法および装置
GB1427215A (en) Magnetic recording systems
SU1509992A1 (ru) Устройство дл цифровой магнитной записи
FI894154A (fi) Skenbart linjelaost skrivklocka foer bild-i-bild-videotillaempningar.
SU1529255A1 (ru) Устройство дл контрол шага перфорации
SU1385129A1 (ru) Устройство дл сопр жени каналов св зи с ЭВМ
SU1275495A1 (ru) Устройство дл регистрации информации
SU953642A1 (ru) Фотосчитывающее устройство
SU1589300A1 (ru) Устройство дл определени координат точечных световых объектов
SU670958A2 (ru) Устройство дл обработки телеизмерительной информации
SU490124A1 (ru) Устройство дл считывани информации с перфожетона
SU1108427A1 (ru) Устройство дл ввода информации
SU1429122A2 (ru) Устройство дл сопр жени @ датчиков с ЭВМ
SU1418692A2 (ru) Устройство дл ввода информации
SU1238091A1 (ru) Устройство дл вывода информации
SU1325462A1 (ru) Устройство дл сортировки двоичных чисел
SU830368A1 (ru) Устройство дл ввода информации
SU1711342A1 (ru) Способ цикловой синхронизации и система дл его осуществлени
SU786044A1 (ru) Многоканальное устройство дл передачи и приема цифровой информации
SU1080165A1 (ru) Устройство дл считывани информации
SU1213528A1 (ru) Синхронизирующее устройство
SU1649531A1 (ru) Устройство поиска числа