SU926773A1 - Device for receiving amplitude telegraphy signals - Google Patents

Device for receiving amplitude telegraphy signals Download PDF

Info

Publication number
SU926773A1
SU926773A1 SU802971328A SU2971328A SU926773A1 SU 926773 A1 SU926773 A1 SU 926773A1 SU 802971328 A SU802971328 A SU 802971328A SU 2971328 A SU2971328 A SU 2971328A SU 926773 A1 SU926773 A1 SU 926773A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
parcel
shift register
Prior art date
Application number
SU802971328A
Other languages
Russian (ru)
Inventor
Николай Иванович Кудряшов
Александр Юрьевич Чижов
Игорь Иванович Шелест
Original Assignee
Ставропольское высшее военное инженерное училище связи им. 60-летия Великого Октября
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ставропольское высшее военное инженерное училище связи им. 60-летия Великого Октября filed Critical Ставропольское высшее военное инженерное училище связи им. 60-летия Великого Октября
Priority to SU802971328A priority Critical patent/SU926773A1/en
Application granted granted Critical
Publication of SU926773A1 publication Critical patent/SU926773A1/en

Links

Landscapes

  • Noise Elimination (AREA)

Description

УСТРОЙСТВО дл  ПРИЕМА СИГНАЛОВ DEVICE FOR RECEPTION OF SIGNALS

(54) АМПЛИТУДНРЙ ТЕЛЕГРАФИИ(54) AMPLITUDE OF TELEGRAPHY

Claims (2)

Изобретение относитс  к технике cBsi3H. Известно устройство дл  приема сигналов актпитудной телеграфии, содержащве последовате;льнр соединенные, усилите амплитудный детёкто), фильтр нижних частот и йороговый каскад, а также выходной каскад tl 1 Однако в ; известном устройстве недостаточна  помехоустойчивость. Цель изобретени  - повышение помехоустойчивости . . Указанна  цепь достигаетс  тем, что в устройство дл  приема сигналов ампли тудной телеграфии, содержащее последовательно соединенные усилитель, амплит ный детектор, фильтр нижних частот н по рогсвый каскад, а также выходной каска введен пересчетный логический блок, пер вый и второй входы которого соединены с первым н вторым выходами порогового каскада, а выход соединен с входом выходного каскада. Пересчетный логический блок состоит го генератора импульсов, выход которого соединен с одним входом делител  частоты на два, первый и второй выходы которого соединены соответственно с одним входом регистра сдвига и входом делител  частоты на три, выход которого через делитель частоты на восемь соединены с другим входом делител  частоты на два и первым входом генератора импульсов,, а тбжже с первым входом D -триггера, второй вход которого соединен с выходом элемента И, входы которого соединены с выходами регистра сдвига, другой вход которого  вл етс  первым входом пересчетного логического блока, вторым входом которого 5тл етс  второй вход генератора импульсов, а выходом - выход D -триггера. На чертеже изображена структу :)на  электрическа  схема предлагаемого устройства . Устройство содержит усилитель 1, амплитудный детектор 2, фильтр 3 нижних частот, пороговый каскад 4, пере- счетный логический блок 5, состо щий ю генератора 6 импульсов, делител  7 частоты на два, делител  8 частоты на три, делител  9 частоты на восемь, регистр 10 сдвига, элемента И 11, D. «-триггера 12, а также выходной кас кад-13. Устройство работает следующим об разом, Амплитудно-манипулированные посылки выдел ютс  усилителем 1, выпр м л ютс  в амплитудном детекторе 2, сгпа живаютс  фильтром 3 нижних частот и п ступают на вход порогового каскада 4, вьшолненного на основе триггера Шмитта rtopor выбираетс  несколько большими значени  возможных помех по напр жени при отношении сигнал/помеха... На выходе порогового каскада 4 сигн лы, поступающие с канала св зи, имеют вид логических единиц и нулей. При этом стартова  (бестокова ) посылка передаю щего телеграфного аппарата соответствует импульсу логической единицы на инверсном выходе порогового каскада 4. Стартова  посылка запускает генератор 6 импульсов, который начинает генерировать импульсную последовательность с периодом Т t/6 (где f - длительность элементарной посылки). На выходе делител  8 частоты на три период следовани  импульсов равен Т . За этот период f инверсного выхода делител  7 частоты на два на тактовый вход регистра 1р сдвига поступают три импуль са. Так как на вход регистра 1О сдвига поступает нулевой сигнал от порогового каскада 4, то за врем  действи  трех . тактовых импульсов стартова  посылка заполн ет  чейкирегистра сдвига 1О нул ми. Выходы регистра 10. сдвига объединены трехвходовыми элементами И 11, поэтому при наличии,на входе эле мента И 11 трех нулей, с его выхода снимаетс  сигнал, соответствующий нулю на вход Й-С -триггер 12. При поступлении на вход С D -триггера 12 импульса с делител  8 частоты на три, за писанна  в D -триггер 12 информаци  о посылке ( улй ;поступает в выходной каскад 13 (электронное реле), к которому подключен телеграфный аппарат ( не показан). Если поступает от порогового каскада 4 единичный сигнал в регистр 10 сдвига,  чейки псх:леднего заполн ютс  эднн тмп, элемент И 11 сработает иподает си1-нал, соотвотствуют ий единице на вход D -триггера 12. При поступлении на вход С - D-триггера 12 приема импульса с делителем 8 частоты на три инфорк аци  о посылке (единица) поступит в выходной каскад 13. В тех случа х, когда на полезный сигнал во врем  паузы воздействует помеха , длительность которой ТГ iT , то в регистр 1О сдвига за врем  Т занимаетс  комбинаци  нулей и единиц, например 110. При этом на выходе элемента И 11 будет нуль, который поступает на вход 15. - D триггера 12 приема и при постплении импульса с делител  8 частоты на вход С этого D -триггера 12, информаци  о посылке (нуль) поступает в выходной каскад 13, т. е. искаженна  информаци  направл етс , исключа  ошибочный прием элементарной посылки, что повьпиает помехозащищенность Делители 7-9 частоты, регистр 10 Г1 -1(-. сдвига и D -триггер 12 приема срабатьшают от передних фронтов поступающих на них импульсов. Аналогично происходит запись в регистр 10 сдвига каждой элементарной посылки, при этом его сбросов нуль дл  подготовки к приему следующей элементарной посылки не требуетс , так как кажда  последующа  посылка прежде чем записатьс  в D -триггер 12 полностью вытесн ет из регистра 10 сдвига преыдущую посылку, записыва сь с помощью тактовых импульсов с 1шверсного выхода делител  7 частоты на два. Восьмым импульсом с делител  8 частоты на три в D -триггер 12 запи- сьтаютс  сфопова  (токова ) посылка. Одновременно на выходе делител  9 частоты на восемь по вл етс  единичный импульс, включающий генератор 6 импульсов и перевод щий делитель 7 частоты на два в нулевое состо ние. Пересчетный логический блок 5 возвращаетс  в исходное состо ние и готов к приему следующего знака. Применение предлагаемого устройства позвол ет защитить телеграфный аппарат от ложных срабатываний во врем  действи  кратковременных помех. Кроме того, так как прием каждой элементарной посылки кода производитс  с помощью трех тактовых импульсов, снимаемых с инверсного выхода делител  7 частоты на два то можно достигнуть правильного приема посылок с краевыми искажени ми по 16%. Формула изобретени  1. Устройство дл  приема сигналов амплитудной телеграфии, содерж .шее по- 59 спедоратепъно соединенные усилитель, амплитуднь1й детектор, фильтр нижних частот и пороговый каскад, а также выходной каскад, отличающеес  тем, что, с целью повьшени  помехоустойчивости , введен пересчетный логический блок, первый и второй входы которого соединены с первым и вторым выходами порогового каскада, а выход соедийен с входом выходного каскада. This invention relates to the cBsi3H technique. It is known a device for receiving signals from an actitata telegraph, containing a sequence; lnr connected, amplify an amplitude detector), a low-pass filter and a horn cascade, as well as an output stage tl 1 However, in; The known device lacks noise immunity. The purpose of the invention is to improve noise immunity. . This circuit is achieved in that the device for receiving amplitude telegraphy signals, containing a series-connected amplifier, an amplitude detector, a low-pass filter and a cascade, as well as an output helmet, has a counting logic unit, the first and second inputs of which are connected to the first the second outputs of the threshold stage, and the output is connected to the input of the output stage. The scaling logic unit consists of a pulse generator, the output of which is connected to one input of a frequency divider by two, the first and second outputs of which are connected respectively to one input of the shift register and the input of a frequency divider to three, the output of which is connected to another input through a frequency divider two frequencies and the first input of the pulse generator, and also with the first input of the D-trigger, the second input of which is connected to the output of the element I, whose inputs are connected to the outputs of the shift register, the other input th is the first scaler input logic block, the second input of which 5 T is the second input of the pulse generator, and the output - D -triggera yield. The drawing shows the structure:) on the electrical circuit of the proposed device. The device contains an amplifier 1, an amplitude detector 2, a low-pass filter 3, a threshold cascade 4, a counting logic block 5 consisting of a generator of 6 pulses, a frequency divider 7 by two, a divider 8 frequencies by three, a divider 9 frequencies by eight, register 10 shift, element And 11, D. “trigger 12, as well as output cad-13. The device works as follows: Amplitude-manipulated parcels are extracted by amplifier 1, straightened in amplitude detector 2, accumulated by filter 3 low pass and input the threshold cascade 4 executed on the basis of a Schmitt trigger rtopor selects slightly larger values interference voltage at the signal-to-interference ratio ... At the output of the threshold stage, 4 signals coming from the communication channel have the form of logical ones and zeros. At the same time, the starting (non-current) parcel of the transmitting telegraph apparatus corresponds to the pulse of the logical unit at the inverse output of the threshold stage 4. The starting parcel triggers the generator of 6 pulses, which begins to generate a pulse sequence with a period T t / 6 (where f is the duration of the elementary parcel). At the output of the divider 8, the frequency for three periods of the pulse following is equal to T. During this period f of the inverse output of the splitter 7 frequency by two, three pulses are received at the clock input of the shift register 1p. Since the zero signal from the threshold stage 4 arrives at the input of the shift register 1O, during the time of action of three. clock pulses, the starting parcel fills the shift register register 1O with zero. The outputs of the shift register 10 are united by the three-input elements I 11, therefore, if there are three zeros at the input of the element 11 of the signal, the signal corresponding to zero at the input of the H-C trigger 12 is output from its output. impulse with frequency divider 8 by three, for sending information about the parcel to D-trigger 12 (ul; enters output stage 13 (electronic relay) to which a telegraph device is connected (not shown). If a single signal is received from the threshold cascade 4 shift register 10, pxx cells: the last one is filled with ednmpmp, element 11 will trigger and supply a sy1-cash, corresponding to a unit at the input of the D trigger 12. When a C-D flip-flop arrives at 12, a pulse is received with a frequency divider 8 for three infor- mation about the parcel (one) will go to the output stage 13. In those cases, when the useful signal is interrupted during the pause, the duration of which is TG iT, then the shift register 1O takes a combination of zeroes and ones, for example 110. At the same time, the output of the And 11 element will be zero, which goes to input 15. - D trigger trigger 12 and with post-pulse impulse with divider 8 frequencies to the input From this D-trigger 12, the information on the parcel (zero) enters the output stage 13, i.e. the distorted information is sent, eliminating the erroneous reception of the elementary parcel, which increases the noise immunity. Dividers 7-9 frequencies, register 10 Г1 -one(-. shear and D-trigger 12 reception srabshayut from the front edges of incoming pulses. Similarly, each elementary parcel is written to the shift register 10, and its zero reset is not required to prepare for receiving the next elementary parcel, because each subsequent parcel completely records the previous parcel from the shift register 10 before writing to the D-trigger 12, writing Subscribe by using clock pulses from a 1-output 7-frequency divider output by two. The eighth pulse from the divider 8 frequencies into three in the D-trigger 12 records the sphop (current) premise. At the same time, at the output of the frequency divider 9 by eight, a single pulse appears, turning on the generator of 6 pulses and translating the divider 7 of the frequency by two into the zero state. The scaling logic unit 5 returns to the initial state and is ready to receive the next character. The use of the proposed device allows the telegraph apparatus to be protected from false alarms during short-term interference. In addition, since the reception of each elementary code sending is performed using three clock pulses, removed from the inverse output of the frequency divider 7 by two, it is possible to achieve correct reception of packages with edge distortions of 16% each. Claim 1. Device for receiving amplitude telegraphy signals, containing an amplifier, an amplitude detector, a low-pass filter and a threshold cascade, as well as an output stage, characterized in that, in order to increase noise immunity, a scaling logic unit is introduced , the first and second inputs of which are connected to the first and second outputs of the threshold cascade, and the output is connected to the input of the output stage. 2. Устройство по п. 1, о т л и чающеес  тем, что пересчетный логический блок состоит из генератора импульсов, выход которого соединен с одним входом делител  частоты на два, первый и второй выходы которого соединены соответственно с одним входом регистра сдвига и входом делител  частоты 3 на три, выход которого через делитель частоты на восемь соединен с другим входом делител  частоты иа два в первым входом генератора импульсе, а также с первым входом D -триггера, второй вход которого соединен с выходом элемента И, входы которого соединены с выходами регистра сдвига, другой вход которого  вл етс  первым входом пересчетного логического блока, вторым входом которого  вл етс  второй вход гене- ротора импульсов, а выходом - выход D -триггера., Источники информации, прин тые во внимание при экспертизе 1. Авторское свидетелгютво СССР № 665405, кл. Н О4 В 1/1О, 1973 (прототип).2. The device according to claim 1, that is, that the counting logic unit consists of a pulse generator, the output of which is connected to one input of a frequency divider into two, the first and second outputs of which are connected respectively to one input of the shift register and the input of a divider frequency 3 by three, the output of which through the frequency divider by eight is connected to another input of the frequency divider two in the first input of the pulse generator, as well as the first input of the D-trigger, the second input of which is connected to the output of the element I The outputs of the shift register, the other input of which is the first input of the recalculating logic block, the second input of which is the second input of the pulse generator, and the output is the output of the D-trigger., Sources of information taken into account during the examination No. 665405, cl. H O4 B 1 / 1O, 1973 (prototype).
SU802971328A 1980-08-11 1980-08-11 Device for receiving amplitude telegraphy signals SU926773A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802971328A SU926773A1 (en) 1980-08-11 1980-08-11 Device for receiving amplitude telegraphy signals

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802971328A SU926773A1 (en) 1980-08-11 1980-08-11 Device for receiving amplitude telegraphy signals

Publications (1)

Publication Number Publication Date
SU926773A1 true SU926773A1 (en) 1982-05-07

Family

ID=20913814

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802971328A SU926773A1 (en) 1980-08-11 1980-08-11 Device for receiving amplitude telegraphy signals

Country Status (1)

Country Link
SU (1) SU926773A1 (en)

Similar Documents

Publication Publication Date Title
US3523291A (en) Data transmission system
US3783383A (en) Low disparity bipolar pcm system
SU926773A1 (en) Device for receiving amplitude telegraphy signals
US3482049A (en) Rada receiver system
SU720779A1 (en) Digital frequency detector
US3488600A (en) Digital demodulator network
SU1085010A1 (en) Phase-difference-shift keying detector
SU580656A1 (en) Device for interlocking telegraphic receiver output in the presence of noise in communication channel
SU633155A1 (en) Digital information receiver
SU574860A1 (en) Device for monitoring number of errors in discrete information transmitting channels
SU801320A1 (en) Audio call receiver
SU1088144A1 (en) Bipulse signal receiver
SU1177911A1 (en) Split protection device
SU930733A1 (en) Discrete information transmitting and receiving device
SU585098A1 (en) Receiver for locomotive signaling
SU1363501A1 (en) Digital frequency demodulator
SU556558A1 (en) Device for selecting radio signals from spaced antennas
SU708535A1 (en) Device for compression of facsimile signal frequency band
SU1566499A1 (en) Device for transmitting and receiving digit signals
US3629728A (en) A pulse selection system using pulse position to pulse amplitude conversion
SU711695A1 (en) Communication system with adaprive delta-modulation
SU688082A1 (en) Discrete information transmission system
SU540401A1 (en) Frequency-Managed Signal Receiver
SU1180953A1 (en) Device for reception and transmission of information
SU1525922A1 (en) Device for remote monitoring of intermediate stations of communication system