SU924737A2 - Digital phase discriminator - Google Patents

Digital phase discriminator Download PDF

Info

Publication number
SU924737A2
SU924737A2 SU802954567A SU2954567A SU924737A2 SU 924737 A2 SU924737 A2 SU 924737A2 SU 802954567 A SU802954567 A SU 802954567A SU 2954567 A SU2954567 A SU 2954567A SU 924737 A2 SU924737 A2 SU 924737A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
register
valve
input
counter
Prior art date
Application number
SU802954567A
Other languages
Russian (ru)
Inventor
Валентин Васильевич Шкирятов
Анатолий Дмитриевич Подлиннов
Original Assignee
Предприятие П/Я А-8287
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-8287 filed Critical Предприятие П/Я А-8287
Priority to SU802954567A priority Critical patent/SU924737A2/en
Application granted granted Critical
Publication of SU924737A2 publication Critical patent/SU924737A2/en

Links

Landscapes

  • Measuring Phase Differences (AREA)
  • Manipulation Of Pulses (AREA)

Description

(5) ЦИФРОВОЙ ФАЗОВЫЙ ДИСКРИМИНАТОР(5) DIGITAL PHASE DISCRIMINATOR

II

Изобретение относитс  к радиотехнике , в частности к цифровым фазовым дискриминаторам и измерител м.The invention relates to radio engineering, in particular to digital phase discriminators and meters.

По основному авт.св. К известен цифровой фазовый дискриминатор, содержащий два формировател  импульсов опорного и измер емого синусоидальных сигналов, подключенных к статическому триггеру, последовательно соединенные генератор эталонных импульсов , вентиль, счетчик, регистр, дополнительные триггер, вентили, делитель и регистр опорного числа, причем триггер единичным входом подключен к выходу формировател  измер емых импульсов, нулевым выходом ко входу первого дополнительного вентил , вход которого соединен с выходом статического триггера, а выход - с вентилем, единичный выход триггера соединен со входом второго дополнительного вентил , второй вход которого подключен к генератору эталонных импульсов, а выход - ко входуAccording to the main auth. A digital phase discriminator is known, containing two pulse drivers of the reference and measured sinusoidal signals connected to a static trigger, serially connected reference pulse generator, gate, counter, register, additional trigger, gate, divider and register of the reference number, with a trigger input connected to the output of the imaging unit of measured pulses, zero output to the input of the first additional valve, whose input is connected to the output of the static trigger, and the output - with a valve, a single trigger output is connected to the input of the second additional valve, the second input of which is connected to the generator of reference pulses, and the output to the input

делител , соединенного выходом с нулевым входом триггера, со входами регистра и регистра опорного числа , выход которого подключен ко входам счетчика,«the divider connected to the output with zero input of the trigger, with the inputs of the register and the register of the reference number, the output of which is connected to the counter inputs, "

Однако в устройстве диапазон измерени  ограничен в пределах Збо, В р де случаев, нар ду с информацией о фазовом рассогласовании измер емого сигнала относительно опорного не«О обходимо получить и информацию о частотном рассогласовании.However, in the device, the measurement range is limited within Zbo. In a number of cases, along with information on the phase mismatch of the measured signal relative to the reference signal, it is not necessary to obtain information about the frequency discrepancy.

Цель изобретени  - повышение точности за счет определени  скорости изменени  фазы.The purpose of the invention is to improve the accuracy by determining the rate of change of the phase.

ISIS

Claims (1)

Указанна  цель достигаетс  тем, что в цифровой фазовый дискриминатор к нулевому выходу дополнительного триггера подключена цепь, состо ща  из последовательно включенных четвертого вентил , второго счетчика и второго регистра, причем второй вход четвертого вентил  подключен к выходу генератора эталонных импульсов. 3B установочный вход второго счетчика подключен к второму выходу регистра опорного числа, а второй вход второ го регистра подключен к выходу делител . На чертеже приведена структурна  электрическа  схема предлагаемого устройства. Цифровой фазовый дискриминатор с держит формирователь 1 импульсов, опорного сигнала, формирователь 2 импульсов измер емого сигнала, статический триггер 3. вентиль t, счет чик 5, регистр 6,генератор 7 эталон импульсов,дополнительные триггер 8 и вентили 9 и 10,делитель 11,регистр 1 опорного числа, вентиль 13, счетчик И, регистр 15. Устройство работает следующим об разом. Нар ду с информацией о фазовом рассогласовании, формируемой на выходе вентил  4 в виде временного ин тервала, в предлагаемом фазовом дис риминаторе на выходе вентил  13 формируетс  импульс, длительность f которого с точностью до эталонной задер ; ки tg , определ емой делителем 11, обратно пропорциональна частоте входного сигнала - -f С ° Число счетных импульсов генератора 7 эталонных импульсов, подсчитываемое за этот интервал. M.f . (Г. -1&У. л 1 Гц -1 -г: I где п - коэффициент делени  делител  11 , сц частота генератора 7. Разность числа Н-относительно которое в дополнительном коде вноситс  перед (аждым измерением в счетчик Исо второго выхода регистра 12 опорного числа, пропорциональна величине частотного рассогласовани  измер емого сигнала , относительно эталонного f uN-N,(-7) (f«-fj. О С- О Число дК- , поступающее на выход дискриминатора из регистра 15, опрашиваемого выходным импульсом делител  11, и характеризует частотное рассогласование измер емого сигнала относительно эталонного. Такое выполнение предлагаемого устройства позвол ет одновременно выдел ть информацию рассогласовани  как по частоте, так и по фазе, что в р де случаев позвол ет существенно улучшить динамические характеристики след щих систем, особенно в режиме синхронизации при больших начальных расстройках по частоте. Формула изобретени  Цифровой фазовый дискриминатор по авт.св. N , отличающийс  тем, что, с целью повышени  точности путем определени  скорости изменени  фазы, к нулевому выходу дополнительного триггера подключена цепь, состо ща  из последовательно включенных четвертого вентил , второго счетчика и второго регистра , причем второй вход четвертого вентил  подключен к выходу генератора эталонных импульсов, установочный вход второго счетчика под- ключен к второму выходу регистра опорного числа, а второй вход второго регистра подключен к выходу делител .This goal is achieved in that a digital phase discriminator to the zero output of an additional trigger is connected to a circuit consisting of a series-connected fourth valve, a second counter and a second register, with the second input of the fourth valve connected to the output of the reference pulse generator. 3B, the installation input of the second counter is connected to the second output of the register of the reference number, and the second input of the second register is connected to the output of the divider. The drawing shows a structural electrical circuit of the proposed device. The digital phase discriminator holds the shaper 1 pulses, the reference signal, the shaper 2 pulses of the measured signal, static trigger 3. gate t, count 5, register 6, generator 7 pulse standard, additional trigger 8 and gates 9 and 10, divider 11, register 1 of the reference number, valve 13, counter I, register 15. The device operates as follows. Along with the information on the phase mismatch generated at the output of the valve 4 as a time interval, in the proposed phase discriminator at the output of the valve 13 a pulse is generated, the duration f of which is accurate to a reference delay; ki tg, determined by divisor 11, is inversely proportional to the frequency of the input signal - –f С ° Number of counting pulses of the generator 7 reference pulses, counted during this interval. M.f. (G. -1 & V. L 1 Hz -1 - g: I where n is the division factor of the divider 11, s is the generator frequency 7. The difference between the number H relative to which in the additional code is entered before (every measurement in the Iso counter of the second register output 12 of the reference number, proportional to the magnitude of the frequency error of the measured signal, relative to the reference f uN-N, (- 7) (f--fj. O S-O , and characterizes the frequency mismatch of the measured signal relative to the standard Such an embodiment of the proposed device allows simultaneous separation of mismatch information both in frequency and in phase, which in a number of cases allows to significantly improve the dynamic characteristics of tracking systems, especially in synchronization mode with large initial frequency misalignments. Digital phase discriminator according to auth. St. N, characterized in that, in order to increase accuracy by determining the rate of change of phase, a circuit is connected to the zero output of the additional trigger and of the fourth valve in series, the second counter and the second register, the second input of the fourth valve is connected to the output of the reference pulse generator, the installation input of the second counter is connected to the second output of the reference number register, and the second input of the second register is connected to the divider output.
SU802954567A 1980-07-08 1980-07-08 Digital phase discriminator SU924737A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802954567A SU924737A2 (en) 1980-07-08 1980-07-08 Digital phase discriminator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802954567A SU924737A2 (en) 1980-07-08 1980-07-08 Digital phase discriminator

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU349007A Addition SU81541A1 (en) 1946-08-07 1946-08-07 Methodical heating furnace

Publications (1)

Publication Number Publication Date
SU924737A2 true SU924737A2 (en) 1982-04-30

Family

ID=20907547

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802954567A SU924737A2 (en) 1980-07-08 1980-07-08 Digital phase discriminator

Country Status (1)

Country Link
SU (1) SU924737A2 (en)

Similar Documents

Publication Publication Date Title
US3940764A (en) Pulse pair recognition and relative time of arrival circuit
GB1193101A (en) Digital Delay Measurement System.
US4800388A (en) Apparatus for measuring pulse compression ratio
US4922447A (en) Device for measuring the distance travelled and the speed of a rail vehicle
SU924737A2 (en) Digital phase discriminator
US3478356A (en) Range rate radar
SU1425429A1 (en) Device for measuring length of bodies in process of their carrying on conveyer
SU1458835A1 (en) Apparatus for tolerance frequency monitoring
RU2025321C1 (en) Device for the parameter control of the railway vehicle movement
SU766024A1 (en) Follow-up frequency meter
SU864183A1 (en) Follow-up phase meter
SU1709234A1 (en) Digital phasemeter
SU430418A1 (en) METHOD OF MEASURING CORRECTNESS OF ANGLE CONVERTER - CODE
SU901905A1 (en) Speed ratio meter
SU960653A1 (en) Device for measuring frequency signal fluctuation
SU1128189A1 (en) Wide-limit digital phase meter
SU1221613A1 (en) Digital phase meter for measuring instantaneous value of phase shift angle
SU892335A1 (en) Digital monitoring frequency meter
SU373873A1 (en) DEVICE FOR TRANSFORMING FREQUENCY TO CODE
SU1045157A1 (en) Signal phase shift measuring device
SU1099288A1 (en) Device for checking period of oscillations
SU849096A1 (en) Phase-meter
SU1147629A1 (en) Device for locating obstacle
SU1018043A1 (en) Digital radio pulse phase meter
SU1092430A1 (en) Digital phase meter