SU920724A1 - Device for multiplying frequencies of two pulse trains - Google Patents

Device for multiplying frequencies of two pulse trains Download PDF

Info

Publication number
SU920724A1
SU920724A1 SU802952200A SU2952200A SU920724A1 SU 920724 A1 SU920724 A1 SU 920724A1 SU 802952200 A SU802952200 A SU 802952200A SU 2952200 A SU2952200 A SU 2952200A SU 920724 A1 SU920724 A1 SU 920724A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
cycle
input
counter
trigger
Prior art date
Application number
SU802952200A
Other languages
Russian (ru)
Inventor
Феликс Георгиевич Гордон
Михаил Яковлевич Вертлиб
Original Assignee
Предприятие П/Я М-5619
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5619 filed Critical Предприятие П/Я М-5619
Priority to SU802952200A priority Critical patent/SU920724A1/en
Application granted granted Critical
Publication of SU920724A1 publication Critical patent/SU920724A1/en

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)

Description

ii

Изобретение относитс  к, вычислительной и измерительной технике и может быть использовано, например дл  обработки сигналов, поступающих от частотных датчиков (когда изменени  параметров характеризуютс  изменением частоты).The invention relates to computing and measuring technology and can be used, for example, to process signals from frequency sensors (when changes in parameters are characterized by a change in frequency).

Известно устройство дл  создани  серии импульсов, пропорциональных произведению двух аналоговых электрических величин, предназначенное, например дл  измерени  мощности, в котором аналоговые величины, производные от измер емого тока преобразуютс  в частоту и с помощью интегрирующего каскада, триггера, источника опорного напр жени , которое измен етс  обратно пропорционально измер емому напр жению,формируютс  серии импульсов 11 .A device for creating a series of pulses proportional to the product of two analog electrical quantities is known, for example, for measuring power, in which analog values derived from the measured current are converted to frequency and using an integrating stage, a trigger, a source of reference voltage, which varies inversely proportional to the measured voltage, a series of pulses are formed 11.

Недостатком такого устройства  вл етс  его сложность.The disadvantage of such a device is its complexity.

Наиболее близким к предлагаемому  вл етс  устройство, формирующее пакет импульсов, количество которых пропорционально произведению частот двух импульсных последовательностей, содержащее счетчик цикла, триггер цикла, первый и второй ключи, элемент ИЛИ, счетчик измерени , выходной триггер и элемент И, причем выход счетчика цикла соединен с входом установки в единицу триггера цикла, пр мой выход которого соеди10 нен с управл ющим входом первого ключа, информационный вход которого соединен с входом счетчика цикла, инверсный выход триггера цикла соединен с управл ющим входом второго The closest to the present invention is a device forming a pulse packet, the number of which is proportional to the product of the frequencies of two pulse sequences, containing a cycle counter, cycle trigger, first and second keys, OR element, measurement counter, output trigger and AND element, with the output of the cycle counter connected with the installation input into the cycle trigger unit, the direct output of which is connected to the control input of the first key, the information input of which is connected to the input of the cycle counter, the inverse output trigger pa loop coupled to the control input of the second

Claims (2)

15 ключа, информационный вход которого  вл етс  первым входом устройства, выходы первого и второго ключей соединены соответственно с первым и вторым входами элемента ИЛИ, выход ко20 торого соединен со счетным входом счетчика измерени , выход которого соединен с входом установки в единицу триггера выхода, пр мой выход которого соединен с первым входом элемента И, второй вход которого  вл етс  вторым входом устройства, а выход - выходом устройства. Недостатком устройства  вл етс  его сложность. Цель изобретени  - упрощение устройства. Поставленна  цель достигаетс  тем, что входы установки в ноль сче чика цикла, триггера цикла, счетчика измерений и выходного триггера объединены и подключены к шине сбро са устройства, дополнительный выход счетчика цикла соединен со входом установки в ноль выходного триггера На чертеже показана блок-схема устройства. Устройство содержит счетчик 1 цикла, триггер 2 цикла, ключи 3 и элемент 5 ИЛИ, счетчик 6 измерений, выходной триггер 7 и элемент 8 И, В устройстве счетчика 1 цикла соединен с входом установки в единицу триггера 2 цикла, пр мой выход которого соединен с управл ющим входом клюиа 3, информационный вход которого соединен с входом счетчика 1 цикла, инверсный выход триггера 2 цикла соединен с управл  щим входом ключа 4, информационный вход которого  вл етс  первым входом устройства, выходы ключей 3 и соединены соответственно с первым и вторым входами элемента 5 ИЛИ, вы ход которого соединен со счетным входом счетчика 6 измерений, выход которого соединен со входом установки в единицу выходного триггера 7, входы установки в ноль счетчика .1 цикла, триггера 2 цикла, счетчика 6 измерений и выходного триггера 7 объединены и подключены к шине сбр са устройства, дополнительный выход счетчика 1 цикла соединен со входо установки в ноль выходного триггера 7. Устройство работает следующим образом. При поступлении на первый Е}ход устройства сигнала сброс счетчик 1 цикла, счетчик 6 измерений, триггер 2 цикла и выходной триггер 7 устанавливаютс  в О. При этом второй ключ 4 открываетс  и на вхо счетчика 6 измерений поступает импульсна  последовательность частоты одновременно на вход сметчика 1 цикла поступает импульсна  пос ) 4 ледовательность опорной частоты Через интервал времени .. Т1 Ot где Кп - емкость сметчика 1 цикла, счетчик 1 цикла заполн етс  и выдает импульс, перевод щий триггер 2 цикла в единичное состо ние. При этом первый ключ 3 открываетс , а второй ключ 4 закрываетс . К этому моменту времени в счетчике 6 из иерений записано число N-1 f -T-iil . Через открытый второй ключ 4 на вход счетчика 6 измерений наминает поступать частота f , одновременно частота РОП поступает в обнуленный к этому времени счетчик 1 цикла. К моменту заполнени  счетчика 6 измерений в счетчик 1 цикла записано п - N импульсов, где п - емкость счетчика 6 измерений. Импульс с выхода счетчика 6 измерений переводит в единичное состо ние выходной триггер 7, при этом открываетс  элемент 8 И и импульсы с частотой следовани  frj по вл ютс  на выходе устройства. За интервал времени Jп - , в течение которого происходит заполнение счетчика 1 цикла N импульсами, на выходе элемента 8 И, а следовательно на выходе устройства, по вл етс  NQ. импульсов, где « ы -q-f NI , ,- р а ff а - irir V - г гдеР 4 . Импульс со второго выхода сметчика 1 цикла, имеющего емкость л импульсов , переводит выходной триггер 7 в нулевое состо ние. Пакет импульсов на выходе устройства N 0 f ., f (J-Р, т .6 . пропорционален произведению измер емых мэстот и ffjH масштабному коэффициенту Р. Таким образом, предлагаемое устройство использует сметчик 1 цикла в качестве формировател  интервала времени и в качестве блока пам ти дл  хранени  промежуточных величин преобразовани , что позвол ет заменить реверсивный сметчик сметчиком пр мого счета и упростить устройство. Формула изобретени  Устройство дл  умножени  час:.гот двух последовательностей, содержащее счетчик цикла, три1гер цикла, 59 первый и второй ключи, элемент ИЛИ, счетчик измерени , выходной триггер и элемент И, причем выход счетчика цикла соединен с входом установки в единицу триггера цикла, пр мой выход которого соединен с управл ющим входом первого ключа, информационный вход которого соединен с входом счетчика.цикла, инверсный выход триггера цикла соединен с управл ющим входом второго ключа, информационный вход которого  вл етс  первым входом устройства, выходы первого и второго ключей соединены соответственно с первым и вторым входами элемента ИЛИ, выход кото рого соединен со счетным входом счет чика измерени , выхЪд которого соеди нен с входом установки в единицу выходного триггера, пр мой выход которого соединен с первым входом элемента И, второй вход которого  вл етс  вторым входом устройства, а выход - выходом устройства, отличающеес  тем, что, с целью упрощени  устройства, входы установки в ноль счетчика цикла, триггера цикла, счетчика измерений и выходного триггера объединены и подключены к шине сброса устройства, дополнительный выход счетчика цикла соединен с входом установки в ноль выходного триггера. Источники информации, прин тые во внимание при экспертизе 1.Патент Франции № , кл, Н 03 К З/бА, опублик. 1978. 15 of the key, the information input of which is the first input of the device, the outputs of the first and second keys are connected respectively to the first and second inputs of the OR element, the output of which is connected to the counting input of the measurement counter, the output of which is connected to the installation input of the output trigger unit the output of which is connected to the first input of the element AND, the second input of which is the second input of the device, and the output the output of the device. The disadvantage of the device is its complexity. The purpose of the invention is to simplify the device. The goal is achieved by integrating the inputs of the cycle counter, the cycle trigger, the measurement counter and the output trigger into zero, are combined and connected to the device reset bus, the additional output of the cycle counter is connected to the input of the output trigger zero The drawing shows the block diagram of the device . The device contains 1 cycle counter, 2 cycle trigger, 3 keys and 5 OR element, 6 measurement counter, output trigger 7 and element 8 AND, In the device of 1 cycle counter is connected to the installation input of the 2 cycle trigger unit, the direct output of which is connected to control input key 3, the information input of which is connected to the input of cycle counter 1, the inverse output of cycle trigger 2 is connected to the control input of key 4, whose information input is the first input of the device, outputs of the keys 3 and connected respectively to the first and second inputs 5 or, the output of which is connected to the counting input of the counter 6 measurements, the output of which is connected to the installation input to the unit of the output trigger 7, the inputs for setting the counter to zero .1 cycle, trigger 2 cycle, the measuring counter 6 and output trigger 7 are combined and connected to the device reset bus, the auxiliary output of the 1-cycle counter is connected to the input of setting the output trigger 7 to zero. The device operates as follows. When a signal arrives at the first E} stroke of the device, a reset counter of 1 cycle, a counter of 6 measurements, a trigger 2 of cycle and an output trigger 7 are set to O. At this, the second key 4 is opened and the pulse sequence of frequency arrives at the input of the counter 6 of measurements simultaneously cycle, the pulse pulse comes in) 4 the reference frequency is fanned. Through the time interval .. T1 Ot where Kn is the capacity of the 1 cycle estimator, the 1 cycle counter is filled and outputs a pulse that translates the trigger 2 cycles into one state. At the same time, the first key 3 is opened, and the second key 4 is closed. At this time, the number N-1 f -T-iil is recorded in the counter 6 of the ieries. Through the open second key 4, the frequency f enters the input of the counter of 6 measurements, at the same time the RRR frequency enters the counter of 1 cycle zeroed by this time. By the time the meter is filled with 6 measurements, n - N pulses are written into the 1 cycle counter, where n is the 6 meter measurement capacitance. A pulse from the output of the meter 6 measures the output trigger 7 into one state, this opens element 8 I and pulses with a following frequency frj appear at the output of the device. During the time interval Jп - during which the counter 1 of the cycle is filled with N pulses, NQ appears at the output of element 8 I, and therefore at the output of the device. impulses, where "s -q-f NI,, - p and ff a - irir V - g where p 4. The impulse from the second output of the cycle estimator 1, having the capacitance l of pulses, transforms the output trigger 7 into the zero state. The pulse packet at the output of the device N 0 f., F (J-P, t. 6) is proportional to the product of the measured mestot and ffjH to the scale factor R. Thus, the proposed device uses the estimator 1 cycle as a time interval generator and For storage of intermediate conversion values, which allows replacing the reversible estimator with a direct counting estimator and simplifying the device. Invention Multiplication device for an hour: .got two sequences, containing a loop counter, three cycle cycles, 59 cycles The primary key and the second key, the OR element, the measurement counter, the output trigger, and the AND element, the loop counter output are connected to the installation input of the cycle trigger unit, the direct output of which is connected to the control input of the first key, whose information input is connected to the counter input. cycle, the inverse output of the cycle trigger is connected to the control input of the second key, whose information input is the first input of the device, the outputs of the first and second keys are connected respectively to the first and second inputs of the OR element, the output which is connected to the counting input of the measurement counter, the output of which is connected to the installation input to the output trigger unit, the direct output of which is connected to the first input of the AND element, the second input of which is the second input of the device, and the output of the device differing from that, in order to simplify the device, the inputs for setting the cycle counter to zero, the cycle trigger, the measurement counter and the output trigger are combined and connected to the device reset bus, the additional output of the cycle counter is connected to the installation input in Output trigger ol. Sources of information taken into account in the examination 1. French patent №, class, H 03 K S / bA, published. 1978 2.Патент ФРГ № 2«232«7, кл. С 06 F 7/39, опублик.1979 (прототип).2. The patent of Germany No. 2 "232" 7, cl. C 06 F 7/39, published 1979 (prototype).
SU802952200A 1980-07-03 1980-07-03 Device for multiplying frequencies of two pulse trains SU920724A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802952200A SU920724A1 (en) 1980-07-03 1980-07-03 Device for multiplying frequencies of two pulse trains

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802952200A SU920724A1 (en) 1980-07-03 1980-07-03 Device for multiplying frequencies of two pulse trains

Publications (1)

Publication Number Publication Date
SU920724A1 true SU920724A1 (en) 1982-04-15

Family

ID=20906646

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802952200A SU920724A1 (en) 1980-07-03 1980-07-03 Device for multiplying frequencies of two pulse trains

Country Status (1)

Country Link
SU (1) SU920724A1 (en)

Similar Documents

Publication Publication Date Title
SU920724A1 (en) Device for multiplying frequencies of two pulse trains
SU993143A1 (en) Digital frequency meter
SU924598A1 (en) Voltmeter
SU941904A1 (en) Device for determination of harmonic signal extremum moments
SU857879A1 (en) Digital meter of speed and rotation speed ratio
SU788026A1 (en) Digital phase meter for measuring phase shift mean value
SU983637A1 (en) Time interval measuring device
SU661249A1 (en) Digital level meter
SU983574A1 (en) Digital average value phase meter
SU764127A1 (en) Analog value-to-code converter
SU1013866A1 (en) Spark energy meter
SU661491A1 (en) Time interval digital meter
SU1656472A1 (en) Digital low-frequency instanteous phasemeter
SU682845A1 (en) Digital resistance measuring device
SU657362A1 (en) Frequency-and-phase meter
SU849092A1 (en) Digital frequency meter
SU620984A1 (en) Arrangement for determining the logarithm of ratio of peak values of two pulses
SU1339541A1 (en) Information input device
SU1597541A1 (en) Apparatus for reversive counting of bands in interferometers with internal phase modulation
SU611158A1 (en) Digital time period meter
SU900215A1 (en) Digital phase meter
SU901929A1 (en) Measuring converter for watt-meter
SU781708A1 (en) Phase shift-to-digital code converter
SU823900A1 (en) Device for measuring temperature
SU1044955A1 (en) Device for measuring displacements