SU917306A1 - Триггер - Google Patents
Триггер Download PDFInfo
- Publication number
- SU917306A1 SU917306A1 SU802933788A SU2933788A SU917306A1 SU 917306 A1 SU917306 A1 SU 917306A1 SU 802933788 A SU802933788 A SU 802933788A SU 2933788 A SU2933788 A SU 2933788A SU 917306 A1 SU917306 A1 SU 917306A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- transistors
- trigger
- resistors
- resistor
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
(5) ТРИГГЕР
1
Изобретение относитс к импульсной технике и может быть использовано в различных электронных устройствах автоматики, телемеханики и вычислительной техники в качестве, например, счетчика импульсов, делител частоты следовани импульсов.
Известен счетный триггер, выполненный на четырех транзисторах одинаковой проводимости, содержащий основной триггер с перекрестными св з ми и два входных транзистора, коллекторы которых соединены со счетным входом, эммиттеры соединены с базами основного триггера, а базы через диоды - с коллекторами транзисторов основного триггера 1.
Недостатком такого счетного триггера вл етс низка надежность работы , так как он критичен к длительности импульсов на счетном входе.
Известен счетный триггер, выполненный на шести транзисторах одинаковой проводимости 121 .
Однако такой счетный триггер имеет сложную схему и низкую надежность -работы, так как срабатывание входных транзисторов зависит от значительного перепада напр жений на диодах,- включенных в эмиттерные цепи основного триггера.
Наиболее близким к предлагаемому по технической сущности вл етс счетный триггер, содержащий основ10 ной триггер на двух транзисторах с перекрестными резисторными св з ми и вспомогательный входной триггер на двух транзисторах с накоплением зар да, эмиттера которых соединены
15 с базами .транзисторов основного триггера , базы соединены перекрестно с коллекторами и через резисторы подключены к счетному входу 3.
Однако и этот счетный триггер
20 имеет низкую надежность работы, так как управление обрабатыванием вспомогательного входного триггера осуществл етс незначительным перепа3 дом напр жени на базах открытого и закрытого транзисторов основного триггера. Цель изобретени - повьаление надежности работы триггера. Указанна цель достигаетс тем, что в триггер, содержащий четыре транзистора одинаковой проводимости и шесть резисторов, эмиттеры первого и второго транзисторов соединены с общей шиной, их коллекторы соответственно через первый и второ резисторы соединены с шиной питани а через третий и четвертый резистор подключены соответственно к базам второго и первого и к эмиттерам третьего и четвертого транзисторов, J oллeктopы тертьего и четвертого транзисторов соответственно через п тый и шестой резисторы подключены .к счетному входу, введены четыре дополнительных резистора, причем ба за третьего транзистора через первы и второй дополнительные резисторы подключена срответственно к коллекторам первого и четвертого транзисторов , а база четвертого транзистор . через третий и четвертый дополнител ные резисторы подключена соответственно к коллекторам второго и третьего транзисторов. На чертеже приведена принципиаль на электрическа схема триггера. Триггер содержит транзисторы 1одинаковой проводимости и резисторы . Триггер имеет счетный вход 15 и выходы 16,17. Питание триггера ос ществл етс от шины 18 питани . Эмиттеры транзисторов 1 и 2 сое динены с общей шиной, база транзистора 1 соединена с эмиттером транзистора 3 непосредственно и с колле тором транзистора 2 через резистор 13, база транзистора 2 соединена с эмиттером транзистора Ц непосредственно и с коллектором транзистора 1 через резистор 7- Коллектор транзистора 1 соединен с выходом 1б непосредственно , с шиной питани через резистор 5 с базой транзистора 3 через резистор 6, коллектор транзистора 2 соединен с выходом 17 непосредственно , с шиной ..питани чере резистор И, с базой транзистора через резистор 12, коллектор транзистора 3 соединен с базой транзистора k через резистор 11 и со счетным входом 15 через резистор 9 64 коллектор транзистора соединен с базой транзистора 3 через резистор 8 и со счетным входом 15 через резистор 10. Триггер работает следующим образом . Предположим, что в исходном сос то нии основной триггер,выполненный на транзисторах 1 и 2, находитс в таком состо нии, когда транзистор 1 открыт, а транзистор 2 закрыт, и на счетном вхдде 15 и выходе 16 - нуле-, вой потенциал, а на выходе 17 высокий потенциал. Ток, который протекает через резистор 12 и переходы база-эмиттер транзисторов и 2 должен быть небольшой величины и не переключать основной триггер резисторы 6 и 12 . должны быть достаточно выcoкooмнымиJ. При поступлении на счетный вход 15 положительного импульса вспомогательный триггер на транзисторах 3 и 4 устанавливаетс в такое положение, при котором транзистор открыт, а транзистор 3 закрыт, так как транзистор k подготовлен к открыванию током, проход щим через резистор 12. Ток эммиттера транзистора открывает транзистор 2 основного триггера и переключает его в противоположное состо ние , т.е. транзистор 2 открываетс , а транзистор 1 закрываетс . Переключение основного триггера не влечет за собой изменени состо ни вспо- , могательного триггера на транзисторах 3 и , так как ток через резистор 6 недостаточен дл переключени вспомогательного триггера в установившемс режиме. После окончани входного импульса транзистор закрываетс . При поступлении на счетный вход второго положительного импульса вспомогательный триггер устанавливаетс в такое состо ние, когда транзистор 3 открыт, а транзистор k закрыт, так как транзистор 3 подготовлен к срабатыванию током через резистор 6 перед поступлением второго входного импульса. Ток эмиттера транзистора 3 открывает транзистор 1 и переключает основной триггер в исходное состо ние, а после окончани входного импульса fpaH3Hcтор 3 закрываетс . в дальнейшем процессы в счетном триггере повтор ютс . Введение в схему счетного триггера дополнительных св зей основ
Claims (1)
- Формула изобретенияТриггер, «содержащий четыре транзистора одинаковой проводимости и ключены к счетному входу, о т л и ·= чающийся тем, что, с целью повышения надежности работы, в него введены четыре дополнительных реs. зистора, причем база третьего транзистора через первый и второй дополнительные резисторы., подключена ^соответственно к коллекторам первого и четвертого транзисторов, а база <0 четвертого транзистора через третий и четвертый дополнительные резисторы подключена соответственно к коллекторам второго и третьего шесть резисторов, причем эмиттеры первого и второго транзисторов соединены с общей шинойj их коллекторы соответственно через первый и второй резисторы соединены с шиной питания, а через третий и четвертый резисторы подключены соответственно к базам второго и первого и к эмиттерам третьего и четвертого транзисторов, коллекторы третьего и четвертого транзисторов соответственно через пятый и шестой резисторы под-. .транзисторов
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802933788A SU917306A1 (ru) | 1980-06-04 | 1980-06-04 | Триггер |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU802933788A SU917306A1 (ru) | 1980-06-04 | 1980-06-04 | Триггер |
Publications (1)
Publication Number | Publication Date |
---|---|
SU917306A1 true SU917306A1 (ru) | 1982-03-30 |
Family
ID=20899381
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU802933788A SU917306A1 (ru) | 1980-06-04 | 1980-06-04 | Триггер |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU917306A1 (ru) |
-
1980
- 1980-06-04 SU SU802933788A patent/SU917306A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3446989A (en) | Multiple level logic circuitry | |
US2869000A (en) | Modified binary counter circuit | |
US3381144A (en) | Transistor switch | |
US3183373A (en) | High frequency high speed switching circuits | |
US3424928A (en) | Clocked r-s flip-flop | |
SU917306A1 (ru) | Триггер | |
US3153200A (en) | Timed pulse providing circuit | |
US3253161A (en) | Electronic switch control circuit | |
EP0144759B1 (en) | Sample and hold circuit | |
US3060330A (en) | Three-level inverter circuit | |
JPS5928296B2 (ja) | 電流スイツチ論理回路 | |
US3060386A (en) | Transistorized multivibrator | |
US3471715A (en) | A.c. bridge gate circuit being controlled by a differential amplifier | |
US3619667A (en) | Bistable multivibrator | |
US3504201A (en) | Transistor flip-flop circuit arrangements | |
SU1091317A2 (ru) | Триггер | |
SU1190493A1 (ru) | Формирователь бипол рных импульсов | |
US3286100A (en) | Voltage integrator circuit | |
US3549912A (en) | Jk flip-flop | |
US3324307A (en) | Flip-flop circuit | |
SU1023634A1 (ru) | Счетный триггер | |
US3588541A (en) | Pulse-generating apparatus | |
SU1267619A1 (ru) | Аналого-цифровой преобразователь | |
US3178585A (en) | Transistorized trigger circuit | |
SU1064478A1 (ru) | Пересчетна декада |