Claims (2)
- . I Изобретение относитс к автоматике и измерительной технике и может быть использовано, например, в устройствах регулировани фазы и фазометрах. Известно фазосравнивакадее устройство , содержащее генератор фиксирован ных синусоидальных напр жений, генера тор эталонной частоты, усилители, ограничители, счетчики, схемы и формирователь временного интервала Недостатками известного устройства вл ютс большое врем контрол , невозможность использовани его в ка честве индикатора нулевого сдвига фаз и сложность схемной реализации. Наиболее близким к предлагаемому вл етс устройство дл сравнени фаз двух; электрических величин, содержащее логические элементы И и ШИ Недостаток указанного устройства состоит в невозможности использовани дл определени нулевого сдвнга фаз и дл индикации фазового сдвига . Цель изобретени - расширение функциональных возможностей устройства . Дл достижени поставленной цели в устройство, содержащее первый и второй формирователи, входы которых вл ютс входами устройства, а выходы подключены к первому элементу И, введены первый и второй триггеры с синхронизирующими входами, второй элемент И, первьй и второй инверторы и первый, второй и третий индикаторы , причем первые входы триггеров подключены ко входам устройства , вторые - к выходам соответственно первого и второго формирователей , третьи - к выходу первого элемента И, первые выходы - ко входам соответственно первого и второго инверторов, а вторые выходы - ко входам второго элемента И, выход которого подключен ко входу второго индикатора, а входы первого и третьего индикаторов подключены к выхо дам соответственно первого и второг инверторов. На фиг. 1 представлена электрическа функцириальна схема устройства дл сравнени фаз, на фиг. 2 временные диаграммы его работы дл случа , когда сигнал А. опережает ригнал 6 . Устройство содержит формировател I и 2, элемент ИЗ, -триггеры 4 и 5, инвертор 6, элемент И-7, инвертор 8 и Инверторы 9-11. Устройство работает следующим об разом. Допустим, что до подачи входных сигналов А и В на пр мьк выходах триггеров 4 и 5 установлены низкие уровни напр жени , а на инверсных высокие уровни напр жени . Состо ни любого из триггеров 4 и 5 не из мен етс при воздействии входных им пульсов в том случае, когда уровень , напр жени иа пр мом выходе тригге™ ра соответствует уровню напр жени на его информационном входе. В случае , когда на пр мом выходе триггера и его информационном входе уровни Напр жени различны, по приходу входного импульса состо ние триггера измен етс . При этом на его пр мом выходе устанавливаетс уровень напр жени , соответствующий уровню напр жени на его информационном входе. Рассмотрим случай, когда сигнал . А опережает сигнал 6 (фиг. 2а, б. В момент прихода сигнала А по его переднему фронту на выходе формировател 1 формируетс короткий импул который поступает на вход синхронизации триггера 4 (фиг. 2%7 . Однако триггер 4 Не срабатывает, так как на его информационном входе и пр мо выходе уровни напр жени низки. По переднему фронту сигнала В формиру етс короткий импульс на выходе фор мировател 2 (фиг. 2 г), который поступает на вход синхронизации три гера 5.. Так как на информационном входе триггера 5 в это врем уровень напр жени высокий, а на пр мом выход низкий, триггер 5 перебрасываетс и на его пр мом выходе устанавливаетс высокий уровень напр жени (фиг. 29 В результате срабатывает инвертор 8 (фиг, 2е) и засвечиваетс индикатор 11. В дальнейшем, если фазы сигналов А и Б не измен ютс , состо ни триггеров 4 и 5 также не измен ютс и на пр мом выходе триггера 5 все врем имеетс высокий уровень напр жени , следовательно инвертор 8 обеспечивает качественное свечение индикатора 11. Рассмотрим теперь случай, когда сигнал В опережает сигнал А . В момент прихода сигнала В импульс с выхода формировател 2 поступает на вход синхронизации триггера 5, так как на его информационном зходе в это врем имеетс низкий уровень напр жени , а на пр мом выходе - высокий триггер 5 срабатывает и на его пр мом выходе устанавливаетс низкий уровень напр жени . В результате инвертор 8 закрываетс и индикатор 11 гаснет . По переднему фронту сигнала А импульс с выхода формировател . 1 поступает на вход синхронизации, триггера 4. На информационном входе триггера 4 в это врем имеетс высокий уровень напр жени , а на пр мом выходе - низкий. Триггер 4 срабатываег , и на его пр мом выходе устанавливаетс высокий уровень напр жени , инвертор 6 открываетс , и засвечиваетс индикатор 9. В случае совпадени фаз сигналов А и В на выходе элемента И 3 по вл етс отрицательный импульс, который поступает на установочные входы триггеров 4 и 5. В результате на их пр мых выходах устанавливаютс низкие уровни напр жениг;, а на инверсиых - высокие. Элемент И 7 открываетс , и засвечиваетс индикатор 10,.. Формула изобретени Устройство дл сравнени фаз, содержащее первый и второй формирователи , входы которых вл ютс входами устройства, а выходы подключены к первому элементу И, отличающеес тем, что, с целью расширени функциональных во молгчостей, в него введены первый и второй триггеры с синхронизирующими входами, второй элемент И, и второй инверторы к первый, второй и третий индикаторы, причем первые входы триггеров подключены ко входам устройства, вторые к выходам соответственно первого и второго Формирователей, третьи - к выходу первого И, первые выходы - ко входам соответственно первого и второго инверторов, а вторые выходы - ко входам второго элемента И, выход которого подключен ко входу второго индикатора, а входы первого и третьего индикаторов подключены к выходам соответственно первого и вто рого инверторов. 8 -. I The invention relates to automation and measurement technology and can be used, for example, in phase control devices and phase meters. A phase comparing device is known that contains a generator of fixed sinusoidal voltages, a generator of a reference frequency, amplifiers, limiters, counters, circuits, and a time interval generator. The disadvantages of the known device are a lot of control time, the impossibility of using it as an indicator of zero phase shift and circuit complexity implementation. Closest to the present invention is a device for comparing the phases of two; electrical values containing the gates of AND and SHI. A disadvantage of this device is that it cannot be used to determine the zero phase shift and to indicate the phase shift. The purpose of the invention is to expand the functionality of the device. To achieve this goal, the device containing the first and second drivers, the inputs of which are the device inputs, and the outputs are connected to the first AND element, the first and second triggers with clock inputs, the second AND element, the first and second inverters, and the first, second, and the third indicators, the first inputs of the triggers are connected to the device inputs, the second to the outputs of the first and second drivers, the third to the output of the first element And, the first outputs to the inputs of the first and second respectively cerned inverters and the second output - to the inputs of the second AND gate, whose output is connected to an input of the second indicator, and the first and third inputs connected to vyho indicators give respectively the first and vtorog inverters. FIG. 1 is an electrical functional diagram of a phase comparison device; FIG. 2 time diagrams of his work for the case when the signal A. is ahead of the signal 6. The device contains a shaper I and 2, an element FROM, triggers 4 and 5, an inverter 6, an element I-7, an inverter 8 and Inverters 9-11. The device works as follows. Assume that, prior to the input of the A and B input signals, the direct outputs of the flip-flops 4 and 5 are set to low voltage levels, and to the inverse high voltage levels. The states of any of the triggers 4 and 5 do not change when exposed to input pulses in the case when the level, voltage and direct output of the trigger ™ corresponds to the voltage level at its information input. In the case when the voltage levels are different at the forward output of the trigger and its information input, the state of the trigger changes upon arrival of the input pulse. In this case, at its direct output, a voltage level is set corresponding to the voltage level at its information input. Consider the case when the signal. A is ahead of signal 6 (Fig. 2a, b.) At the moment when signal A arrives, a short impulse is formed at its leading edge at the output of shaper 1, which is fed to the trigger input of trigger 4 (fig. 2% 7). However, trigger 4 does not work, since its information input and direct output voltage levels are low. On the leading edge of signal B, a short pulse is formed at the output of the former 2 (Fig. 2 g), which is supplied to the synchronization input three herae 5. As the information input of the trigger 5 At this time, the voltage level is high, and on the forward you the stroke is low, the trigger 5 is transferred and a high voltage level is set at its forward output (Fig. 29) As a result, the inverter 8 is activated (Fig. 2e) and the indicator 11 lights up. Subsequently, if the phases of signals A and B do not change, neither the flip-flops 4 and 5 also change and the forward output of flip-flop 5 all the time has a high voltage level, therefore the inverter 8 provides a high-quality luminescence of the indicator 11. Now consider the case when the signal B is ahead of the signal A. At the moment of arrival of the signal B, the pulse from the output of the imaging unit 2 is fed to the synchronization input of trigger 5, since its informational output at this time has a low voltage level, and the forward output has a high trigger 5 and triggers a low output voltage level As a result, the inverter 8 closes and the indicator 11 goes out. On the leading edge of the signal A pulse from the output of the imager. 1 is fed to the synchronization input of trigger 4. The information input of trigger 4 at this time has a high voltage level and a low voltage output at the forward output. Trigger 4 is triggered, and a high voltage level is established at its forward output, inverter 6 opens, and indicator 9 lights up. In the event that the phases of signals A and B coincide, output And 3 appears a negative impulse that arrives at the installation inputs of the triggers 4 and 5. As a result, low voltage levels are set at their direct outputs, and high ones at the inversion levels. Element AND 7 opens and the indicator 10 lights up. Invention The device for phase comparison, containing the first and second drivers, the inputs of which are the device inputs, and the outputs are connected to the first element AND, characterized in that the first and second triggers with clock inputs, the second element And, and the second inverter to the first, second and third indicators, the first inputs of the triggers are connected to the device inputs, the second to the outputs, respectively the first and second formers, the third to the output of the first I, the first outputs to the inputs of the first and second inverters, respectively, and the second outputs to the inputs of the second element I, the output of which is connected to the input of the second indicator, and the inputs of the first and third indicators are connected to the outputs of the first and second inverters respectively. eight
. /.. /.
.2. 9A60U - . Источники .информации, прин тые во внимание при экспертиза 1.Авторское свидетельство СССР 346684, кл. G 01 R 25/04, 1972. .2. 9A60U -. Sources of information taken into account during the examination 1. The author's certificate of the USSR 346684, cl. G 01 R 25/04, 1972.
2.Авторское свидетельство СССР }р 562778, кл. G 01 R 25/04, 1977. .2. Authors certificate of the USSR} p 562778, cl. G 01 R 25/04, 1977.