SU864552A1 - Adaptive analogue-digital converter - Google Patents

Adaptive analogue-digital converter Download PDF

Info

Publication number
SU864552A1
SU864552A1 SU792855054A SU2855054A SU864552A1 SU 864552 A1 SU864552 A1 SU 864552A1 SU 792855054 A SU792855054 A SU 792855054A SU 2855054 A SU2855054 A SU 2855054A SU 864552 A1 SU864552 A1 SU 864552A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
outputs
block
Prior art date
Application number
SU792855054A
Other languages
Russian (ru)
Inventor
Тофик Кязимович Исмаилов
Фикрет Микаилович Аллахвердов
Кямал Хейраддин Оглы Исмаилов
Юрий Владимирович Каллиников
Эдуард Арамович Вартапетов
Святослав Иванович Кремков
Виктор Сергеевич Аносов
Сергей Родионович Лисенков
Original Assignee
Специальное Конструкторское Бюро Радиофизического Приборостроения Научного Центра "Каспий" Ан Азербайджанской Сср
Войсковая часть 62728
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Радиофизического Приборостроения Научного Центра "Каспий" Ан Азербайджанской Сср, Войсковая часть 62728 filed Critical Специальное Конструкторское Бюро Радиофизического Приборостроения Научного Центра "Каспий" Ан Азербайджанской Сср
Priority to SU792855054A priority Critical patent/SU864552A1/en
Application granted granted Critical
Publication of SU864552A1 publication Critical patent/SU864552A1/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Изобретение относитс  к преобразо ванию и кодированию информации и используетс  дл  эффективного сжати  преобразуемой информации. Известен адаптивный аналого-цифровой преобразователь, содержащий два счетчика, один из которых реверсивный , две схемы переноса кода, фор мирователь временного интервгша, схе мы совпадени  единиц и нулей, два триггера, генератор импульсов, два формировател  импульсов, две схе мы И, две схемы ИЛИ, и элемент задер жки, причем выход формировател  временного интервала соединен с первой схемой И, включенной на выходе накопительного счеЛика, выходы разр дов которого соединены с первыми входами первой схемы переноса кода, счетный вход реверсивного счетчика через пер вую схему ИЛИ подключен к выходам первой и второй схемы И, входы второ схемы И соединены с выходом генератора импульсов и с единичным выходом первого триггера, подключенным через первый формирователь импульсов и элемент задержки ко входу формировател  временного интервала, выход которого через второй формирователь импульсов соединен со вторыми входами первой схемы переноса кода, с единичным входом первого триггера и первым входом второй схемы И, выходы разр дов накопительного счетчика через вторую схему переноса кода соединены со входами разр дов реверсивного счетчика, выходы разр дов которого через схему совпещени  единиц подключены к нулевому входу второго триггера, а через схему совпадени  нулей - ко второму входу второй схемы ИЛИ, выход которой соединен с нулевым входом второго триггера причем, единичный вход последнего подключен к выходу первого формировател  импульсов 1. Недостатками данного ус- ройства  вл етс высока  динамическа  погрешность и низкий коэффициент сжати  инфоцжации при незначительном изменении преобразуемой функции во времени . Цель изобретени  - повышение точriocTH за счет уменьшени  динамической погрешности и эффективности устройства за счет увеличени  коэффициента сжати  информации и расширени  функциональных возможностей. Поставленна  цель достигаетс  тем,, что в адаптивный аналого-цифровой преобразователь, содержащий генератор импульсов, блок переноса кода, первый вход которого соединен с выхо дом первого элемента ИЛИ, а вторые входы с выходом разр дов первого реверсивного счетчика, первый вход которого соединен с первым входом второго элемента ИЛИ и клеммой Пуск , два управл ющих триггера , входы установки в ноль которых соединены с клеммой Пуск, при этом счетный вход первого управл ющего триггера соединен с выходом блока совпадени  нулей и с первым входом первого элемента ИЛИ, а выход второго управл к цего триггера соединен с первыми входами двух элементов Ни входом формировател  импульсов, выход которого соединен со вторым входом первого элемента ИЛИ, выход второго элемента ИЛИ соединен спервым входом второго реверсивного счетчика первые выходы которого соединены со входами блока совпадени  нулей, дополнительно введены регистр сдвига, блок цифрового задани  апертуры,. . цифровой компаратор, блок сдвига сов падающих импульсов и блок переключени , при этом входна  клемма устройства соединена спервыми входами блок рдвига совпадающих импульсов и регис тра сдвига, второй вход которого сое динен с выходом генератора импульсов и со вторым входом блока сдвига, сов падак цих импульсов, третий вход кото рого подключен к вьоходу регистра сдв га, а два выхода соединены со счетны ми входами первого реверсивного счет чика и со вторыми входами двух элеме тов и, выходы которых соединены с ин формационными входгили блока переключени , управл ющие входы которого со единены с выходами первого триггера, а выходы соединены с разнозначными счетными входами второго реверсивного счетчика, вторые входы которого соединены с выходами разр дов блока цифрового задани  апертуры, а выход цифрового компаратора соединен с тре тьим входом первого элемента ИЛИ и со вторым входом второго элемента ИЛ первый выход блока сдвига совпгщгиощих импульсов соединен с единичным входом второго триггера, а клемма Пуск соединена с третьим вхЬдом регистра сдвига. На чертеже изображена блок-схема устройства. Устройство содержит два реверсивных счетчика 1 и 2, регистрсдвига 3 блок, цифрового задани  апертуры 4, цифровой компаратор 5, блок переноса кода б, блок совпадени  нулей.7, генератор импульсов 8, блок сдвига сов падающих импульсов 9, блок переключе ни  10, два управл ющих триггера 11 и 12, два элемента И 13 и 14, два . элемента ИЛИ 15 и 16, формирователь , импульсов 17, входную клемму 18, кле му Пуск 19, выходные шины 20-24, при этом входна  клемма 18 устройства соединена непосредственно с первым входом блока сдвига совпадени  импульсов 9 и через первый вход регистра сдвига 3-е третьим входом блока 9, второй вход которого, объединенный со вторым входом регистра сдвига 3, соединен с выходом генератора импульсов 8, а выходы соединены соответственно с плюсовым и минусовым счетными входами реверсивного счетчика 1 и со вторыми входами элементов И 13 и 14, выходы которых соединены с информационными входами блока переключени  10, управл ющие входы которого соединены с выходами триггера 12, а выходы - соответственно с плюсовым и минусовым счетньвли входами реверсивного счетчика 2, вход установка 1 Kotoporp подключен к выходу элемента ИЛИ 16, а одноименные выходы разр дов - к входам блока совпадени  нулей 7 и к первым входам цифрового компаратора 5, вторые входы которого подключены к выходам разр дов блока цифрового задани  апертуры 4. Клемма Пуск 19 устройства подключена к Трет1,му входу регисфра сдвига 3 и первому входу реверсивного счеучика 1, акодак установки в ноль триггеров 11 и 12 и к первому входу элемента ИЛИ 16, второй вход которой подключен к третьему входу элемента ИЛИ 15, к выходу цифрового компаратора 5 и к клемме 20 первого выхода устройства. Клеммы 22 второго выхода устройства подключены к выходам блока переноса кода 6. Клемма 21 третьего выхода устройства подключена к выходу блока совпадени  нулей 7/ к счетному входу первого триггера 12 и к первому входу элемента ИЛИ 15, выход которого подключен к первому входу блока переноса кода б, вторые входы которого подключены к выходам разр дов реверсивного счетчика 1. Выход блока сдвига совпадени .импульсов 9 подключен к счетному входу триггера 11, вькод которого подключен к управл 1ощим входам элементов И 13 и 14 и к входу формировател  импульсов 17 выход которого подключен ко.второму входу элемента ИЛИ 15. Устройство работает следующим образом . По сигналу на клемме Пуск 19 устройство устанавливаетс  в начальное положение. При этом регистр сдвига 3 f реверсивный счетчик 1/ триггеры 11 и 12 обнул ютс , а реверсивный счетчик 2 через элемент ИЛИ 16 устанавливаетс  в положение 1. Входной аналоговый сигнал, предварительно преобразованный в частотноимпульсный сигнал fy(t), поступает на первые вх.оды регистра сдвига 3 и блока сдвига совпадени  импульсов. На выходе регистра сдвига импульсна  последовательность ) по вл етс  с задержкой, равной Т Np2i гдe Np,j- емкость регистра сдвига, t период следовани  импульсов генератора 8. Задержанна  последовательность импульсов поступает -на третий вход, блока сдвига совпадающих импульсов 9, который обеспечивает сдви совпадающих во времени импульсов, входной и задержанной последовательности , что йеобходимо дл  нормальной работы реверсивных счетчиков 1 и 2 с раздельными входами. На вход слож ние реверсивного счетчика 1 поступа ет входна  последовательность импуль сов ), а на вход вычитание по ступает задержанна  последовательность импульсов f(t-T) . Реверсивный счетчик 1 интегрируетИМпульсы, поступающие на его счетные входы с учетом знака входов, на которые пбступают последоватльности. В начальный момент после пуска устройства в течение времени Т импульсы входной частоты поступают только на вход сл жение реверсивного счетчика 1. За это врем  в счетчике накопитс  оледунвдее количество: N -Jf(t)dt Tf,(t), где то - врем  задержки в .регистре fj,(t) - средн   за времй Т частота входных импульсов. Через врем  т на вход вычитание счетчика 1 начинает поступать задержанна  последовательность импульсов f)(t-T) Начина  с этого момента в счетчике 1 начинает интегрироватьс  текущее приращение входной частоты за врем  т. Текущее приращение числа импульсов в счетчике равноt N(i.)4Uxa)-f,a-T)irfl4/if jmt, где t - текущее врем . Общее число импульсов в счетчике 1 равно:. N j.(t) N,±4.MC-t) T()oH. |.ФТ Таким образом, на выходе реверсив ного счетчика 1 формируетс  непрерыв но измен ющийс  код,, пропорциональный текущей частоте входного сигис а После по влени  на выходах блока сдвига совпсшени  импульсов 9 первого импульса задержанной импульсной последовательности тригг 11 устанавливаетс , в единичное состо ние, выходным сигналом которого откЕйваютс  элементы И 13 и 14 и на входа реверсивного счетчика 2 через врем  Т после пуска начинают поступать последовательности импульсов . На выходах разр дов счетчика 2 образуетс  код Л N(t), пропорциональный текущему приращению частоты вход ного сигнала. При достижении текущим приращением входного сигнала заданно апертуры срабатывает цифровой компаратор 5, сигнал с выхода Которого, соответствунмций моменту существенного отсчета, вьадаетс  на выход 20 устройства и через элемент ИЛИ 15 откры .вает блок переноса кода б, через который на выход 22 устройства вьщаетс  код существенного отсчета,,соответствующий мгновенному значению входноjro сигнала в момент отсчета. При изменении знака приращени  в реверсивном счетчике 2 в моменты перехода чи-сла в счетчике через нуль, соответствующие пересечению входным сигналом одного и того же квантованного уровн , на выходе блока совпадени  нулей 7 формируетс  сигнал, поступан ций на выход 21 устройства. Сигналом с выхода компаратора 5 счетчик 2 через элемент ИЛИ 16 устанавливаетс  в 1. Благодар  этому в реверсивном счетчике 2 формируетс  каждый раз числовой эквивалент приращени  входного сигнала относительно предшествующего существенного отсчета. При знакопеременном приращении входного сигнала возможно неоднократное пересечение сигналов одного и того же уровн  квантовани . При этом число в счетчике 2 уменьшаетс  до нул , а затем мен етс  знак приращени . Дл  обеспечени  сравнени  на компараторе ,5 пр мых кодов чисел в счетчике 2 используетс  блок совпадени  нулей 7 по сигналу на которого триггер 12 управл ет блоко1 4 10 так, что сравниваемые последовательности мен ют входы поступлени  на реверсивный счетчик.:Поэтому на выходах разр дов счетчика 2 всегда образуетс  модуль приращени  входного сигнала, знак которого определ етс  сигналами на выходах триггера 12. Выдача на выход устройства 22 лишь начального полного кода преобразуемого сигнала, а затем передача только моментов формировани  существенных отсчетов по сигналам на выходах 21 и 20 прив занных к аргументу измен ющейс  функции с учетом знака приращени  sign6Ny,(t), снимаемого с выходов 23, 24 триггера 12, позвол ет существенно увеличить коэффициент сжати  информации благодар  тому, что малоинформативные изменени  сигнала , не достигшие величины апертуры, не передаютс  на выход устройства, при этомпо этим данным на приемном пункте легко восстановить с заданной точностью преобразуемую функцию. Кроме того, изменением кода апертуры в блоке 4 можно легко мен ть заданную точность аппроксимации преобразуемой ункции. Все это увеличивает эффективность и расшир ет функциональные возможности устройства. Непрерывность ормировани  цифровых эквивалентов входного сигнала и его приращений позвол ет применить цифровые способыThe invention relates to the transformation and coding of information and is used to effectively compress the transformed information. The adaptive analog-to-digital converter is known, which contains two counters, one of which is reversible, two code transfer schemes, a time interval forwarder, a unit and zero matching circuit, two triggers, a pulse generator, two pulse drivers, two I circuits, OR, and an element of delay, and the output of the time interval former is connected to the first AND circuit included at the output of the cumulative counter, the outputs of which bits are connected to the first inputs of the first code transfer circuit, the counting input of the reversing The first counter through the first circuit OR is connected to the outputs of the first and second circuits AND, the inputs of the second circuit AND are connected to the output of the pulse generator and to the single output of the first trigger connected via the first pulse driver and the delay element to the input of the former time interval, the output of which is through the second the pulse shaper is connected to the second inputs of the first code transfer circuit, with the single input of the first trigger and the first input of the second AND circuit, the outputs of the accumulative counter bits through the second redundant circuit The nose of the code is connected to the inputs of the bits of the reversible counter, the outputs of the bits of which are connected to the zero input of the second trigger through the combination circuit of units, and through the coincidence circuit of zeros to the second input of the second OR circuit, the output of which is connected to the zero input of the second trigger; the latter is connected to the output of the first pulse maker 1. The disadvantages of this device are high dynamic error and low compression ratio of the information interval, with a slight change in the converted value ktsii time. The purpose of the invention is to increase the accuracy by reducing the dynamic error and efficiency of the device by increasing the compression ratio of the information and expanding the functionality. The goal is achieved by the fact that an adaptive analog-to-digital converter containing a pulse generator, a code transfer unit whose first input is connected to the output of the first OR element, and the second inputs to the output of the bits of the first reversible counter the input of the second OR element and the Start terminal, two control flip-flops, the installation inputs of which are zero connected to the Start terminal, while the counting input of the first control trigger is connected to the output of the matching zero block and the first input The first element OR is connected, and the output of the second control to this trigger is connected to the first inputs of two elements. Neither the input of the pulse former, the output of which is connected to the second input of the first element OR, the output of the second element OR, is connected with the first input of the second reversible counter. coincidence of zeros, a shift register, a digital aperture reference block, are additionally entered. . a digital comparator, a unit for matching pulse pulses and a switching unit; the input terminal of the device is connected with the first inputs to a unit of a rotating force of coincident pulses and a shift register, the second input of which is connected to the output of the pulse generator and the second input of the shift unit, with matching pulses, the third input of which is connected to the input of the register of the airway, and two outputs are connected to the counting inputs of the first reversing counter and the second inputs of two elements and whose outputs are connected to the information input unit switching, the control inputs of which are connected to the outputs of the first trigger, and the outputs are connected to the two-digit counting inputs of the second reversible counter, the second inputs of which are connected to the outputs of the bits of the digital aperture setting block, and the output of the digital comparator are connected to the third input of the first element OR and with the second input of the IL element, the first output of the shift unit of the common pulse is connected to the single input of the second trigger, and the Start terminal is connected to the third input of the shift register. The drawing shows a block diagram of the device. The device contains two reversible counters 1 and 2, a shift register 3 block, a digital setting of aperture 4, a digital comparator 5, a code transfer block b, a coincidence block of zeros.7, a pulse generator 8, a coincidence pulse shift block 9, a switching block 10, two control trigger 11 and 12, two elements And 13 and 14, two. element 15 and 16, the driver, pulses 17, input terminal 18, Start 19 glue, output buses 20-24, the input terminal 18 of the device is connected directly to the first input of the pulse matching block 9 and through the first input of the shift register 3- e the third input of block 9, the second input of which, combined with the second input of the shift register 3, is connected to the output of the pulse generator 8, and the outputs are connected respectively to the positive and negative counting inputs of the reversing counter 1 and the second inputs of the elements And 13 and 14, the outputs of which soy There are information inputs of the switching unit 10, the control inputs of which are connected to the outputs of the trigger 12, and the outputs respectively of the positive and negative counts of the reversing counter 2, the input setting 1 Kotoporp is connected to the output of the OR element 16, and the bit outputs of the same name to the inputs of the block of coincidence of zeros 7 and to the first inputs of the digital comparator 5, the second inputs of which are connected to the outputs of the bits of the block of the digital setting of the aperture 4. Terminal Start 19 of the device is connected to Tert1, the input of the shift register 3 and the first input dy reversing scheuchika 1 akodak setting to zero the triggers 11 and 12 and to the first input of the OR gate 16, whose second input is connected to the third input of the OR gate 15 to the output of the digital comparator 5 and to the terminal 20 of the first output device. Terminals 22 of the second output of the device are connected to the outputs of the code transfer unit 6. Terminal 21 of the third output of the device is connected to the output of a block of zero matches 7 / to the counting input of the first trigger 12 and to the first input of the OR 15 element, the output of which is connected to the first input of the b code transfer unit The second inputs of which are connected to the outputs of the bits of the reversible counter 1. The output of the coincidence shift block. The pulses 9 are connected to the counting input of the trigger 11, the code of which is connected to the control inputs of the elements And 13 and 14 and to the input of the impregnator lsov 17 whose output is connected ko.vtoromu input OR gate 15. The device operates as follows. On a signal at the Start 19 terminal, the device is set to the initial position. In this case, the shift register 3 f reversible counter 1 / triggers 11 and 12 are zeroed out, and reversible counter 2 through the element OR 16 is set to position 1. The input analog signal, previously converted into a frequency-pulse signal fy (t), is fed to the first inputs the shift register 3 and the pulse coincidence shift block. At the output of the shift register, a pulse sequence) appears with a delay equal to T Np2i, where Np, j is the capacity of the shift register, t is the period of the pulse of generator 8. The delayed pulse sequence arrives at the third input of the coinciding pulse shift unit 9, which provides the shift coinciding pulses, input and delayed sequence, which is necessary for normal operation of reversible counters 1 and 2 with separate inputs. The input of the reversing counter 1 is fed into the input pulse sequence), and the delayed pulse sequence f (t – T) is input to the subtraction input. The reversible counter 1 integrates the impulses arriving at its counting inputs, taking into account the sign of the inputs to which the strings follow. At the initial time after starting the device for a time T, the input frequency pulses are received only at the input of the reversing counter 1. During this time, the counter will accumulate a total of N: Jf (t) dt Tf, (t), where then is the delay time in the register fj, (t) is the average for the time T the frequency of the input pulses. After the subtraction of counter 1 enters the input, the delayed sequence of pulses f) (tT) starts. From this moment on, counter 1 begins to integrate the current input frequency increment during time t. The current increment of the number of pulses in the counter is t N (i.) 4Uxa) - f, aT) irfl4 / if jmt, where t is the current time. The total number of pulses in the counter 1 is: N j. (T) N, ± 4.MC-t) T () oH. | .FT In this way, a continuously varying code is formed at the output of the reversible counter 1 proportional to the current frequency of the input signal. After the coincidence of the pulses 9 of the first pulse of the delayed pulse sequence occurs, the trigger 11 is set to one the output signal of which turns off the elements And 13 and 14 and at the input of the reversible counter 2 after a time T after the start, a sequence of pulses begins to arrive. At the bits of counter 2, a code L N (t) is formed, which is proportional to the current increment of the frequency of the input signal. When the current increment of the input signal sets the aperture, digital comparator 5 is triggered, the signal from the output of which, corresponding to the moment of essential counting, falls to the output 20 of the device and through the OR element 15 opens the transfer unit b of the code through which the output of the device of reference, corresponding to the instantaneous value of the input signal at the time of reference. When the increment sign changes in the reversible counter 2 at the instants of a zero-to-zero transition in the counter, corresponding to the intersection of the same quantized level by the input signal, the output of the block of zeros 7 generates a signal arriving at the device output 21. The signal from the output of the comparator 5 counter 2 through the element OR 16 is set to 1. Due to this, in the reverse counter 2 each time the numerical equivalent of the input signal increment relative to the previous significant reference is formed. With an alternating input signal increment, repeated intersection of signals of the same quantization level is possible. In this case, the number in counter 2 is reduced to zero, and then the sign of the increment is changed. To provide a comparison on the comparator, the 5 direct codes of numbers in counter 2 use a block of zero matches 7 on the signal on which trigger 12 controls block 1 4 10 so that the compared sequences change the inputs to the reversible counter.: Therefore, at the outputs of the counter bits 2, an input signal increment module is always formed, the sign of which is determined by the signals at the outputs of flip-flop 12. Outputting the device 22 only the initial full code of the signal being converted, and then transmitting only the formation instants Signals at the outputs 21 and 20 tied to the argument of the changing function, taking into account the sign of the increment sign6Ny, (t) taken from the outputs 23, 24 of the trigger 12, allows a significant increase in the compression ratio of the information, the apertures that have not reached the value are not transmitted to the output of the device, while using this data at the receiving point it is easy to restore the function to be converted with a given accuracy. In addition, by changing the code of the aperture in block 4, one can easily change the specified approximation accuracy of the transformed function. All this increases the efficiency and expands the functionality of the device. The continuity of the formation of digital equivalents of the input signal and its increments allows the use of digital methods

Claims (1)

Формула изобретенияClaim Адаптивный аналого-цифровой преобразователь, содержащий генератор импульсов, блок переноса кода, первый вход которого соединен с выходом первого элемента ИЛИ, а вторые входы соединены с выходами разрядов первого реверсивного счетчика, первый вход которого соединен с первым входом 15 второго элемента ИЛИ и клеммой Пуск, два управляющих триггера, входы установки в ноль которых соединены с клеммой Пуск, при этом счетный вход первого управляющего триггера соединен 20 с выходом блока совпадения нулей и с первым входом первого элемента ИЛИ, · а выход второго управляющего триггера соединен с первыми входами двух элементов И и входом формирователя 25 импульсов, выход которого соединен со вторым входом первого элемента ИЛИ, выход второго элемента ИЛИ сое.динен с первым входом второго реверсивного счетчика, первые выходы кото- «л рого соединены со входами блока совпадения нулей, отличающийс я . тем, что, с целью повышения точности и эффективности, в него введены регистр сдвига, блок цифрового __ задания апертуры, цифровой компаратор, э блок сдвига совпадающих импульсов' и блок переключения, при этом входная клемма устройства соединена с первыми входами блока сдвига совпадающих импульсов, и регистра сдвига, второй вход которого соединен с выходом генератора импульсов и со вторым входом блока сдвига совпадающих импульсов, третий вход которого подключен к выходу регистра сдвига, а два выхода соединены со счетными входами первого реверсивного счетчика и со вторыми входами двух элементов И, выходы которых соединены с информационными входами блока переключения, управляющие входы которого соединены с выходами первого триггера, а выходы соединены с разнозначными счетными входами второго реверсивного счетчика, вторые выходы которого соединены с первыми входами цифрового компаратора, вторые входы которого соединены с выходами разрядов блока цифрового задания апертуры, а выход цифрового компаратора соединен с третьим входом первого элемента ИЛИ и со вторым входом второго элемента ИЛИ, первый выход блока сдвига совпадающих импульсов соединен с единичным входом второго триггера, а клемма Пуск соединена с третьим входом регистра сдвига .An adaptive analog-to-digital converter containing a pulse generator, a code transfer unit, the first input of which is connected to the output of the first OR element, and the second inputs are connected to the outputs of the bits of the first reverse counter, the first input of which is connected to the first input 15 of the second OR element and the Start terminal, two control triggers whose zero inputs are connected to the Start terminal, while the counting input of the first control trigger is connected 20 to the output of the zero-coincidence block and to the first input of the first OR element, · а the output of the second control trigger is connected to the first inputs of the two AND elements and the input of the pulse shaper 25, the output of which is connected to the second input of the first OR element, the output of the second OR element is connected to the first input of the second reverse counter, the first outputs of which are connected to inputs of the block of coincidence of zeros, different. in that, in order to increase the accuracy and efficiency, it introduced a shift register unit of the digital __ reference aperture digital comparator, e block shift coincident pulses' and the switching unit, the input terminal devices connected to the first inputs of the shift block coincident pulses, and a shift register, the second input of which is connected to the output of the pulse generator and the second input of the shift unit of matching pulses, the third input of which is connected to the output of the shift register, and two outputs are connected to the counting inputs of the first the counter with the second inputs of two AND elements, the outputs of which are connected to the information inputs of the switching unit, the control inputs of which are connected to the outputs of the first trigger, and the outputs are connected to the different-valued counting inputs of the second reversing counter, the second outputs of which are connected to the first inputs of the digital comparator, the second the inputs of which are connected to the outputs of the bits of the digital aperture setting unit, and the output of the digital comparator is connected to the third input of the first OR element and to the second input of the second of the OR element, the first output of the coincident pulse shift block is connected to the single input of the second trigger, and the Start terminal is connected to the third shift register input.
SU792855054A 1979-12-19 1979-12-19 Adaptive analogue-digital converter SU864552A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792855054A SU864552A1 (en) 1979-12-19 1979-12-19 Adaptive analogue-digital converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792855054A SU864552A1 (en) 1979-12-19 1979-12-19 Adaptive analogue-digital converter

Publications (1)

Publication Number Publication Date
SU864552A1 true SU864552A1 (en) 1981-09-15

Family

ID=20865892

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792855054A SU864552A1 (en) 1979-12-19 1979-12-19 Adaptive analogue-digital converter

Country Status (1)

Country Link
SU (1) SU864552A1 (en)

Similar Documents

Publication Publication Date Title
SU1003773A3 (en) Device for receiving and encoding signals for identification of objects
SU864552A1 (en) Adaptive analogue-digital converter
SU1026085A1 (en) Electric signal shape analyzer
SU1045388A1 (en) Switching device
SU1270887A1 (en) Generator of difference frequency of pulse sequences
SU1164626A2 (en) Device for comparing phases
SU930625A1 (en) Pulse repetition period discriminator
SU1211876A1 (en) Controlled frequency divider
SU1049815A1 (en) Digital stroboscopic transducer of electric signal
SU726669A1 (en) Analogue-digital device for following-up pseudorandom pulse signal delay
SU1064453A1 (en) Digital/analog converter
SU1307598A1 (en) Device for correcting time scale
SU966913A1 (en) Checking device
SU383218A1 (en) DEVICE FOR DETERMINING THE DURATION OF THE ELEMENTARY DELIVERY OF TELEGRAPHIC MESSAGES WITH DIFFERENT TELEGRAPHIC SPEEDS
SU1406502A1 (en) Quick-operating instrument transducer converting active power to digital and analog signals
SU423158A1 (en) DEVICE FOR TRANSMISSION OF TELEVISIES
SU892413A2 (en) Meter of intervals between pulse centers
SU1083188A1 (en) Random event arrival generator
SU1138943A2 (en) Adjustable frequency divider
SU525228A1 (en) Device for adjusting the transmission coefficient
SU930626A1 (en) Pulse delay device
SU783996A1 (en) Frequency divider with variable division coefficient
SU1078613A1 (en) Device for translating codes
SU896785A2 (en) Averaging device with interlocking for phasing discrete information
SU980115A1 (en) Device for transmitting digital information