SU851785A1 - Ternary complement flip-flop - Google Patents

Ternary complement flip-flop Download PDF

Info

Publication number
SU851785A1
SU851785A1 SU792832552A SU2832552A SU851785A1 SU 851785 A1 SU851785 A1 SU 851785A1 SU 792832552 A SU792832552 A SU 792832552A SU 2832552 A SU2832552 A SU 2832552A SU 851785 A1 SU851785 A1 SU 851785A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
output
input
bus
Prior art date
Application number
SU792832552A
Other languages
Russian (ru)
Inventor
Николай Григорьевич Коробков
Людмила Васильевна Коробкова
Анатолий Емельянович Лебеденко
Клайд Константинович Фурманов
Original Assignee
Харьковский Авиационный Институтим. H.E.Жуковского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Авиационный Институтим. H.E.Жуковского filed Critical Харьковский Авиационный Институтим. H.E.Жуковского
Priority to SU792832552A priority Critical patent/SU851785A1/en
Application granted granted Critical
Publication of SU851785A1 publication Critical patent/SU851785A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Description

(54) ТРОИЧНЫЙ СЧЕТНЫЙ ТРИГГЕР(54) TERTIAL ACCOUNT TRIGGER

Claims (2)

Изобретение относитс  к автоматике и вычислительной технике, а более кон кретно к многоустойчивьм пересчетным схемам, выполненным на двоичных логических элементах, и может быть исполь зовано дл  построени  счетчиков, дели телей частоты, распределителей импульсов , устройств контрол  и т.д. Известен троичный счетный триггер, содержащий входную шину, шесть элементов И, шесть элементов ИЛИ-НЕ и ин вертор . Недостатком известного устройства  вл етс  его Ьтноситёльна  сложность и малое быстродействие. Известен троичный счетный триггер, содержащий элемент ИЛИ/ИЛИ-НЕ, шесть элементов ИЛИ-НЕ и входную шину, котора  соединена со входом элемента ИЛИ/ИЛИ-НЕ, пр мой выход которого соединен с первыми входами первого, второго и третьего элементов ИЛИ-НЕ, инверсный выход элемента ИЛИ/ИЛИ-НЕ соединен с первыми входами четвертого. .п того и шестого элементов ОТИ-НЕ, выход первого элемента ИЛИ-НЕ соединен со вторыми входами второго, третьего , п того и шестого элементов ИЛИ-НЕ, выход второго элемента ИЛИ-НЕ соединен со вторыми входами первого, четвертого и третьими входами третьего и шестого элементов ИЛИ-НЕ, выход третьего элемента ИЛИ-НЕ соединен с третьими входами первого, второго, четвертого и п того элементов ИЛИ-НЕ, выход четвертого элемента ИЛИ-НЕ соединен с четвертыми входами первого, третьего, п того и шестого элементов ИЛИ-НЕ, выход п того элемента ШШ-НЕ соединен с четвертыми входами второго, четвертого и п тьми входами первого, шестого элементов ИЛИ-НЕ, выход шестого элемента ИЛИ-НЕ соединен с п тыми входами второго, третьего, четвер-того и п того элементов ИЛИ-НЕ izj, Недостатком известного устройства  вл етс  ограниченность функциональных возможностей, поскольку оно может работать в режиме только пр мого или только обратного счета. Цель изобретени  - расширение функ циональных возможностей. Поставленна  цель достигаетс  тем, что в троичный счетный триггер, со держащий элемент ИЛИ/ИЛИ-НЕ, шесть элементов ИЛИ-НЕ и входную .шину, котора  соединена со входом элемента ИЛИ/ИЛИ НЕ, пр мой выход которого соединен с первыми входами первого,второго и третьего элементов ИЛИ-НЕ, инрерсный выход элемента ИЛИ/ИЛИ-НЕ сот единен с первыми входами четвертого, п того и шестого элементов ИЛИ-НЁ,вы ход первого элемента ШШ-НЕ соединен со вторыми входами второго, третьего, п того и шестого элементов ИЛИ-НЕ, вы ход второго элемента ИШ-НЕ соединен со вторыми входами первого, четвертого и третьими входами третьего и шестого элементов ИЛИ-НЕ, выход третьего элемента РШИ-НЕ соединен с третьими входами первого, второго, четвертого и п того элементов ИЛИ-НЕ, выход четвертого элемента ИЛИ-НЕ соединен с че вертыми входами первого, третьего, п того и шестого элементов ИЛИ-НЕ, выход п того элемента ИЛИ-НЕ соединен с четвертыми входами второго, четвертого и п тыми входами первого, шестого элементов ИЛИ-НЕ, выход шестого элемента ИЛИ-НЕ соединен с п тыми вхо дами второго, третьего, четвертого и п того элементов ИЛИ-НЕ, взведены две управл ющие шшы, седьмой, восьмой и дев тый элементы ИЛЙ-НЕ первые входы которых соединены .с инверсным выходо элемента ШШ/ИЛИ-НЁ, выхбд седьмого элемента ШШ-НЕ соеда1нен с выходом п того элемента ШШ-НЕ и со вторыми входами восьмого и дев того элемен- тов ИЛИ-НЕ, выход восьмого, элемента ИПЙ-НБ соединен с выходом шестого элемента ШШ-НЕ и со вторым входом седьмого и третьим входом дев того эл ментев ИЛИ-НЕ, выход дев того элемента ИЛИ-НЕ соединен с, выходом четверТОГО элемента ИЛИ-НЕ и с третьими вхо-т дами седьмого и восьмого элементов ШШ-НЕ, четвертые входы кoт6iэыx соединены Ъ выходом третьего элемента ИЛИ-НЕ, выход второго элемента ИЛИ-НЕ соединен с п тым входом седьмого и с четвертым входом дев того элементов ИЛИтНЕ, п тые входы восьмого и дев того элементов ШШ-НЕ соединены с выходом первого элемента ШШ-НЕ, естые входы четвертого, п того и шестого элементов ИЛИ-НЕ соединены с первой управл ющей шиной, втора  управл юща  пшна соединена с шестыми входами седьмого, восьмого и дев того элементов ИЛИ-НЕ. На чертеже представлена схема троичного триггера. Триггер состоит из элементов ИЛИ-НЕ 1-9, элемента ИЛИ/ИЛИ-НЕ 10, входной шины 1I и управл ющих шин }2 и I3. Выход элемента ИЛИ-НЕ 1 соединен с первыми входами элементов ИЛИ-НЕ 2, 3, 5, 6, 8, 9; выход элемента ШШ-НЕ 2 соединен с первьгми входами элементов ИЛИ-НЕ 1, 4, 7 и вторьми входами элементов ИЛИ-НЕ 3, 6, 9; выход элемента ШШ-НЕ 3 соединен со вторыми входами элементов ИЛИ-НЕ 1,2, 4, 5, 7, 8; выход элемента ИЛИ-НЕ 4 соединен с вы, элемента ИЛИ-НЕ 9 и третьими j входами элементов ИЛИ-НЕ 1, 3, 5, 6, 7, 8{ выход элемента ШШ-НЕ 5 соединен с выходом элемента ШШ-НЕ 7 с третьими входами элементов ШШ-НЕ 2, 4, 9 и четвертыми входами элементов ИЛИ-НЕ , 6, 8; выход элемента ИЛИ-НЕ6 соединен с выходом элемента ИЛИ-НЕ 8 и с четвертыми входами элементов ШШ-НЕ 2, 3, 4,5, 8, 9; входна  шина 1I соединена со входом элемента ИЛИ/ИЛИ-НЕ 10, пр мой выход которого соединен с п тыми входами элементов ШШ-НЕ 1 . 2, 3, а инверсный выход с п тыми входами элементов ИЛИ-НЕ 4, 5, 6, 7, 8, 9; шестые входы элементов ШШ-НЕ 4, 5, 6 соединены с шиной 12, а шестые входы элементов ИЛИ-НЕ 7, 8, 9 соединены с шиной 13. Элементы ШШ-НЕ 1-3 составл ют основной триггер, а элементы ИЛИ-НЕ 4-6 и 7-9 соответственно первый и второй вспомогательные триггеры. Режим работы устройства определ ,етс  характером потенциалов на ши ,нах 12 и 13 управлени . При низком „уровне (О) на шине 12 и высоком (1) на шине 13 устройство работает в режиме сложени , при обратном распределении уровней устройство работает в режиме вычитани . Одновременна  подача на шины управлени  двух нулей или двух единиц запрещена. При отсутствии тактового импульса на входной шине 11 основной триггер на элементах 1-3 находитс  в одном из трех устойчивых состо ний 100, 010, 001. Эти состо ни  обозначаем соответственно как нулевое, единичное и состо ние двойки. Вспомогательные триггеры погашены (т.е. на их выходах имеет место 000), вследствие поступле1ш  на входы элементов 4-6, 7-9, с инвертирующего выхода элемента 10 сигнала логической 1. При поступлении положительного перепада по шине 1I происходит пр ма  перезапись информахдаи из вспомогательных триггеров (в первый - при низком потенциале на шине 12 и второй - при обратном распределении потенциалов). Одновременно с этим происходит гашение информации в основном триггере. В этом состо нии устройство находитс  в течение времени, равного длительноети входного импульса. окончани  входного имп.ульса происходит перезапись информации из вспомогательного триггера в основной и гашение вспомогательного триггера, причем при переписи из состо ний 100, 010, 00) первого вспомогательного триггера, основной триггер переходит соответственно 25 в состо ние 010, 001, 100, а при переписи из состо ний 100, 010, 001 второго вспомогательного триггера, основной триггер переходит соответственно в состо ни  001, 100, 010. Формула изобретени  Троичный счетный триггер, содержа-35 щий элемент ИЛИ/ИЛИ-НЕ, шесть элементов ИЛИ-НЕ и входную шину, котора  соединена со входом элемента ИЛИ/ИЛИ-НЕ, пр мой выход которого соединен с первымивходами первого, второго и треть-40 его .элейентов ИЛИЧШ, инверснь й выход элемента ИЛИ/ИЛИ-НЕ соединен с первыми входами четвертого, п того и шестого элементов ИЛИ-НЕ, выход первого элемента ИЛИ-НЕ соединен со вторыми входами 45 второго, третьего, п того и шестого элементов ИЛИ-НЕ j выход второго эле|мента ИПИ-НЕ соединен со вторь ми входами первого, четвертого, и третьими входами третьего и шестого элементов 50 ШШ-НЕ, выход третьего элемента ИЛИ-НЕ 85 56 соединен с третьими входами первого, второго, четвертого и п того элементов ИЛИ-НЕ, выход четвертого элемента ИЛИ-НЕ соединен с четвертыми входами первого, третьего, п того и шестого элементов , выход п того элемента ИЛИ-НЕ соединен с четвертыми входами эторого, четвертого и п тыми входами первого, шестого элементов ИЛИ-НЕ, выход шестого элемента ИЛИ-НЕ соединен с п тыми входами второго, третьего, четвертого и п того элементов ШШ-НЕ, отличающийс  тем, что, с целью расширени  функционалышх возможностей, в него введены две управл ющие шшгы, седьмой, восьмой и дев тьй элемент. ИЛИ-НЕ, первые входы которых соединен с инверсным выходом элемента-ИЛИ/ИЛ1 -НЕ, выход седьмого элемента ИЛИ-НЕ соединен с выходом п того элемента ИЖ-НЕ и со вторыми входами восьмого и дев того элементо з ИЛИ-НЕ, восьмого элемента ИЛИ-НЕ соединен с вь ходом шее- . .того элемента ИЛИ-НЕ и со вторь м входом седьмого и .третьим входом дев того элементов ИЛИ-НЕ, выход дев того элемента ШШ-НЕ соединен с выходом четвертого элемента ИЛИ-НЕ и с третьими входами седьмого и восьмого элементов ИШ-НЕ, четвертые входы которых соединены с выходом третьего элемента ШШ-НЕ, выход второго элемента ИЛИ-НЕ соединен с п тым в.ходом седьмого и с четвертым входом дев того элементов ИЛИ-НЕ, п тые входы восьмого и дев того элементов ИПИ-НЕ соединены с выходом первого элемента ШШ-НЕ, шестые входы четвертого, п того и шесjroro элементов ИЛИ-НЕ соединены с.пеивой управл ющей шиной, втора  управл юща  шина соединена с шестыми входами седьмого, восьмого и дев того элементов ИЛИ-НЕ, Источники информации, прин тые во внимание при экспертизе 1.Патент США № 3508033, кл. Н 03 К 29/00, 1970. The invention relates to automation and computing, and more specifically to multi-stability scaling circuits made on binary logic elements, and can be used to build counters, frequency dividers, pulse distributors, control devices, etc. The ternary counting trigger is known, containing an input bus, six AND elements, six OR-NOT elements and an inverter. A disadvantage of the known device is its satisfactory complexity and low speed. The ternary counting trigger is known, containing the element OR / OR-NOT, six elements OR-NOT and an input bus that is connected to the input of the element OR / OR-NOT, the direct output of which is connected to the first inputs of the first, second and third elements OR NOT , the inverse output of the element OR / OR-NOT connected to the first inputs of the fourth. .of that and the sixth element OTI-NOT, the output of the first element OR-NOT is connected to the second inputs of the second, third, fifth and sixth elements OR-NOT, the output of the second element OR-NOT is connected to the second inputs of the first, fourth and third inputs of the third and the sixth element OR NOT, the output of the third element OR-NOT is connected to the third inputs of the first, second, fourth and fifth elements OR-NOT, the output of the fourth element OR is NOT connected to the fourth inputs of the first, third, fifth and sixth elements OR -NO, the output of the nth item inn with the fourth inputs of the second, fourth and fifth inputs of the first, sixth elements OR NOT, the output of the sixth element OR NOT is connected to the fifth inputs of the second, third, fourth and fifth elements OR NOT HE izj, The disadvantage of the known device is limited functionality, since it can operate in direct or only countdown mode. The purpose of the invention is the expansion of functional capabilities. This goal is achieved by the fact that the ternary counting trigger, containing the element OR / OR-NOT, has six elements OR-NOT and an input bus that is connected to the input of the element OR / OR NOT, the direct output of which is connected to the first inputs of the first, the second and third elements OR NOT, the output output of the element OR / OR-NOT is one cell with the first inputs of the fourth, fifth, and sixth elements OR-HE, you move the first element SH-NOT connected to the second inputs of the second, third, fifth, and of the sixth element OR NOT, you move the second element ISH-NOT connected to the third inputs of the first, fourth, and third inputs of the third and sixth elements OR — NO; the output of the third element of the RSHI-NOT is connected to the third inputs of the first, second, fourth, and fifth elements of the OR — NO; output of the fourth element — OR — NOT connected to four vertical inputs the first, third, fifth and sixth elements OR — NOT; the output of the fifth element OR — NOT is connected to the fourth inputs of the second, fourth and fifth inputs of the first, sixth elements OR — NOT; the output of the sixth element OR — NOT connected to the fifth inputs Dami second, third, fourth and p In addition, OR-NOT, two control pins, the seventh, eighth and ninth elements of ILY-NOT, are cocked; the first inputs of which are connected to the inverse output of the SHS / OR-HE element, the output of the seventh SHS-NO element is connected to the output of the -NOT and with the second inputs of the eighth and ninth elements OR-NOT, the output of the eighth, the IPY-NB element is connected to the output of the sixth element of the ShSh-NOT and with the second input of the seventh and third inputs of the ninth element OR-NOT, the output of of the element OR is NOT connected to, the output of the fourth element OR is NOT and with the third entrances with the eighth and eighth elements SHS-NOT, the fourth inputs of which are connected by b to the output of the third element OR NOT, the output of the second element OR-NO is connected to the fifth input of the seventh and fourth input of the ninth element ILITNE, the fifth inputs of the eighth and ninth elements - NOT connected to the output of the first element SH-NON, the solid inputs of the fourth, fifth and sixth elements OR — NOT connected to the first control bus; the second control pin is connected to the sixth inputs of the seventh, eighth and ninth elements OR — NOT. The drawing shows the scheme of the ternary trigger. A trigger consists of an OR-NOT 1-9 element, an OR / OR-NOT 10 element, an input bus 1I, and control buses} 2 and I3. The output of the element OR NOT 1 is connected to the first inputs of the elements OR NOT 2, 3, 5, 6, 8, 9; the output of the element ШШ-НЕ 2 is connected to the first inputs of the elements OR-NOT 1, 4, 7 and the second inputs of the elements OR-NOT 3, 6, 9; the output of the element ШШ-НЕ 3 is connected to the second inputs of the elements OR NOT 1,2, 4, 5, 7, 8; the output of the element OR NOT 4 is connected to you, the element OR — NOT 9 and the third j inputs of the elements OR — NOT 1, 3, 5, 6, 7, 8 {the output of the element ШШ-НЕ 5 is connected to the output of the element ШШ-НЕ 7 с the third inputs of elements SHS-NOT 2, 4, 9 and the fourth inputs of elements OR NOT, 6, 8; the output of the element OR-HE6 is connected to the output of the element OR-NOT 8 and with the fourth inputs of the elements ШШ-НЕ 2, 3, 4,5, 8, 9; the input bus 1I is connected to the input of the element OR / OR-NOT 10, the direct output of which is connected to the fifth inputs of the elements SH-NOT 1. 2, 3, and an inverse output with the fifth inputs of the elements OR NOT 4, 5, 6, 7, 8, 9; the sixth inputs of elements SHSHE 4, 5, 6 are connected to bus 12, and the sixth inputs of elements OR NOT 7, 8, 9 are connected to bus 13. Elements ShSh-NOT 1-3 constitute the main trigger, and the elements OR NOT 4-6 and 7-9, respectively, the first and second auxiliary triggers. The mode of operation of the device is determined by the nature of the potentials on the shi, 12 and 13 controls. At low level (O) on bus 12 and high (1) on bus 13, the device operates in the add mode, and in the opposite distribution of levels the device operates in the subtraction mode. Simultaneous feeding of two zeros or two units to the control buses is prohibited. In the absence of a clock pulse on the input bus 11, the main trigger on elements 1-3 is in one of three stable states 100, 010, 001. These states are denoted as zero, one and two, respectively. Auxiliary triggers are extinguished (i.e., there are 000 at their outputs), due to the input to the inputs of elements 4-6, 7-9, from the inverting output of the signal 10 element of the logical 1. When a positive differential arrives on the 1I bus, the information is directly overwritten from auxiliary triggers (in the first - with a low potential on the bus 12 and the second - with the inverse distribution of potentials). At the same time, information is extinguished in the main trigger. In this state, the device remains for a time equal to the length of the input pulse. the end of the input pulse, information is copied from the auxiliary trigger to the main one and the auxiliary trigger is extinguished; moreover, in the census from the 100, 010, 00) state of the first auxiliary trigger, the main trigger goes 25, respectively, to the state 010, 001, 100 the census from the states 100, 010, 001 of the second auxiliary trigger, the main trigger goes to the states 001, 100, 010, respectively. Claim of the Invention Three-way counting trigger containing -35 OR OR / NOT, six OR-NOT elements and input bus to The ora is connected to the input of the element OR / OR-NOT, the direct output of which is connected to the first inputs of the first, second and third-40 of its. ILICHSh elements, the inverse output of the element OR / OR-NO is connected to the first inputs of the fourth, fifth and sixth elements OR-NOT, the output of the first element OR-NOT is connected to the second inputs 45 of the second, third, fifth and sixth elements OR-NOT j the output of the second element IPI-NOT is connected to the second inputs of the first, fourth, and third inputs of the third and of the sixth element 50 ШШ-НЕ, the output of the third element OR-NOT 85 56 connect It is not connected with the third inputs of the first, second, fourth and fifth OR-NOT elements, the output of the fourth OR element is NOT connected to the fourth inputs of the first, third, fifth and sixth elements, the output of the fifth OR element is NOT connected to the fourth entrances of this, the fourth and fifth inputs of the first, sixth elements OR — NOT, the output of the sixth element OR — NOT is connected to the fifth inputs of the second, third, fourth and fifth elements SH-NOT, characterized in that, in order to expand the functional possibilities, Two control keys are introduced, My eighth and ninth element ty. OR-NOT, the first inputs of which are connected to the inverse output of the element-OR / IL1-NOT, the output of the seventh element OR-NOT is connected to the output of the fifth IZH-NOT element and to the second inputs of the eighth and ninth elements of the OR of the eighth element OR is NOT connected to the neck. of the OR element NOT and with the second input of the seventh and the third input of the ninth element OR NOT, the output of the ninth element of the HSE-NO is connected to the output of the fourth element OR-NOT and with the third inputs of the seventh and eighth elements of the ISh NO, the fourth inputs of which are connected to the output of the third element SH-NOT, the output of the second element OR NOT is connected to the fifth input of the seventh and to the fourth input of the ninth element OR NOT, the fifth input of the eighth and ninth elements of the IPI is NOT connected to the output of the first element of SHS-NOT, the sixth entrances of the fourth, nth and sixjror o OR-NOT elements are connected with a control bus, the second control bus is connected to the sixth inputs of the seventh, eighth and ninth elements OR-NOT, Sources of information taken into account during the examination 1. US Patent No. 3508033, Cl. H 03 K 29/00, 1970. 2.Авторское свидетельство СССР 178289, кл. Н 03 К 29/00, 1978.2. Authors certificate of USSR 178289, cl. H 03 K 29/00, 1978.
SU792832552A 1979-10-25 1979-10-25 Ternary complement flip-flop SU851785A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792832552A SU851785A1 (en) 1979-10-25 1979-10-25 Ternary complement flip-flop

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792832552A SU851785A1 (en) 1979-10-25 1979-10-25 Ternary complement flip-flop

Publications (1)

Publication Number Publication Date
SU851785A1 true SU851785A1 (en) 1981-07-30

Family

ID=20856145

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792832552A SU851785A1 (en) 1979-10-25 1979-10-25 Ternary complement flip-flop

Country Status (1)

Country Link
SU (1) SU851785A1 (en)

Similar Documents

Publication Publication Date Title
US3930169A (en) Cmos odd multiple repetition rate divider circuit
GB1342099A (en) Logic circuit using complementary type insulated gate field effect transistors
ATE84165T1 (en) LOGICAL CIRCUIT WITH LINKED MULTIPORT FLIP FLOPS.
US3679913A (en) Binary flip-flop employing insulated gate field effect transistors and suitable for cascaded frequency divider operation
GB1570931A (en) Unit circuit for forming a binary adder and a binary adder so formed
US3139540A (en) Asynchronous binary counter register stage with flip-flop and gate utilizing plurality of interconnected nor circuits
SU851785A1 (en) Ternary complement flip-flop
GB1380570A (en) Logical circuit arrangements
GB1177572A (en) Bistable Trigger Circuit Comprising Two Relatively Complementary Outputs and Two Inputs and a Clock Pulse Input.
GB1506338A (en) Cml latch circuits
US3212009A (en) Digital register employing inhibiting means allowing gating only under preset conditions and in certain order
GB1184568A (en) Improvements in or relating to Bistable Circuits.
US3601591A (en) Digital differential analyzer employing counters controled by logic levels
US3339145A (en) Latching stage for register with automatic resetting
US3544773A (en) Reversible binary coded decimal synchronous counter circuits
GB1020438A (en) Data-processing system
US3391342A (en) Digital counter
DE69222798D1 (en) Counter circuit
US3401343A (en) High speed binary counter employing j-k flip-flops
JPS5818015B2 (en) Lonely Cairo
US3835337A (en) Binary universal flip-flop employing complementary insulated gate field effect transistors
GB959390A (en) Data latching circuits
SU764138A1 (en) Ternary complementary flip-flop
SU459857A1 (en) Trigger = type
US3716728A (en) Minimum delay data transfer arrangement