SU847321A1 - Device for checking pulse train source - Google Patents

Device for checking pulse train source Download PDF

Info

Publication number
SU847321A1
SU847321A1 SU792828219A SU2828219A SU847321A1 SU 847321 A1 SU847321 A1 SU 847321A1 SU 792828219 A SU792828219 A SU 792828219A SU 2828219 A SU2828219 A SU 2828219A SU 847321 A1 SU847321 A1 SU 847321A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
trigger
input
comparison circuit
source
Prior art date
Application number
SU792828219A
Other languages
Russian (ru)
Inventor
Валентина Митрофановна Стогний
Александр Андреевич Сильченко
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU792828219A priority Critical patent/SU847321A1/en
Application granted granted Critical
Publication of SU847321A1 publication Critical patent/SU847321A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ИСТОЧНИКА ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ(54) DEVICE FOR MONITORING THE SOURCE OF PULSE SEQUENCE

1one

Изобретение откоситс  к вычислительной технике и может быть использовано в цифровых вычислительных устройствах.The invention approaches computing and can be used in digital computing devices.

Известно устройство контрол  последовательности импульсов, содержащее элементы HI ИЛИ, триггер и элемент задержки ll .A device for controlling a sequence of pulses is known, which contains elements HI OR, a trigger and a delay element ll.

Недостатками этого устройства  вл ютс  критичность к параметрам контролируемых импульсов (между фронтами импульсов должны быть интервалы не меньше, чем длительность импульса), а также Невозможность вы вить пропадание подр д четного числа импульсов.The disadvantages of this device are criticality to the parameters of monitored pulses (there must be intervals not less than the pulse duration between the pulse fronts), and the impossibility to detect the disappearance of another even number of pulses.

Наиболее близким по технической сущности и предложенному  вл етс  устройство дл  контрол  источника. последовательности импульсов, содержащее два триггера, схему сравнени , элементыИЛИ и исполнительный элемент С21 .The closest in technical essence and proposed is a device for controlling the source. pulse sequences containing two triggers, a comparison circuit, elements OR, and an actuator C21.

Недостатком этого устройства  вл етс  низка  надежность контрол , так как контролируетс  только наличие по влени  четного или нечетного импульса и не контролируетс  очередность их следовани . Кроме того, из-, за временных сдвигов фронтовсравниваемых импульсов возможна ложна  выдача сигнала сбо  при правильном функционировании источника последовательности импульсов.A disadvantage of this device is the low reliability of the control, since only the presence of an even or odd pulse is monitored and the order in which they occur is not controlled. In addition, due to the time shifts of the front-pulsed pulses, it is possible to falsely output a fault signal if the source of the pulse sequence is functioning correctly.

5 Цель изобретени  - повышение надежности контрол .5 The purpose of the invention is to increase the reliability of the control.

Поставленна  цель достигаетс  тем, что в устройство дл  контрол  источника последовательности импульсов,содержащее триггер,элемент ИЛИ и схему сравнени , введены C4eT4Hk, дешифратор и группа элементов И, а схема сравнени  выполнена из триггера , элемента НЕ и элемента И, приThe goal is achieved by introducing a C4eT4Hk, a decoder and a group of AND elements into the device for controlling the source of a pulse sequence containing a trigger, an OR element and a comparison circuit, and the comparison circuit is made of an AND element,

15 этом вход счетчика соединен с первым выходом источника последовательности импульсов, {Разр дные выходы счетчика соединены соответственно с входами дешифратора,выходы которого соединены соответственно с15 of this, the counter input is connected to the first output of the source of the pulse sequence, {The discharge outputs of the counter are connected respectively to the inputs of the decoder, the outputs of which are connected respectively to

первыми входами элементов И группы, вторые входы элементов И группы соединены соответственно с группой выходов источника последовательностиthe first inputs of elements AND groups, the second inputs of elements AND groups are connected respectively to the group of outputs of the source of the sequence

25 импульсов, выходы элементов и группы соединены с входами элемента ИЛИ, выход которого соединен с входом установки в ноль триггера схемы сравнени , выход триггера схемы сравнени  соединен с первым входом элемента И схеми сравнени , второй вход которого соединен с вторым выходом источника последовательности импульсов , третий вход элемента И схемы сравнени  соединен через элемент НВ со входом установки в единицу триггера схемы сравнени  и с третьим выходом источника последовательности импульсов, выход элемента И схемы сравнени  соединен с входом установки в единицу триггера, вход у становки в ноль которого соединен с шиной Сброс, а выход триггера  вл етс  выходом сигнала сбо  устройства.25 pulses, element outputs and groups are connected to the inputs of the OR element, the output of which is connected to the input of the zero setting of the reference circuit, the output of the comparison circuit trigger is connected to the first input of the AND comparison circuit, the second input of which is connected to the second output of the pulse sequence source, the third the input of the element And the comparison circuit is connected through the element HB to the input of the installation in the unit of the trigger of the comparison circuit and with the third output of the source of the sequence of pulses, the output of the element AND of the comparison circuit It is not connected with the installation input to the trigger unit, the setup input to which zero is connected to the Reset bus, and the trigger output is the output of the device's signal.

На фиг. 1 приведена функциональна схема устройства, на фиг. 2 - временные диаграммы, иллюстрирующие его работу.оFIG. 1 shows a functional diagram of the device; FIG. 2 - timing diagrams illustrating his work. About

Источник последовательности импульсов содержит запускающее устройство 1 и распределитель 2 импульсов. Устройство дл  контрол  источника последовательности импульсов содержи делитель 3 частоты, дешифратор 4, элементы И 5, элемент ИЛИ 6, схему . сравнени , состо щую из элемента НЕ 7, триггера 8, элемента И 9 и триггера 10. Вход установки в О триггера 10 подключен к шине Сброс, а выход триггера 10  вл етс  выходом сигнала сбо  устройства.The source of the pulse sequence contains the trigger device 1 and the distributor 2 pulses. A device for controlling the source of a sequence of pulses contains a divider 3 frequencies, a decoder 4, elements AND 5, an element OR 6, a circuit. comparison, consisting of the element HE 7, the trigger 8, the element And 9 and the trigger 10. The installation input in the On trigger 10 is connected to the Reset bus, and the output of the trigger 10 is the output signal of the device.

Устройство работает следующим образом.The device works as follows.

С выхода запускающего устройстваFrom the output of the triggering device

1импульсы поступают на распределитель 2 импульсов, который формурует п последовательностей импульсов, сдвинутых по отношению друг к другу {фиг.2а).1 impulses arrive at the distributor 2 pulses, which forms n sequences of pulses shifted relative to each other (fig. 2a).

Одновременно с запускающего устройства 1 импульсы поступают на счетчик 3. Код, соответствующий номеру импульса контролируемой последовательности , с выхода счетчика поступает на входы дешифратора, на выходе котброго получаем последовательность ,импульсов, сдвинутых по отношению друг к другу, как показано на фиг. 26. Импульсы с выхоцоъ ч дешифратора поступают на первый вход элементов И 5, на второй вход которых поступают импульсы ссоответствующего выхода распределител Simultaneously from the triggering device 1, the pulses go to the counter 3. The code corresponding to the number of the pulse of the controlled sequence, from the output of the counter goes to the inputs of the decoder, the output of which receives the sequence of pulses shifted relative to each other, as shown in FIG. 26. The pulses from the output of the decoder arrive at the first input of the elements And 5, the second input of which receives the pulses of the corresponding output of the distributor

2импульсов. Импульсы с выходов элементов И 5 суммируютс  на элементе ИЛИ 6, на выходе которого получаем последовательность импульсов, анашогичную последовательности,запускающей распределитель 2 импульсо Импульсы с запускающего устройства через элемент НЕ 7 схемы сравнени 2 pulses. The pulses from the outputs of the elements And 5 are summed on the element OR 6, at the output of which we obtain a sequence of pulses, anashogichny sequence that starts the distributor 2 pulses Pulses from the triggering device through the element NOT 7 of the comparison circuit

и импульсы с, выхода элемента ИЛИ 6 поступают на входы триггера 8 и элемента И 9, вход щих в.сравнени ; Триггер 8 при поступлении на его вход импульса с выхода элемента НЕ открывает элемент И 9. Импульсы с выхода схемы ИЛИ б при поступлении, на второй вход триггера 8 запираютand the pulses c, the output of the element OR 6 are fed to the inputs of the trigger 8 and the element AND 9, which are included in the comparison; Trigger 8 when a pulse arrives at its input from an element output DOES NOT open element AND 9. Pulses from the output of the circuit OR b upon receipt, the second input of trigger 8 is locked

элемент И 9 (импульсы на выходе триггера 8 показаны на фиг.2в).element And 9 (pulses at the output of the trigger 8 are shown in figv).

Запускающее устройство 1 стробирующими импульсами (фиг.2в) опрашивает состо ние выхода триггера 8 во временном интервале в соответствии с фиг.2в.The triggering device 1 with gating pulses (Fig. 2b) polls the output state of the trigger 8 in the time interval in accordance with Fig. 2c.

При правильном чередовании импульсов контролируемой последовательности импульсы на трех входах элемента И 9 не совпадают по времени , при этом на выходе элемент И 9 отсутствует сигнал, взвод щий триггер 10.With the correct alternation of the pulses of the monitored sequence, the pulses on the three inputs of the And 9 element do not coincide in time, while the output of the And 9 element lacks a signal that triggers the trigger 10.

При неисправности одного из выходов распределител  2 импульсов 5 (отсутствие импульса на соответствующем выходе, фиг.2а, 2в - отсутствующий импульс заштрихован) на вход триггера 6 не поступает сигнал с выхода схемы И 6. Так как на входе элемента И 9 отсутствует запрещающий сигнал с выхода триг.гера 8, на выходе элемента И 9 по вл етс  импульс (фиг.2в) и взводит триггер 10, формирующий сигнал сбо .When one of the outputs of the distributor 2 pulses 5 (no pulse at the corresponding output, Fig.2a, 2c - the missing pulse is hatched), the input of the trigger 6 does not receive a signal from the output of the circuit 6. Because of the input of the element 9 there is no inhibitory signal the trigger output 8, at the output of the element And 9, an impulse appears (Fig. 2b) and triggers the trigger 10, which generates a failure signal.

При нарушении чередовани  следовани  импульсов, например при выходе двух импульсов по первому выходу и отсутствие по третьем/ входу (заштрихованные импульсы на фиг. 2а), схема работает аналогич ным образом.If the alternation of pulses is disturbed, for example, when two pulses are output at the first output and the absence of the third / input (shaded pulses in Fig. 2a), the circuit operates in a similar way.

Формула .изобретени Invention Formula

Устройство дл  контрол  источника последовательности импульсов, содержащее триггер, элемент ИЛИ и схему сравнени , отличающеес тем, что, с целью повышени  надежности , в него введены счетчик, дешифратор и группа элементов И, а схема сравнени  выполнена из триггера, элемента НЕ и элемента И, при этом вход счетчика соединен с nepajuM выходом источника последовательности импульсов, разр дные выходы счетчика соединены соответственно с входами дешифратора, которого соединены соответственно с первыми входами элементов И группы, вторые входы элементов И группы соединены соответственно с группой выходов источника последовательности импульсов, выходы элементов И группы соединены с входами элемента ИЛИ, выход которого соединен с входом установки в ноль триггера схемы сравнени , выход триггера схемы сравнени  соединен с первым входом элемента И схемы сраваенк , второй вход которого соединен с вторым выходом источника последовательности импульсов, третий вход элемента И схемысравнени  соединен через элемент НЕ со входом установки в единицу триггера схемы сравнени  и с третьим выходом источника последовательности импульсов , выход элемента И схемы сравне им  соединен с входом установки в едииицу триггера, вход установки в ноль которого соединен с шиной Сброс, а выход триггера  вл етс  выходом сигнала сбо  устройства.A device for controlling a source of a pulse sequence containing a trigger, an OR element and a comparison circuit, characterized in that, in order to increase reliability, a counter, a decoder and a group of AND elements are entered into it, and the comparison circuit is made of a trigger, an element and an AND element, the input of the counter is connected to the nepajuM output of the source of the pulse sequence, the discharge outputs of the counter are connected respectively to the inputs of the decoder, which are connected respectively to the first inputs of the AND group elements, the second inputs of this The elements AND groups are connected respectively to the group of outputs of the source of the pulse sequence, the outputs of elements AND of the group are connected to the inputs of the OR element, the output of which is connected to the input of the zero setting of the trigger of the comparison circuit, the output of the trigger of the comparison circuit is connected to the first input of the AND side of the Kravavenk circuit, the second input of which connected to the second output of the source of the pulse sequence, the third input of the AND comparison circuit is connected through the element NOT to the installation input to the trigger unit of the comparison circuit and to the third they output pulse train source, an output of AND circuit connected to the comparison them entering the installation ediiitsu trigger set input to which zero is connected to the bus reset, and the output is a trigger output signal SBO device.

Источники информации, прин тые во внимание при экспертизеSources of information taken into account in the examination

1.Авторское свидетельство СССР W 440665, кл. G 06 F 11/00, 1972.1. Authors certificate of the USSR W 440665, cl. G 06 F 11/00, 1972.

2.Авторское свидетельство СССР ..О 388262, кл. G 06 F 11/00, 1969 (прототип).2. Authors certificate of the USSR .. About 388262, cl. G 06 F 11/00, 1969 (prototype).

бых раепре/глитем IУ// Мbykh raepre / gleam IU // M

ff.hat. ffitft/tpppmofla.ff.hat. ffitft / tpppmofla.

LL

ВыуоанзVyuoanz

nn

Betro Tp toBetro tp to

П П nN n

ПP

n nn n

nn

ПP

.P

Claims (1)

Формула изобретенияClaim Устройство для контроля источника последовательности импульсов, содержащее триггер, элемент ИЛИ и схему сравнения, отличающееся тем, что, с целью повышения надежности/ в него введены счетчик, дешифратор и группа элементов И, а схема сравнения выполнена из триггера, элемента НЕ и элемента И, при этом вход счетчика соединен с первым выходом источника последовательности импульсов, разрядные выходы счетчика соединены соответственно с входами дешифратора, выходы которого соединены соответственно с первыми входами элементов И группы, вторые входы элементов и группы соединены соответственно с группой выходов источника последовательности импульсов, выходы элементов И группы соединены с входами элемента ИЛИ, выход которого соединен с входом установки в ноль триггера схемы сравнения, выход триггера схемы сравнения соединен с первым входом элемента И схемы сравнения, второй вход которого соединен с вторым выходом источника последовательности импульсов, третий вход элемента И схемы'сравнения соединен через элемент НЕ со входом установки в единицу триггера схемы сравнения и с третьим выходом ис точника последовательности импульсов, выход элемента И схемы сравнения соединен с входом установки в единицу триггера, вход установки в ноль которого соединен с шиной Сброс, а выход триггера является выходом сигнала сбоя устройства.A device for controlling the source of a pulse sequence containing a trigger, an OR element, and a comparison circuit, characterized in that, in order to increase reliability, a counter, a decoder and a group of And elements are introduced into it, and the comparison circuit is made of a trigger, an element NOT, and an AND element, the input of the counter is connected to the first output of the source of the pulse sequence, the discharge outputs of the counter are connected respectively to the inputs of the decoder, the outputs of which are connected respectively to the first inputs of the elements AND groups, the second the moves of the elements and groups are connected respectively to the group of outputs of the pulse sequence source, the outputs of the elements and groups are connected to the inputs of the OR element, the output of which is connected to the input of the trigger of the comparison circuit, the output of the trigger of the comparison circuit is connected to the first input of the element And the comparison circuit, the second input which is connected to the second output of the pulse sequence source, the third input of the AND element of the comparison circuit is connected via the NOT element to the installation input in the trigger unit of the comparison circuit and with t By the third output of the source of the pulse sequence, the output of the AND element of the comparison circuit is connected to the input of the trigger unit, the input of which is zero connected to the Reset bus, and the output of the trigger is the output of the device failure signal.
SU792828219A 1979-10-05 1979-10-05 Device for checking pulse train source SU847321A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792828219A SU847321A1 (en) 1979-10-05 1979-10-05 Device for checking pulse train source

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792828219A SU847321A1 (en) 1979-10-05 1979-10-05 Device for checking pulse train source

Publications (1)

Publication Number Publication Date
SU847321A1 true SU847321A1 (en) 1981-07-15

Family

ID=20854298

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792828219A SU847321A1 (en) 1979-10-05 1979-10-05 Device for checking pulse train source

Country Status (1)

Country Link
SU (1) SU847321A1 (en)

Similar Documents

Publication Publication Date Title
SU847321A1 (en) Device for checking pulse train source
US3628142A (en) Sliding interval event detector
SU1385283A1 (en) Pulse sequence selector
SU807491A1 (en) Counter testing device
SU840760A2 (en) Device for monitoring pulse frequency
SU959084A1 (en) Counter serviceability checking device
SU1663694A1 (en) Device for control of lead time of synchronizer
SU1150760A1 (en) Device for counting number of pulses
RU2059337C1 (en) Device for checking synchronization channels
SU1739492A1 (en) Device for separating first and latest pulses in train
SU748843A1 (en) Pulse train check device
SU1091167A1 (en) Device for checking pulse sequence source
SU961116A1 (en) Apparatus for shaping time intervals
SU1420653A1 (en) Pulse synchronizing device
SU1378033A1 (en) Device for checking clocking frequency pulses
SU943980A1 (en) Device for monitoring n-channel control system of gate-type converter
SU783794A1 (en) Device for monitoring pulse train
SU1358063A1 (en) Digital phase-frequency comparator
SU842818A1 (en) Device for monitoring pulse train
SU1039024A1 (en) Device for detecting failures in pulse sequence
SU864538A1 (en) Device for tolerance checking
SU981945A1 (en) Device for checking distributor
SU1262501A1 (en) Signature analyzer
SU1714797A1 (en) Device for control over pulse train
SU1059594A1 (en) Device for checking number of operating cycles of equipment