SU832738A1 - Device for monitoring error parameters in communication channel - Google Patents

Device for monitoring error parameters in communication channel Download PDF

Info

Publication number
SU832738A1
SU832738A1 SU792755150A SU2755150A SU832738A1 SU 832738 A1 SU832738 A1 SU 832738A1 SU 792755150 A SU792755150 A SU 792755150A SU 2755150 A SU2755150 A SU 2755150A SU 832738 A1 SU832738 A1 SU 832738A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
block
error
Prior art date
Application number
SU792755150A
Other languages
Russian (ru)
Inventor
Алексей Николаевич Котовский
Виктор Николаевич Лагуткин
Валерий Евгеньевич Маркин
Original Assignee
Рязанский Радиотехнический Инсти-Тут
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Инсти-Тут filed Critical Рязанский Радиотехнический Инсти-Тут
Priority to SU792755150A priority Critical patent/SU832738A1/en
Application granted granted Critical
Publication of SU832738A1 publication Critical patent/SU832738A1/en

Links

Landscapes

  • Monitoring And Testing Of Transmission In General (AREA)

Description

(54) УСТРОЙСТВО КОНТРОЛЯ ПАРАМЕТРОВ ОШИБОК В КАНАЛЕ СВЯЗИ подключены к установочным вхбдам реверсивного счетчика, выход которого подключен к первому входу элемента И выход формировател  сигналов вр ленных интервалов объединен со входами первого, .второго и третьего элемойстов задержки и подключен к управл кнци у входу блока разрешени  перезаписи, выход первого элемента задержки подключен к управл ющему входу блока рпреде пени  знака и величины приращени  частоты ошибок, выход второго элемента подключен ко второму входу элемента И, выход третьего элемента задержки подключен к установочному входу реверсивного счетчика, первый ход дополнительного реверсивного счетчика соединен с выходом блока обнаружени  ошибок, а второй вход соединен с выходом делител  час1хэты. На чертеже представлена структурна  электрическа  схема предлагаемого устройства . Устройство контрол  параметров ошибок в канале св зи содержит блок I обнаружени  ошибой, реверсивный счетчик 2, делитель 3 частоты, блок 4 разрешени  перезаписи, дополнительный ре вррсивный счетчик 5,45йок 6 определени знака и величины грирашени  частоты сшибок, эп&леаг И 7, коммутатор 8, формирователь 9 сигналов временных ин тервалов, блок Ю умножени , , ВТ9РОЙ и третий элементы II, 12, и 13 задержки соответственно. Устройство работает следукидим образом . Дополнительный реверсивный счетчик на первый вход которого поступает случайна  последовательность импульсов с блока I обнаружени  ошибок, а на второй вход через делитель 3 частоты с племенным коэффициентом давлени  регул рна  последовательность импульсов с генератора тактовой частоты, осу (ществл ет текущую оценку посто нной составл ющей последовательнбсти ошибок дискретного канала св зи,реализу  метод последовательного анализа. По сигналам, следующим с периодом Ai:, с выхода форм1фовател  9 сигналов временных интервалов и поступающих на вход управлени  блока 4 разрешени  перезаписи осуществл етс  переписывание показаний дополнительного реверсивного счетчика 5 в реверсивный счетчик 2 . Одновременно случайна  последовательность ошибок с блока I обнаружени  ошибок поступает на вход блока 6 определени  знака и величины приращени  частоты ошибок, который определ ет знак и величину изменени  частоты ошибок в канале св зи за интервалы времени л-Ь . В случае увеличени  частоты ошибок блок 6 на выходе формирует сигнал I (знак +), устанавливающий коммутатор 8 в положение, при котором сигнал, пропорциальный абсолютной величине приращени  частоты ошибок 1-.4,к1, через блок Ю умножени  и коммутатор 8 поступает на первый вход реверсивЬэго счетчика 2, если же на выходе формируетс  сигнал О (знак -), то сигнал с выхода блок Ю поступает на второй вход реверсивного счетчкка 2. Дополнительный ревфсивный счетчик 5 имеет возможность фиксировать состо ни , отклон кидиес  от нулевого положени  как в одну, так и в другую сторону. В й{ -ый момент вретлени показани  дополнительного реверсивного счетчика равны. . к к + -i-2. к. к -П14-1 где(.- - количество ошибок заBpeMH .i ut; , KJ ,К. количество ошибок за/ врем  соответственно W /( J - количество ошибок в -f-ый и ( 1 -I) интер вал времени Д-t . Т.е. блок 6 обеспечивает подсчет числа ошибок в 1-ый и ( 1+1) момиат времени и их сравнение (вычитание) с одновременным хранением числа ошибок в текущий момент времени. Таким образом, формируетс  переменна  составл юща  порогового уровн , знак которой определ етс  характером изменени  частоты ошибок (уменьшение или увеличение), а величина - значением и коэффициентом умножени  блока 10. БЛОК 10 умножени  с племенным коэффициентом преобразует величину приращени  частоты ошибок в серию импульсов, причем число импульсов в серии определ етс  коэффициентом умножени  блока Ю, выбираемым из услови  обеспечени  заданной оперативности и надежности оценки состо ни  дискретного канала св зи. Величина и знак приращени  частоты ошибок формируетс  блоком 6 путем подсчета числа ошибок за врем  &t в предшествующий -i-A -, ( 1 -1)Д-Ь и текущий iAt (,1,2): интервалы времени с последующим их сравнением. Длительность интервала Лt определ етс  формирователем 9 и выбираетс  из услови  ,J,гдeTgcf, средн   длительность всплески онйгбок в дискретном канале св зи. Блок 10 умножени  может быть построен на основе регистров сдвига. По переднему фронту сигнала , поступающего с выхода первого элемента II задержки на вход управлени  блока 6 определени  знака и величины приращени частоты ощибок происходит опрос блока в результате четю на выходе по вл етс  сиг:наг1, устанавливающий коммутатор 8 в срответствук цее состо ние, а на упругом выходе блока 6 по вл етс  сигнал, пропорциональный I дк1. По заднему фронту сигнала, поступающего с выхода первого элемента 11 задержки на вход управлени  блока б происходит установка его в нулевое состо ние , т.е. осуществл етс  подготовка к новому циклу измерени . Таким образом, в реверсивном счетчи ке 2 в моменты времени формируютс  по казани  дополнительного реверсивного счетчика 2, определ ющие посто нную составл ющую потока ошибок, с учетом переменной составл ющей, определ емой блоком 6. По сигналам, поступающим с выходи второго эп&лента 12 задержки на первы . вход элемента И 7, друхчэй вход которог соединен с вь1ходом реверсивного счетчи ка 2, происходит опрос показаний реверсивного счетчика 2. Если качество дискретного канала св зи хуже нормы, то на выходе реверсивного счетчика 2 по в л етс  сигнал, который проходит через элемент И 7 на внешнюю аппаратуру перестройки радиосредств. Сигнал с выхода формировател  9 сигналов временных интервалов, поступаю щих через третий элемент 13 задержки на вход установки нулевого состо ни  реверсивного счетчика 2, устанавливаег последний в нулевое состо ние, и цикл измерени , состо щий из определени  посто нной составл ющей notoKa ощибок дополнительным реверсивным счетчиком переписи в реверсивный счетчик 2 и определени  состо ни  дискретного канал св зи реверсивным счетчиком 2 с учетом переменной составл ющей, определ емой блоком 6 определени  знака и величины приращени  частоты ошибок, повтор етс  Таким образом, за изменением посто нной составл ющей частоты ошибок следит дополнительный реверсивный счетчик 5, показани  которого периодически переписываютс  в реверсивный счетчик 2. Одновременно в последний внос тс  поправки с блока 6 определени знака и величины приращени  частоты ошибок, характеризук щие переменную составл ющую потока ошибок. Реверсивный счетчик 2 формирует решение о качестве канала, состо ние которого периодически обнул етс  сигналами с выходе третьего элемента 13 задержки. Вследствие этого исключаетс  систематическбш ошибка, завис ща  от времени. Таким образом предлагаемое устройство позвол ет с большей надежностью и точностью оценивать качество дискретного канала св зи, особенно при его работе в критической зоне. б р е т е н и   ормула изо Устройство контрол  параметров ошибок в канале св зи, содержащее блок обнаружени  ошибок, выход которого подключен ко входу блока определени  знака и величины приращени  частоты ошибок , первый выход которого подключен к одному входу коммутатора, второй выход через блок умножени  подключен к другому входу коммутатора ,, первый выход которого подключен к первому входу реверсивного счетчика, а втогюй выход подключен ко второму входу реверсивного счетчика, делитель частоты , вход которого объединен со входом, формировател  сигналов временных ийтервалов , отличающеес  тем, что, с целью повышени  точности контрол , введены блок разрешени  перезашюи, дополнительный реверсивный счетчик, три элемента задержки и элемент И, при этом информационные выходы дополнительного реверсивного счетчика через блок разрешени  перезаписи подключены к установочным входам реверсивного счетчика, выход которого подключен к первому входу элемента И, выход формировател  сигналов временных интервалов, объединен со входами первого, второго и третьего элементов задержки, и подключен к управл ющему входу блока разрешени  перезаписи, выход первого элемента задержки подключен к управл ющему входу блока определени  знака и величины приращени  частоты ошибок, выход второго эл«лента задержки подключен ко второму входу элемента И, выход третьего элемента задержки подключен к установочному входу реверсивного счетчика, первый зход дополнительного реверсивного счетчика соединен с выходом блока 83 8 обнаружени  ошибок, а второй вход соединен с выходом делител  частоты. Источники информации, прин тые во внимание при экспертизе I. Авторское свидетельство СССР по за вке № 2494756/18-О9, . кл. Н О4 В 3/46, 1977 (прототип).(54) THE DEVICE TO CONTROL THE PARAMETERS OF ERRORS IN THE COMMUNICATION CHANNEL is connected to the installation terminals of the reversible counter, the output of which is connected to the first input of the element AND the output of the signal spreader of the time intervals combined with the inputs of the first, second and third delay elements and connected to the control of the input intervals rewriting resolution, the output of the first delay element is connected to the control input of the block, the sign of the sign and the magnitude of the error rate increment, the output of the second element is connected to the second input of the AND element, stroke third delay element connected to the mounting entry down counter, the first move further down counter connected to the output error detection unit, and a second input connected to the output of the divider chas1hety. The drawing shows a structural electrical circuit of the proposed device. The device for monitoring the error parameters in the communication channel contains an error detection block I, a reversible counter 2, a frequency divider 3, an overwrite resolution block 4, an additional recalculable counter 5.45 ray 6 for determining the sign and size of the error frequency, error & 7, switch 8, the imaging unit 9 of the time interval signals, the multiplication unit U,, BT9RO and the third elements II, 12, and 13 delays, respectively. The device works in the following way. An additional reversible counter to the first input of which a random sequence of pulses comes from the block I error detection, and to the second input through a divider 3 frequencies with a tribal pressure ratio a regular sequence of pulses from the clock generator, oops (the current estimate of the error sequence discrete communication channel, realizing the method of sequential analysis. According to the signals following with the period Ai :, from the output of the form wiper 9 signals of time intervals and arrival The reversing readings of the additional reversible counter 5 are rewritten into the reversible counter 2. At the same time, a random sequence of errors from the error detection block I is fed to the input of the sign definition block 6 and the error frequency increment value, which determines the sign and change value error frequency in the communication channel for time intervals l-b. In case of an increase in the error frequency, block 6 at the output generates a signal I (+ sign), setting switch 8 to the position wherein the signal proportional to the absolute magnitude of the error rate increment of 1-4. k1 through the multiplication unit U and the switch 8 is fed to the first input of the reversible counter 2, if the signal O is generated (the sign -), the output unit unit U arrives at the second input of the reversible counter 2. The additional revsive counter 5 has the ability to record the states, the deviations of the values from the zero position both in one and in the other direction. At the th {th time), the readings of the additional reversible counter are equal. . to k + -i-2. K. -P14-1 where (.- is the number of errors for BpeMH .i ut;, KJ, K., the number of errors per / time, respectively W / (J is the number of errors per -fth and (1 -I) interval time D-t. That is, block 6 provides a count of the number of errors in the 1st and (1 + 1) time instants and their comparison (subtraction) with simultaneous storage of the number of errors in the current time point. Thus, the variable component is formed the threshold level, the sign of which is determined by the nature of the change in the error rate (decrease or increase), and the value by the value and multiplication factor of the block 10. UNIT 10 cleverly A breeding coefficient transforms the error frequency increment value into a series of pulses, the number of pulses in a series being determined by the multiplication factor of unit Yu selected from the condition of ensuring a given efficiency and reliability of estimating the state of a discrete communication channel. The magnitude and sign of the error frequency increment is generated by block 6 by counting the number of errors per time & t in the preceding -iA -, (1 -1) D-b and current iAt (, 1,2): time intervals followed by their comparison. The length of the interval Lt is determined by the driver 9 and is selected from the condition, J, where Tgcf, the average duration of the bursts in a discrete communication channel. The multiplication unit 10 may be constructed on the basis of shift registers. On the leading edge of the signal coming from the output of the first element II of the delay to the input of the control unit 6, determining the sign and magnitude of the increment of the error, a block is interrogated; as a result, a signal appears at the output: sig1, setting the switch 8 into a corresponding state, and the elastic output of block 6 is a signal proportional to I dc1. On the falling edge of the signal coming from the output of the first element 11 of the delay at the input of the control of the block b, it is set to the zero state, i.e. preparations are being made for a new measurement cycle. Thus, in the reversible counter 2 at time points, an additional reversible counter 2 is formed, defining a constant component of the error stream, taking into account the variable component determined by block 6. According to the signals coming from the output of the second ep & delays on the first. input element I 7, the drukhchey input of which is connected to the output of the reversible counter 2, interrogates the readings of the reversing counter 2. If the quality of the discrete communication channel is worse than normal, then the output of the reversing counter 2 is transmitted to the signal that passes through the And 7 element on the external equipment of radio tuning. The signal from the output of the imaging unit 9 time interval signals, coming through the third delay element 13, to the input of the zero state installation of the reversible counter 2, sets the latter to the zero state, and the measurement cycle consisting of determining the constant component notoKa error with an additional reversible counter the census into the reversible counter 2 and the determination of the state of a discrete communication channel by the reversing counter 2 taking into account the variable component determined by the block 6 of determining the sign and magnitude of the frequency increment Errors, repeats. Thus, the change of the constant component of the error rate is monitored by an additional reversible counter 5, whose readings are periodically copied to the reversible counter 2. At the same time, the latter are corrected from the sign determining unit 6 and the magnitude of the error frequency increment characterizing the variable error stream component. The reversible counter 2 forms a decision about the quality of the channel, the state of which is periodically zeroed by signals from the output of the third delay element 13. As a result, time-based systematic error is eliminated. Thus, the proposed device allows to assess the quality of a discrete communication channel with greater reliability and accuracy, especially when operating in the critical zone. Formula from the communication channel error control device containing an error detection block whose output is connected to the input of the sign determining unit and the magnitude of the error rate increment, the first output of which is connected to one switch input, the second output through the block multiplication is connected to another input of the switch, the first output of which is connected to the first input of the reversible counter, and the second output is connected to the second input of the reversible counter, the frequency divider whose input is combined with the input The world time signals signalist, characterized in that, in order to increase the control accuracy, a rewrite permission block, an additional reversible counter, three delay elements and an AND element are entered, the information outputs of the additional reversible counter are connected to the reversible counter installation inputs, the output of which is connected to the first input of the And element, the output of the time signal shaper is combined with the inputs of the first, second and third delay elements and, and connected to the control input of the overwrite resolution unit, the output of the first delay element is connected to the control input of the sign determining unit and the magnitude of the error rate increment, the output of the second electronic delay tape is connected to the second input of the And element, the output of the third delay element is connected to the installation to the input of the reversible counter, the first run of the additional reversible counter is connected to the output of the error detection unit 83-8, and the second input is connected to the output of the frequency divider. Sources of information taken into account in the examination I. USSR author's certificate in application No. 2494756/18-О9,. cl. H O4 B 3/46, 1977 (prototype).

Claims (1)

Формула изобретенияClaim Устройство контроля параметров ошибок в канапе связи, содержащее блок обнаружения ошибок, выход которого подключен ко входу блока определения знака и величины приращения частоты ошибок, первый выход которого подключен к одному входу коммутатора, второй выход через блок умножения подключен к другому входу коммутатора,. первый выход которого подключен* к первому входу реверсивного счетчика, а втогюй выход подключен ко второму входу реверсивного счетчика, делитель частоты, вход которого объединен со входом, формирователя сигналов временных интервалов, отличающееся тем, что, с целью повышения точности контроля, введены блок разрешения перезаписи, дополнительный реверсивный счетчик, три элемента задержки и элемент И, при этом информационные выходы дополнительного реверсивного счетчика через блок разрешения перезаписи подключены к установочным входам реверсивного счетчика, выход которого подключен к первому входу элемента И, выход формирователя сигналов временных интервалов> объединен со входами первого, второго и третьего элементов задержки, и подключен к управляющему входу блока разрешения перезаписи, выход первого элемента задержки подключен к управлявшие832738 •7 му входу блока определения знака и величины приращения частоты ошибок, выход второго элемента задержки подключен ко второму входу элемента И, выход третьего элемента задержки подключен к уста- 5 новочному входу реверсивного счетчика, первый зход дополнительного реверсивного счетчика соединен с выходом блокаA device for monitoring error parameters in a communication canap, containing an error detection unit whose output is connected to the input of the unit for determining the sign and increment of the error frequency, the first output of which is connected to one input of the switch, the second output through the multiplication unit is connected to another input of the switch. the first output of which is connected * to the first input of the reversible counter, and the second output is connected to the second input of the reversible counter, a frequency divider whose input is combined with the input of the signal generator of time intervals, characterized in that, in order to increase the accuracy of control, a rewrite resolution block is introduced , an additional reverse counter, three delay elements and an AND element, while the information outputs of the additional reverse counter are connected to the installation inputs p through the overwrite enable block versioned counter, the output of which is connected to the first input of the And element, the output of the signal generator of time intervals> is combined with the inputs of the first, second, and third delay elements, and is connected to the control input of the overwrite permission block, the output of the first delay element is connected to the control input 832738 • 7th block input determining the sign and magnitude of the increment of the error rate, the second output of the delay element is connected to the second input of aND gate, a third delay element connected to the output 5 usta- entry reversibly novochnomu a counter, the first additional zhod down counter connected to the output block 8 обнаружения ошибок, а второй вход соединен с выходом делителя частоты.8 error detection, and the second input is connected to the output of the frequency divider.
SU792755150A 1979-04-13 1979-04-13 Device for monitoring error parameters in communication channel SU832738A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792755150A SU832738A1 (en) 1979-04-13 1979-04-13 Device for monitoring error parameters in communication channel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792755150A SU832738A1 (en) 1979-04-13 1979-04-13 Device for monitoring error parameters in communication channel

Publications (1)

Publication Number Publication Date
SU832738A1 true SU832738A1 (en) 1981-05-23

Family

ID=20823045

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792755150A SU832738A1 (en) 1979-04-13 1979-04-13 Device for monitoring error parameters in communication channel

Country Status (1)

Country Link
SU (1) SU832738A1 (en)

Similar Documents

Publication Publication Date Title
SU832738A1 (en) Device for monitoring error parameters in communication channel
SU1659973A1 (en) Pulse duration and time position meter
SU935815A2 (en) Instantaneous value digital phase-meter
SU1111038A1 (en) Digital temperature meter
SU690405A2 (en) Digital percent frequency meter
SU864165A1 (en) Meter of counting rate of statistically distributed pulses
SU924859A1 (en) Frequency-to-code converter
SU658496A1 (en) Digital frequency-phase meter
SU798831A1 (en) Frequency multiplier
SU681428A1 (en) Device for selecting minimum number
SU1109672A1 (en) Device for measuring slope of function under measurement
SU1187142A1 (en) Digital averaging meter of time intervals
SU1667064A1 (en) Probability integrator
SU1141340A1 (en) Speed increment meter
SU1401395A1 (en) Adaptive meter of counting rate
JPH01212368A (en) Pulse width measuring circuit
SU961140A1 (en) Pulse recurrence rate to code integrating converter
SU696388A2 (en) Mean frequency meter
RU1770916C (en) Frequency measuring device
SU953590A1 (en) Phase shift to voltage converter
SU630742A1 (en) Broadband reversible phase discriminator
SU788026A1 (en) Digital phase meter for measuring phase shift mean value
SU737899A1 (en) Device for automatic measuring of statistical characteristics of digital instrument random errors
SU698003A1 (en) Device for obtaining estimation of mathematical expectation
SU642715A2 (en) Dispersion determining device