SU832697A1 - Synchronism indicator - Google Patents

Synchronism indicator Download PDF

Info

Publication number
SU832697A1
SU832697A1 SU792727459A SU2727459A SU832697A1 SU 832697 A1 SU832697 A1 SU 832697A1 SU 792727459 A SU792727459 A SU 792727459A SU 2727459 A SU2727459 A SU 2727459A SU 832697 A1 SU832697 A1 SU 832697A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
trigger
input
indicator
elements
Prior art date
Application number
SU792727459A
Other languages
Russian (ru)
Inventor
Валерий Александрович Чулков
Original Assignee
Предприятие П/Я В-2867
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2867 filed Critical Предприятие П/Я В-2867
Priority to SU792727459A priority Critical patent/SU832697A1/en
Application granted granted Critical
Publication of SU832697A1 publication Critical patent/SU832697A1/en

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

(54) ИНДИКАТОР СИНХРОНИЗМА(54) SYNCHRONISM INDICATOR

Изобретение относитс  к радиотехнике и может использоватьс  дл  контрол  синхронизма в системах тактовой синхронизации . Известен индикатор синхронизма, содержащий два триггера, два элемента И-НЕ, выходы которых соединены с входами элемента индикации, пр мые выходы первого и второго триггеров подключены к первым входам первого и второго элементов И-НЕ, соответственно, а инверсные выходы - к вторым входам второго и первого элементов И-НЕ,/соответственно, а также инвертор , вход которого  вл етс  одним из входов индикатора синхронизма 1. Однако известный индикатор отличаетс  сложностью. Цель изобретени  - упрощение индикатора . Поставленна  цель достигаетс  тем, что информационный и синхронизирующий входы первого триггера соединены соответственно с одним и другим входами индикатора синхронизма, его установочный вход - с входом сброса, второго триггера и выходом первого элемента И-НЕ, его вход сброса - с входом установки второго триггера и выходом второго элемента , информационный и синхронизирующий входы второго триггера соединены соответственно с выходами первого триггера и инвертора , при этом третьи входы элементов И-НЕ  вл ютс  управл ющим входом индикатора синхронизма. На чертеже приведена структурна  электрическа  схема предлагаемого индикатора . Индикатор синхронизма содержит два триггера 1 и 2, два элемента 3 и 4 И-НЕ, элемент 5 индикации и инвертор 6. Индикатор имеет входы 7 и 8, вход 9  вл етс  управл ющим входом индикатора. Индикатор работает следующим образом . До прихода управл ющего сигнала на вход 9 триггер 1 взведен, а триггер 2 сброщен , тогда на выходе элемента 4 И-НЕ имеетс  «логический О, удерживающий триггеры 1 и 2 в указанном состо нии. С приходом управл ющего сигнала триггеры 1 и 2 оказываютс  в рабочем режиме и, если входные сигналы на входах 7 и 8The invention relates to radio engineering and can be used to control synchronism in clocks. A synchronization indicator is known, which contains two triggers, two NAND elements, whose outputs are connected to the inputs of the display element, the direct outputs of the first and second triggers are connected to the first inputs of the first and second NAND elements, respectively, and the inverse outputs to the second inputs the second and first elements are NAND, /, respectively, as well as the inverter, the input of which is one of the inputs of the synchronism indicator 1. However, the known indicator is complex. The purpose of the invention is to simplify the indicator. The goal is achieved by the fact that the information and synchronization inputs of the first trigger are connected respectively to one and the other synchronization indicator inputs, its installation input to the reset input, the second trigger and the output of the first NAND element, its reset input to the installation input of the second trigger and the output of the second element, the information and the synchronization inputs of the second trigger are connected respectively to the outputs of the first trigger and the inverter, while the third inputs of the AND-N elements are the control input of the india synchronization mechanism. The drawing shows a structural electrical circuit of the proposed indicator. The synchronism indicator contains two triggers 1 and 2, two elements 3 and 4 AND-NOT, display element 5 and inverter 6. The indicator has inputs 7 and 8, input 9 is the control input of the indicator. The indicator works as follows. Prior to the arrival of the control signal at input 9, trigger 1 is cocked, and trigger 2 is reset, then at the output of element 4 AND-NO there is a "logical O holding the triggers 1 and 2 in the specified state. With the arrival of the control signal, the triggers 1 and 2 become operational and, if the input signals at inputs 7 and 8

Claims (1)

Формула изобретенияClaim Индикатор синхронизма, содержащий два триггера, два элемента И—НЕ, выходы которых соединены с входами элемента индикации, прямые выходы первого и второго триггеров подключены к первым входам первого и второго элементов И—НЕ, соответственно, а инверсные выходы — к вторым входам второго и первого элементов И—НЕ, соответственно, а также инвертор, вход которого является одним из входов индикатора синхронизма, отличающийся тем, что, с целью упрощения, информационный и синхронизирующий входы первого триггера соединены соответственно с одним и другим входами индикатора синхронизма, его установочный вход — с входом сброса второго триггера и выходом первого элемента И—НЕ, его вход сброса — с входом установки второго триггера и выходом второго· элемента И—НЕ информационный и синхронизирующий входы второго триггера соединены соответственно с выходами первого триггера и инвертора, при этом третьи входы элементов И—НЕ, являются управляющим входом индикатора синхронизма.A synchronism indicator containing two triggers, two AND-NOT elements, the outputs of which are connected to the inputs of the indication element, the direct outputs of the first and second triggers are connected to the first inputs of the first and second AND-NOT elements, respectively, and the inverse outputs are connected to the second inputs of the second and of the first AND-NOT elements, respectively, as well as an inverter, the input of which is one of the inputs of the synchronism indicator, characterized in that, for the sake of simplification, the information and synchronization inputs of the first trigger are connected respectively to one and other inputs of the synchronism indicator, its installation input - with the reset input of the second trigger and the output of the first AND-NOT element, its reset input - with the installation input of the second trigger and the output of the second · AND-NOT element, the information and synchronization inputs of the second trigger are connected respectively to the outputs the first trigger and inverter, while the third inputs of AND AND NOT elements are the control input of the synchronism indicator.
SU792727459A 1979-02-05 1979-02-05 Synchronism indicator SU832697A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792727459A SU832697A1 (en) 1979-02-05 1979-02-05 Synchronism indicator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792727459A SU832697A1 (en) 1979-02-05 1979-02-05 Synchronism indicator

Publications (1)

Publication Number Publication Date
SU832697A1 true SU832697A1 (en) 1981-05-23

Family

ID=20811347

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792727459A SU832697A1 (en) 1979-02-05 1979-02-05 Synchronism indicator

Country Status (1)

Country Link
SU (1) SU832697A1 (en)

Similar Documents

Publication Publication Date Title
SU832697A1 (en) Synchronism indicator
IE43734L (en) Transition indicator for two-level signal
JPS53149755A (en) Buffer circuit
JPS54947A (en) Failure detection system for digital output circuit
JPS5455141A (en) Diagnosing shift circuit
CH616301GA3 (en) Electronic timepiece, especially electronic wristwatch, with digital display and provided with an alarm device
JPS53139456A (en) Clock driver circuit
JPS5741702A (en) Storage device and counter using said device
SU625313A1 (en) Synchronism indicating device
SU1070578A1 (en) Information readout device
SU1621143A1 (en) Ik-type flip-flop
SU680172A1 (en) Pulse distributor
SU1187169A1 (en) Device for checking synchronizing buses
SU743036A1 (en) Digital information shifting device
SU736138A1 (en) Indicator device
SU591859A1 (en) Device for module three remnant forming
SU766020A1 (en) Binary counter
SU842965A1 (en) Storage device
SU921072A1 (en) Logic discriminator
SU930751A1 (en) Pulse train discriminating device
SU1211715A1 (en) Information input device
JPS53146548A (en) Resetting device for shift register
SU978327A1 (en) T flip-flop
SU517912A1 (en) Display device
SU1172005A1 (en) Decade counter for seven-segment indicators