(54) ИНДИКАТОР СИНХРОНИЗМА(54) SYNCHRONISM INDICATOR
Изобретение относитс к радиотехнике и может использоватьс дл контрол синхронизма в системах тактовой синхронизации . Известен индикатор синхронизма, содержащий два триггера, два элемента И-НЕ, выходы которых соединены с входами элемента индикации, пр мые выходы первого и второго триггеров подключены к первым входам первого и второго элементов И-НЕ, соответственно, а инверсные выходы - к вторым входам второго и первого элементов И-НЕ,/соответственно, а также инвертор , вход которого вл етс одним из входов индикатора синхронизма 1. Однако известный индикатор отличаетс сложностью. Цель изобретени - упрощение индикатора . Поставленна цель достигаетс тем, что информационный и синхронизирующий входы первого триггера соединены соответственно с одним и другим входами индикатора синхронизма, его установочный вход - с входом сброса, второго триггера и выходом первого элемента И-НЕ, его вход сброса - с входом установки второго триггера и выходом второго элемента , информационный и синхронизирующий входы второго триггера соединены соответственно с выходами первого триггера и инвертора , при этом третьи входы элементов И-НЕ вл ютс управл ющим входом индикатора синхронизма. На чертеже приведена структурна электрическа схема предлагаемого индикатора . Индикатор синхронизма содержит два триггера 1 и 2, два элемента 3 и 4 И-НЕ, элемент 5 индикации и инвертор 6. Индикатор имеет входы 7 и 8, вход 9 вл етс управл ющим входом индикатора. Индикатор работает следующим образом . До прихода управл ющего сигнала на вход 9 триггер 1 взведен, а триггер 2 сброщен , тогда на выходе элемента 4 И-НЕ имеетс «логический О, удерживающий триггеры 1 и 2 в указанном состо нии. С приходом управл ющего сигнала триггеры 1 и 2 оказываютс в рабочем режиме и, если входные сигналы на входах 7 и 8The invention relates to radio engineering and can be used to control synchronism in clocks. A synchronization indicator is known, which contains two triggers, two NAND elements, whose outputs are connected to the inputs of the display element, the direct outputs of the first and second triggers are connected to the first inputs of the first and second NAND elements, respectively, and the inverse outputs to the second inputs the second and first elements are NAND, /, respectively, as well as the inverter, the input of which is one of the inputs of the synchronism indicator 1. However, the known indicator is complex. The purpose of the invention is to simplify the indicator. The goal is achieved by the fact that the information and synchronization inputs of the first trigger are connected respectively to one and the other synchronization indicator inputs, its installation input to the reset input, the second trigger and the output of the first NAND element, its reset input to the installation input of the second trigger and the output of the second element, the information and the synchronization inputs of the second trigger are connected respectively to the outputs of the first trigger and the inverter, while the third inputs of the AND-N elements are the control input of the india synchronization mechanism. The drawing shows a structural electrical circuit of the proposed indicator. The synchronism indicator contains two triggers 1 and 2, two elements 3 and 4 AND-NOT, display element 5 and inverter 6. The indicator has inputs 7 and 8, input 9 is the control input of the indicator. The indicator works as follows. Prior to the arrival of the control signal at input 9, trigger 1 is cocked, and trigger 2 is reset, then at the output of element 4 AND-NO there is a "logical O holding the triggers 1 and 2 in the specified state. With the arrival of the control signal, the triggers 1 and 2 become operational and, if the input signals at inputs 7 and 8