SU822372A1 - Three-valued logic element - Google Patents
Three-valued logic element Download PDFInfo
- Publication number
- SU822372A1 SU822372A1 SU792801103A SU2801103A SU822372A1 SU 822372 A1 SU822372 A1 SU 822372A1 SU 792801103 A SU792801103 A SU 792801103A SU 2801103 A SU2801103 A SU 2801103A SU 822372 A1 SU822372 A1 SU 822372A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- key
- voltage level
- inverter
- Prior art date
Links
Landscapes
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
Description
tt
Изобретение относитс к импульсной технике и может быть использовано в цифровых вычислительных машинах с трехзначной логикой.The invention relates to a pulse technique and can be used in digital computers with three-digit logic.
Известен элемент трехзначной логики , содержащий инвертор, два источника напр жени , диод и нагрузочное сопротивление СII,A three-digit logic element is known, which contains an inverter, two voltage sources, a diode and a load resistance CII,
Недостатком элемента вл етс большие аппаратурные затраты прИ построении схем трехзначной логики.The disadvantage of the element is the large hardware costs in constructing three-digit logic circuits.
Известен также элемент трехзначной логики, содержащий источники, напр жени , нелинейный элемент, инвертор и два ключа. Этот элемент реализует операцию суммировани по модулю 3 троичной (х) и двоичный (xg) переменной у() mod 3. Дл реализации операции суглмировани по модулю 3 троичной переменной с двоичной с удвоенным весом у() mod 3, вход щей в состав функционально полной системы операции трехзначной логики , используют последовательное включение двух указанных элементов у«() mod 3 2.A three-digit logic element is also known, containing sources, voltages, a non-linear element, an inverter, and two keys. This element implements the modulo 3 summation operation of the ternary (x) and the binary (xg) variable y () mod 3. To implement the modulation 3 modulation operation of the ternary binary variable with double weight y () mod 3, which is part of the functionally complete systems of operation of three-valued logic, use the sequential inclusion of the two specified elements of "() mod 3 2.
Недостатком данного элемента вл ютс большие аппаратурные затраты при построении устройств трехзначной логики.The disadvantage of this element is the large hardware costs when constructing three-digit logic devices.
Цель изобретени - сокращение аппаратурных затрат при построении устройств трехзначной логики.The purpose of the invention is to reduce hardware costs when constructing three-digit logic devices.
Поставленна цель достигаетс тем, что в элементе трехзначной логики, , между первым входом и выходом которого подключена цепочка из источника напр жени и нелинейного элемента в посл,едовательном включении, парал0 лельно которой соединен первый ключ, управл ющий вход которого подключен ко второму входу устройства, к первому входу которого подключен вход инвертора, выход которого подключенThe goal is achieved by the fact that in the element of three-digit logic, between the first input and output of which there is connected a chain from a voltage source and a non-linear element to the last switching element, in parallel which is connected the first key, the control input of which is connected to the second input of the device, the first input of which is connected to the input of the inverter, the output of which is connected
5 ко входу второго ключа, управл ющий вход которого соединен со вторым входом устройств, выход второго ключа соединен с выходом устройства через вновь введенный нелинейный эле0 мент.5 to the input of the second key, the control input of which is connected to the second input of the devices, the output of the second key is connected to the output of the device through a newly introduced nonlinear element.
На фиг. 1 представлена блок-схемаустройства и таблица состо ний его работы; на фиг. 2 - пример реализации принципиальной схемы.FIG. 1 shows a flowchart and a table of the states of its operation; in fig. 2 - an example of the implementation of the concept.
5five
В элементе трехзначной логики (фиг. 1) между первым входом 1 и выходом 2 подключена цепочка из источника 3 напр жени , и нелинейного элемента 4 в последовательном включе-.In the element of three-digit logic (Fig. 1), between the first input 1 and output 2, a chain is connected from the voltage source 3, and the nonlinear element 4 in the series circuit.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792801103A SU822372A1 (en) | 1979-07-23 | 1979-07-23 | Three-valued logic element |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU792801103A SU822372A1 (en) | 1979-07-23 | 1979-07-23 | Three-valued logic element |
Publications (1)
Publication Number | Publication Date |
---|---|
SU822372A1 true SU822372A1 (en) | 1981-04-15 |
Family
ID=20842708
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU792801103A SU822372A1 (en) | 1979-07-23 | 1979-07-23 | Three-valued logic element |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU822372A1 (en) |
-
1979
- 1979-07-23 SU SU792801103A patent/SU822372A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3548342A (en) | Digitally controlled amplitude modulation circuit | |
US4433372A (en) | Integrated logic MOS counter circuit | |
SU822372A1 (en) | Three-valued logic element | |
KR920018640A (en) | LCD driving circuit | |
ATE61173T1 (en) | LATCHING CIRCUIT WITH DYNAMICALLY SELECTABLE OUTPUT POLARITY. | |
Yoeli | Counting with nonlinear binary feedback shift registers | |
US20040075466A1 (en) | The trinary method for digital computing | |
SU621082A1 (en) | Amplitude-pulse demodulator | |
SU652694A1 (en) | 3-valued logic element | |
SU432514A1 (en) | GENERATOR OF WALSH FUNCTIONS | |
SU1116439A1 (en) | Dividing device | |
SU847492A1 (en) | Flip-flop with inhibiting couplings | |
US3423577A (en) | Full adder stage utilizing dual-threshold logic | |
SU1476469A1 (en) | Modulo 3 residue code check unit | |
SU1201852A1 (en) | Element with controlled conductivity | |
SU873450A1 (en) | Frequency manipulator | |
SU478363A1 (en) | Shift register | |
SU892735A1 (en) | Binary counter | |
SU1728966A2 (en) | Multithreshold gate | |
SU369715A1 (en) | THIRD POTENTIAL TRIGGER | |
SU641648A1 (en) | Arrangement for transmitting signals with delta-modulation and instantaneous compounding | |
SU1200431A1 (en) | Device for processing digital data | |
SU881772A1 (en) | Function generator | |
SU750566A1 (en) | Shift register | |
SU746904A1 (en) | Universal multidigit logic circuit |