SU819980A1 - Устройство синхронизации - Google Patents

Устройство синхронизации Download PDF

Info

Publication number
SU819980A1
SU819980A1 SU782605256A SU2605256A SU819980A1 SU 819980 A1 SU819980 A1 SU 819980A1 SU 782605256 A SU782605256 A SU 782605256A SU 2605256 A SU2605256 A SU 2605256A SU 819980 A1 SU819980 A1 SU 819980A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
analyzer
clock
false
Prior art date
Application number
SU782605256A
Other languages
English (en)
Inventor
Виктор Адамович Джемелинский
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU782605256A priority Critical patent/SU819980A1/ru
Application granted granted Critical
Publication of SU819980A1 publication Critical patent/SU819980A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

сдвига, преобразователь 7, делитель 8 частоты , управл ющий элемент 9, автогенератор 10 и анализатор 11 ложных синхроимпульсов , состо щий из элемента И 12, скремблера 13, блока 14 элементов И и триггера 15.
Устройство синхронизации работает следующим образом.
Импульсы с выхода селектора 1 поступают на вход анализатора 11, который по заранее установленной программе пропускает синхроимпульсы на вход линии 3 и регистра 6.
Принцип работы анализаГтора 11 основан на том, что частота следовани  синхроимпульсов и диапазон ее возможных изменений заведомо известны. Поэтому анализатор 11 может быть выполнен на базе генератора периодических сигналов, синхронизируемом синхроимпульсами.
В качестве генератора периодических сигналов, использован скремблер 13, фазирование частоты следовани  комбинаций импульсов которого осуществл етс  синхроимпульсами , а моменты разрешени  и запрещени  прохождени  синхроимпульсов на вход линии 3 и регистра 6 опрелел ютс  блоком 14, опознающим две комбинации состо ний  чеек регистра скремблера 13, одна из которых предществует по влению синхроимпульса, а друга  формируетс  в регистре скремблера 13 после по влени  синхроимпульса. Блок 14 через триггер 15 разрешает или запрещает прохождение синхроимпульсов через элемент И 12.
В качестве тактовых импульсов регистра скремблера 13 используютс  импульсы автогенератора 10.
Синхроимпульсы, прошедщие через анализатор 11, подаютс  на регистр 6 дл  установки его  чеек в исходное состо ние, а также через линию 3 - на вход фазового дискриминатора 4. На другой вход фазового дискриминатора 4 через делитель 8 и формирователь 2 подаютс  импульсы с выхода автогенератора 10. В результате воздействи  сигналов, подаваемых на входы, на выходе фазового дискриминатора 4 по вл етс  импульс , закон изменени  длительности которого отражает соотношение частот следовани  синхросигналов и импульсов на выходе автогенератора 10. Импульс с выхода фазового дискриминатора 4 записываетс  в регистр б, причем запись осуществл етс  после установки регистра б в исходное состо ние и длитс  в течение длительности записываемого импульса, что достигаетс  путем подачи импульсов с выхода автогенератора 10 (используемых а качестве тактовых импульсов) на вход синхронизации  чеек регистра 6 через элемент И 5, на один вход которого подаютс  импульсы с выхода автогенератора 10, а на другой вход - импульсы со второго выхода фазового дискриминатора 4.
Закон перемещени  в регистре 6 соседних  чеек, наход щихс  в противоположных состо ни х, при рассмотрении этого перемещени  в моменты прихода синхроимпульсов строго соответствует закону изменени  длительности записываемого в регистр 6 импульса, т. е. закону изменени  соотнощени  частот синхроимпульсов и импульсов, формируемых на выходе автогенератора 10. Выходы всех  чеек регистра 6 соединены с преобразователем 7, который обеспечивает изменение величины посто нного напр жени  на выходе по закону изменени  длительности импульсов на выходе фазового дискриминатора 4.
Делитель 8 и формирователь 2 предназначены дл  формировани  импульсов, подаваемых на вход фазового дискриминатора 4, с периодом следовани , не превыщающим времени задержки регистра 6. Кроме того, делитель 8 предназначен дл  получени  тактовой частоты, используемой в регистре скремблера 13.
Введение в предложенное устройство принудительной синхронизации анализатора 1 1 позвол ет эффективно решить такие взаимопротиворечивые вопросы как обеспечение высокой помехоустойчивости схем селекции синхросигналов и исключение воздействи  на устройства принудительной синхронизации ложных синхроимпульсов.

Claims (2)

1. Устройство синхронизации, содержащее селектор синхроимпульсов, последовательно соединенные линию задержки и фазовый дискриминатор и последовательно соединенные управл ющий элемент, автогенератор и делитель частоты, отличающеес 
Р тем, что, с целью повышени  помехоустойчивости и быстродействи , введены анализатор ложных синхроимпульсов, последовательно соединенные элементы И, регистр сдвига и преобразователь, а также формирователь импульсов, при этом выход селектора синхроимпульсов подключен ко входу линии задержки и к соответствующему входу регистра сдвига через анализатор ложных синхроимпульсов, к управл ющему входу которого подключен дополнительный выход делител  частоты, выход которого через формирователь импульсов подключен к другому входу фазового дискриминатора, выходы которого подключены соответственно к управл ющему входу регистра сдвига и к первому входу элемента И, ко второму
5 входу которого подключен выход автогенератора , а выход пре.образовател  подключен ко входу управл ющего элемента.
2. Устройство по п. 1, отличающеес  тем, что анализатор ложных синхроимпульсов выполнен в виде объединенных по входу элемента И и скремблера, выходы которого через блок элементов И подключены ко входам триггера, выход которого подключен к управл ющему входу элемента И, чей
выход  вл етс  выходом анализатора ложных синхроимпульсов.
Источники информации, прин тые во внимание при экспертизе I Авторское свидетельство СССР № 534883, кл. Н 04 N 5/04, 1977 (прототип).
SU782605256A 1978-04-17 1978-04-17 Устройство синхронизации SU819980A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782605256A SU819980A1 (ru) 1978-04-17 1978-04-17 Устройство синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782605256A SU819980A1 (ru) 1978-04-17 1978-04-17 Устройство синхронизации

Publications (1)

Publication Number Publication Date
SU819980A1 true SU819980A1 (ru) 1981-04-07

Family

ID=20760055

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782605256A SU819980A1 (ru) 1978-04-17 1978-04-17 Устройство синхронизации

Country Status (1)

Country Link
SU (1) SU819980A1 (ru)

Similar Documents

Publication Publication Date Title
US4035663A (en) Two phase clock synchronizing method and apparatus
SU819980A1 (ru) Устройство синхронизации
KR840005645A (ko) 샘플링 펄스 발생장치
US3573637A (en) Timing system with output representing predetermined and constant phase displacement from variable requency input
US3699460A (en) Oscilloscope time base circuits
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU696622A1 (ru) Устройство синхронизации
SU725256A1 (ru) Устройство синхронизации импульсных приемников
SU764112A1 (ru) Устройство тактовой синхронизации
SU424163A1 (ru) Устройство для воспроизведения запаздывания
SU836812A1 (ru) Устройство тактовой синхронизации
SU1735952A1 (ru) Преобразователь угла поворота вала в код
SU611286A1 (ru) Устройство фазовой автоподстройки частоты
RU2093952C1 (ru) Цифровая схема сравнения частот
SU673922A1 (ru) Ультразвуковой измеритель скорости потока
KR100213584B1 (ko) 펄스 신호열의 체배 회로 및 체배화 방법
SU684725A1 (ru) Управл емый генератор импульсов
SU752767A2 (ru) Генератор серий импульсов
SU402824A1 (ru) Двухполупериодный цифровой фазометр
SU656189A1 (ru) Генератор тактовых сигналов
SU1056216A1 (ru) Устройство дл измерени автокоррел ционной функции псевдослучайного сигнала
SU687577A1 (ru) Устройство дл получени разности частот двух импульсных последовательностей
SU631909A1 (ru) Дифференцирующее устройство
SU721909A1 (ru) Селектор импульсов по частоте
SU632067A1 (ru) Генератор псевдослучайных последовательностей двоичных сигналов