SU817676A1 - Low-voltage dc voltage source - Google Patents

Low-voltage dc voltage source Download PDF

Info

Publication number
SU817676A1
SU817676A1 SU762430113A SU2430113A SU817676A1 SU 817676 A1 SU817676 A1 SU 817676A1 SU 762430113 A SU762430113 A SU 762430113A SU 2430113 A SU2430113 A SU 2430113A SU 817676 A1 SU817676 A1 SU 817676A1
Authority
SU
USSR - Soviet Union
Prior art keywords
voltage
stabilizer
source
output
transistor
Prior art date
Application number
SU762430113A
Other languages
Russian (ru)
Inventor
Виктор Иванович Зозулев
Иван Андреевич Инякин
Александр Георгиевич Максимов
Михаил Федорович Черноус
Original Assignee
Киевский Ордена Трудового Красногознамени Завод Вычислительных Иуправляющих Машин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Киевский Ордена Трудового Красногознамени Завод Вычислительных Иуправляющих Машин filed Critical Киевский Ордена Трудового Красногознамени Завод Вычислительных Иуправляющих Машин
Priority to SU762430113A priority Critical patent/SU817676A1/en
Application granted granted Critical
Publication of SU817676A1 publication Critical patent/SU817676A1/en

Links

Landscapes

  • Dc-Dc Converters (AREA)

Description

(54) НИЗКОВОЛЬТНЫЙ ИСТОЧНИК посто нного(54) LOW VOLTAGE SOURCE of constant

НАПРЯЖЕНИЯVOLTAGE

Claims (1)

Изобретение относитс  к источникам электропитани  и может быть использовано цл  питани  низковольтных иепей в а томатике , электронике и- йлчислительной технике. Известен низково1В тнь й исгоч1ШК сга би1Юзированного посто нного иа1ф жени , содержащий трансформатф, стабилизатор нагф жеии  и филыр tl-. Такие устройства обладают недостаточ ной экономичностью и коэффкциенгом стабилизации . Наиболее близким к изобретению  в л етс  источник посто нного наф женк , содержащий трансформатор, имеющий во вторичной обмотке два крайних и средний вывод, последовательный линейный стабилизатор напр жени  с первьгм и вторым каскадами усилител  посто нного тока (УПТ), выходным емкостным фильтром и двум  регистрирующими транзисторами, подключенными эмиттерами соответственно к первому и второму выходам вторичНОЙ обмотки трансформатора по двухподупериодной схеме L21. Недостатки устройства - невысокий КГЩ, низкий коэффициент стабилизации и высокий уровень пульсаций наф жени . Цега изобретени  - повыщение КЩ, коэффициента стабилизации и уменьшение урош1  пульсаций. Цель достигаетс  за счет того, что в низковольтный истошик посто нного напр жени , содержащий трансформатор, имеющий во втфичной обмотке два крайних и средний выводы, последовательный линейный стабилизатор напр жени  с первым и вторым Каскадами усилител  посто нного тсжа, выходным емкостным фильтром и двум  регулирующими транзистррами, подключенными эмиттерами соответственно к. первому и второму крайним выводам вторичной обмотки трансформатора по двухполупериодной схеме выпр мител , дополнительно вэедены выпр митель с eMKOCjvным фильтром, регулирующий транзистор и второй каскад УПТ, при этом 3 61 и второй вхоцы выпр мител  поцсоецииены соогветсгвенно к крайним выводам вгоришой обмотки трансформатфа, а выход выпр мител  поцсоецинен к емк-остн« му фильтру и эмиттеру пополнительного регулирутошего транзистора, коллектор которого подключен к выходной шине источника т1тани , а база через ограничительный резистор подсоединена к коллектору транзистора дополнительного второго к аскада УПТ, причем база упом нутого транупом нутого транзистора подсоединена к выхопу первого каскада УПТ линейного стабилизатора напр жени . На фиг. 1 показана принципиальна  электрическа  схема низковольтного источника посто нного напр жени : на фиг. 24 - эпюры напр жений и токов элементов устройства, Источник содержит трансформатор I, после цова те,льный линейный стабилизатф, собранный на транзисторах 2-5 (основной стабилизатор) и резисторах 6-9, емкостной выходной фильтр 10, диоды II и 12 выпр мител  с емкостным фильтром 13, дополнительные регулирующий транзистор 14 и второй каскад УПТ, собранный на транзисторе 15 и резисторе 16 ( дополнительный стабилизатор) . Эмиттеры ретулирующих транзисторов 2 и 3 поцключены соответственно к крайним выводам вторичной обмотки трансформатора, средн   точка которой соединена с общей шиной 17 источника, коллекторы транзиоторов 2 и 3 соединены с положительной выходной шиной 18 источника, а базы транзисторов 2 и 3 через отрицательный резистор 6 подключены к коллектору транзистора 4 второго каскада УГГГ, Эмиттеры транзисторов 4,5,15 соединены с общей шиной 17, базы транзисторов 4 и 15 подключены к колдактору тран зистора 5,  вл ющегос  выходом первого каскада УПТ, а коллекторы транзисторов 5 и 15 подключены соответственно к положительной выходной шине 18 источника и базе транзистора 14. Колдактор тран зистфа 14 подключен к положительной выходной шине 18 источника,а эмиттер к положительному выводу емкостного ф№льтра 13 и катодам диодов 11 и 12, аноды которых подключены соответственно к крайним выводам вторичной обмотки трансфсрматчэа 1 и эмиттерам транзисторов 2 и 3. Низковольтный источник работает в со ответствии с эпюрами напр жений и токов элементов источника, показанных на фиг,2 4, где и - напр жение на емкостном фи64 ль тре-к он цене а горе 13; J - гок зар да и разр да конценсагора 13; и - амплитуц- нов значение ajcoanoro напр жени  стабилизатора; )д - уровень стабилизации выхоцного напр жени . Дл  простоты изложеии  напр жение насыщени  регулируюиос транзисторов 2 и 14 считаетс  равным нулю . Регулирующие транзисторы 2 и 3 основного стабилизатора работают на отрезке времени -- .регулируюший транi лг- гзистор 1.4 дополнительного стабилизатора - на отрезке времени - - -fri. . В момент времени, когда уровень стабилизации выходного напр жени  Uo больше выходного напр жени  ocHowioro стабили затора, последний вько ит из режима стабилизации и включаетс  в работу цополнительный стабилизатор. В момент времени , когда входное напр жение стано итс  больше уровн  стабилизации выходного .напр жени  ),, основной стабилизагор входит в режим стабилизации, выклю а  из работы второй стабилизатор. Происходит это потому, что сопротивление резистора 16 больше сопротивлени  резистора 6, вследствие чего при общем первом каскаде УПТ уровень-стабилизации Uocjon , который можег обеспечить дополнительный стабилизатор, всегда несколько меньше по сравнению с уровнем стабилизации выходного напр жени  Uo оси , который может обеспечить основной стабилизатор . Поэтому при работающем основном стабилизаторе дополнительный всегда будет заперт, т.е. приоритет на включение всегда сохран етс  за основным стабилизатором даже при условии, что входное напр жение основного стабилизатора меньше выходного напр жени  (на фильтре 13) дополнительного стабилизатора. Последний включаетс  только при условии, когда входное напр жение основного стабилизатора становитс  меньше уровн  стабилизации выходного напр жени  Uj,. Таким образом, в предлагаемом устрой- . .„... , „ ..« .„. -.ве наблюдаетс  отличительный линейноимпульсный режим работы двух постедо вательньк линейных стабилизаторов на№ р жени , различных пс схеме, но имеющих :-общий первйй каскад УПТ и включенных |да общую нафузку.Благодар  этому при работе источника отсутствуют отрезки времени , когда устройство перестает быть стабилизатором, что повышает стабилизирующие свойства предложенного- источника в отношении пульсаций и динамических нестабильное тей, I При этом за счет задержки разр да конденсатора 13 (длительность заштрихованной области, эпюра тока l,j) умень- шаегс  рассеиваема  мощность на комбинированном регулирующем элементе, состо щем из транзисторов 2,3,14, котора  определ етс  заштрихованной областью на фиг, 2, и уменьшаетс  емкость конценс тора 13 по сравнению с ецшичным стаби лизированным источником с оавими и теми же выхоцнымн параметрами i что повы шает КГЩ и уменьшает массо-габаритные показатели источника в целом. Формула изобретени  Низковольтный источник посто нного напр жени , содержащий трансформатор, имеющий во вторичной обмотке два крайних и средний выводы, последовательный линейный ртабилизатор напр жени  с первым и вторым каскадами усилител  посто нного тока, выходным емкостным фильтром и двум  регулирующими транзисторами , подключенными эмиттерами соответственно к первому и второму {файним выводам вторичной обмотки трансформато ,ра по двухполупериооной схеме в{ 1пр мите л , отличающийс  тем, что, с 8 76 целью повышени  КГЩ, коэффициента ста- билизации и уменьшени  уровн  пульсаций, в устройство дополнительно введен выпр митель с емкостным фильтром, рв ГУтруюший транзистор и второй каскад УТТТ, фи этом первый и второй входы выпр кгател  подсоединены соответственно к крайним выводам вторичной обмотки трансформатора, а выхс выф мител  подсоединен к емкостному фильтру и эми  теру дополнительного регулирукицего тран« зисторв, коллектсф которого поок очен к вьосодной шине источника питани , а база через ограничительный резистор подсоединеиа к коллектору тра{езистора доголн тельиого второго каскада УПТ, гфичем база упом нутого транзистора подсоединена к выходу первого каскада УГГГ ЛЕН нейного стабилизатора напр жетаиь Источн си информаци , прин ше во внимание щт экспертизе 1.Латсрское свидетельство СССР NJ 297О98, кл. Н О2 М 5/ОО, 1969. 2,Мураш ев И, Г, Линейный стабилензатор натф жени  с улучшенными Характе ристиками . -В кн ТГодупроводниКовые приборы в технике элексросв зи, Вып 15, 1975, с, 126-130 (прототип).The invention relates to power supplies and can be used to supply low-voltage power supplies in electronics, electronics and computer technology. A well-known low-voltage, permanent, and permanent transformer containing a transformer, a stabilizer of nanofixia, and a tl- filler. Such devices have insufficient economical efficiency and stabilization coefficient. The closest to the invention is a DC source, which contains a transformer that has two extreme and middle pins in the secondary winding, a series linear voltage regulator with a first and second DC amplifier, an output capacitance filter, and two recordings transistors connected by emitters, respectively, to the first and second outputs of the secondary winding of the transformer according to the two sub-periodic scheme L21. The drawbacks of the device are a low KGS, low stabilization coefficient and a high level of pulsation of the naph lation. The invention strategy is an increase in KSH, a stabilization factor, and a decrease in the output pulsations. The goal is achieved due to the fact that a low-voltage DC voltage source containing a transformer having two extreme and medium terminals in the high-voltage winding, a serial linear voltage regulator with the first and second cascades of the constant power amplifier, output capacitive filter and two control transistors , connected by emitters, respectively, to the first and second extreme conclusions of the secondary winding of the transformer according to the full-wave rectifier circuit, the rectifier with eMKOCjvny filter, regulating the transistor and the second cascade of the UFT, while 3 61 and the second entrants of the rectifier are connected according to the extreme conclusions of the transformer's hot winding, and the output of the rectifier is connected to the capacitive filter and the emitter of the additional transistor which is the collector's collector whose collector has the collector; the source bus is t1 tani, and the base is connected via a limiting resistor to the collector of the additional transistor of the second to the ascade of the DCF, and the base of the mentioned tranpunty transistor is connected to the output PU of the first stage UTD linear voltage regulator. FIG. 1 shows an electrical circuit diagram of a low voltage DC source: FIG. 24 shows voltage and current plots of device elements; The source contains a transformer I, after that, a linear linear stabilizer assembled on transistors 2-5 (main stabilizer) and resistors 6–9, capacitive output filter 10, diodes II and 12 rectifiers with capacitive filter 13, additional regulating transistor 14 and the second stage of the UPT, assembled on the transistor 15 and the resistor 16 (additional stabilizer). The emitters of the switching transistors 2 and 3 are connected respectively to the extreme terminals of the secondary winding of the transformer, the midpoint of which is connected to the common source bus 17, the collectors of the transiators 2 and 3 are connected to the positive output bus 18 of the source, and the bases of the transistors 2 and 3 are connected via negative resistor 6 the collector of the transistor 4 of the second cascade of the UGGG, the emitters of transistors 4,5,15 are connected to the common bus 17, the bases of transistors 4 and 15 are connected to the connector of the transistor 5, which is the output of the first stage of the DCF, and The transistors 5 and 15 are connected to the positive output bus 18 of the source and the base of the transistor 14, respectively. The transistor 14 contactor is connected to the positive output bus 18 of the source, and the emitter to the positive terminal of capacitive filter 13 and the cathodes of diodes 11 and 12, the anodes of which are connected respectively, to the extreme terminals of the secondary winding of transfrmatchea 1 and the emitters of transistors 2 and 3. The low-voltage source operates in accordance with the plots of voltages and currents of the source elements shown in FIG. 2 4, where and is the voltage across the capacitor Mr. fi64 eh-tre to price it and mount 13; J is the charge and discharge state of censexor 13; and - the amplitude value ajcoanoro of the voltage of the stabilizer; ) g - level of output voltage stabilization. For simplicity, the saturation voltage of the control transistors 2 and 14 is considered to be zero. The regulating transistors 2 and 3 of the main stabilizer operate at a time interval -. The regulator tranny rsgzistor 1.4 additional stabilizer - at a time interval - - -fri. . At the point in time when the stabilization level of the output voltage Uo is greater than the output voltage of the ocHior oro stabilizer, the last part of the stabilization mode and the additional stabilizer come into operation. At the point in time when the input voltage becomes higher than the stabilization level of the output voltage, the main stabilizer enters the stabilization mode, the second stabilizer is turned off. This happens because the resistance of resistor 16 is greater than the resistance of resistor 6, as a result of which the common stabilizing stage UT-stabilization level Uocjon, which can provide an additional stabilizer, is always somewhat less than the stabilization level of the output voltage Uo axis, which can provide the main stabilizer . Therefore, when the main stabilizer is running, the additional one will always be locked, i.e. switching-on priority is always reserved for the main stabilizer even if the input voltage of the main stabilizer is less than the output voltage (on the filter 13) of the additional stabilizer. The latter is turned on only under the condition that the input voltage of the main stabilizer becomes less than the stabilization level of the output voltage Uj ,. Thus, in the proposed device-. . "...," .. ".". -. There is a distinctive linear impulse mode of operation of two continuous linear stabilizers on a different circuit, but having: - a common first stage UPT and included | and a common fuzz. Thanks to this source, there are no time periods when the device ceases to be stabilizer, which increases the stabilizing properties of the proposed source in relation to the pulsations and dynamic unstable, I At the same time, due to the discharge delay of the capacitor 13 (the duration of the shaded area, the plot current l, j) reduced power dissipation on the combined regulating element, consisting of transistors 2,3,14, which is determined by the shaded area in FIG. 2, and decreases the capacitance of the hub 13 compared with and with the same output parameters i, which increases the level of the headspace and reduces the mass-dimensional parameters of the source as a whole. The invention includes a low-voltage DC voltage source containing a transformer having two extreme and middle leads in the secondary winding, a series linear voltage regulator with the first and second stages of a DC amplifier, an output capacitive filter and two regulating transistors connected to the first by emitters and the second (secondary line of the transformer secondary winding, pa according to the two-half-aperion scheme in the {1 series), characterized in that, with the aim of increasing 76 nta Stabilization and reduction of the ripple level, a rectifier with a capacitive filter was additionally introduced into the device, a DUT HUMAN transistor and a second UTTT cascade; a capacitive filter and an additional regulator transistor transistor, the collector of which is pocketed to the output bus of the power source, and the base through the limiting resistor connected to the collector dogoln teliogo second stage DCA, gfichem base of said transistor is connected to the output of the first stage UGGG LEN-linear voltage stabilizer Geta Source is B information received Chez into account pcs 1.Latsrskoe examination Certificate USSR NJ 297O98, cl. H O2 M 5 / OO, 1969. 2, Murashev I, G, Linear stabilizer natfu grooming with improved characteristics. -In kN TGoduprovodnikovKye devices in the technique of eleksroz zi, Vol. 15, 1975, p. 126-130 (prototype). и f/and f /
SU762430113A 1976-12-20 1976-12-20 Low-voltage dc voltage source SU817676A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762430113A SU817676A1 (en) 1976-12-20 1976-12-20 Low-voltage dc voltage source

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762430113A SU817676A1 (en) 1976-12-20 1976-12-20 Low-voltage dc voltage source

Publications (1)

Publication Number Publication Date
SU817676A1 true SU817676A1 (en) 1981-03-30

Family

ID=20686662

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762430113A SU817676A1 (en) 1976-12-20 1976-12-20 Low-voltage dc voltage source

Country Status (1)

Country Link
SU (1) SU817676A1 (en)

Similar Documents

Publication Publication Date Title
JPH0793820B2 (en) DC voltage generator
KR930001273B1 (en) High voltage generating circuit
SU817676A1 (en) Low-voltage dc voltage source
JPS6026326B2 (en) horizontal oscillation circuit
EP0061730A2 (en) Transistor inverter device
JPS598430A (en) Zero cross control circuit
CN117081365B (en) Power supply adjusting circuit, buck converter and direct current power supply
JP2732100B2 (en) Switching power supply with choke converter
SU744514A1 (en) Pulsed dc voltage stabilizer
SU954982A1 (en) Dc voltage stabilizer
SU953701A2 (en) Device for charging reservoir capacitor
JP3537117B2 (en) X-ray tube power supply
SU758096A1 (en) High-voltage stabilizer with temperature compensation
RU1820983C (en) Device for phase-pulse control of thyristor
SU750455A1 (en) Switch-type dc voltage stabilizer
JPS6110380Y2 (en)
JPS6141434Y2 (en)
SU1403299A1 (en) Stabilized a.c. to d.c. voltage converter
SU951592A1 (en) Stabilized step-down ac converter
SU1350656A1 (en) Power regulating device
SU1003050A2 (en) Switch-type voltage stabilizer
SU565292A1 (en) Direct current voltage key stabilizer
SU381070A1 (en) DC VOLTAGE STABILIZER (CURRENT)
KR910003754Y1 (en) Switching circuit for increasing voltage type constant voltage circuit
JPH0556633A (en) Voltage stabilizer