SU766040A1 - Signal decoder - Google Patents

Signal decoder Download PDF

Info

Publication number
SU766040A1
SU766040A1 SU782623893A SU2623893A SU766040A1 SU 766040 A1 SU766040 A1 SU 766040A1 SU 782623893 A SU782623893 A SU 782623893A SU 2623893 A SU2623893 A SU 2623893A SU 766040 A1 SU766040 A1 SU 766040A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
switch
control
control unit
Prior art date
Application number
SU782623893A
Other languages
Russian (ru)
Inventor
Борис Николаевич Хохлов
Original Assignee
Предприятие П/Я М-5876
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5876 filed Critical Предприятие П/Я М-5876
Priority to SU782623893A priority Critical patent/SU766040A1/en
Application granted granted Critical
Publication of SU766040A1 publication Critical patent/SU766040A1/en

Links

Landscapes

  • Processing Of Color Television Signals (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ДЕКОДИРОВАНИЯ СИГНАЛСЖ ПАЛ-СЕКАМ Изобретение относитс  к телевидению и может использоватьс  в цветных телевизионных приемниках и видеоконтроль ньк устройствах системы ПАЛ-СЕКАМ. ИзвестнЪ устройство дл  декодировани сигналов ПАЛ-СЕКАМ, содержащее блок задержки, на сигнальный вход которого подан сигнал цветности, два демодул тора и два коммутатора, входы управлени  которых соединены с выходами блока управлени , первый вход которого соединен с выходом релаксационного генератора , на вход которого под§ны управл ющие импульсы, а второй вход блока управлени  и вход управлени  блока задержки соединены с источником управ- л ющего напр жени  ПАЛ-СЕКАМ flji . Однако известное устройство имеет высокий уровень перекрестных искажений при приеме сигнала СЕКАМ. Цель изобретени  - уменьшение пе- рекрестньк искажений. Дл  этого в устройство дл  декодировани  сигналов ПАЛ-СЕКАМ, содержащее блок задержки, на сигнальный вход кото-i рого подан сигнал цветности, два демодул тора и два коммутатора, входы управлени  которых соединены с выходами блока управлени , первый вход которого соединен с выходом релаксационного генератора, на вход которого поданы управлшощие импульсы, а второй вход блока управлени  и вход управлени  блока задержки соединены с источником управлшощего напр жени  ПАЛ-СЕКАМ, выходы блока задержки соединены с входами демодул торов, первые выходы которых соединены с первым и входами первого коммутатора, а второй выход первого демодул тора соединен с первым входом введенного третьего коммутатора, второй вход которого соединен с первым выходом второго демодул тора , второй выход которого соединен с вторым входом второго коммутатора , первый вход которого соединен с выходом третьего коммутатора, вход управлени  которого соединен с ис37 точником управл ющего напр жени  ПАЛ-СЕКАМ, кроме того, блок управлени  содержит элемент И-НЕ, выход которого соединен с первым выходом блока управлени , первый вход которого соединен с собственным вторым выходом и первым входом элемента И-НЕ, второй вход которого соединен с вторым входом блока управлени , кроме того, блок задержки содержит линию задержки на врем  строки, соединенную с входом блока задержки и с входом четвертого коммутатора, а выход линии задержки на врем  строки через усилитель с парафразными выходами соединен с первы- ми входами двух сумматоров, вторые вхо ды которых соединены с первым выходом четвертого коммутатора, при этом выход первого сумматора соединен с первым входом п того коммутатора, второй вход которого соединен с вторым выходом четвёртого коммутатора, вход управлени  которого соединен.с выходом управлени  блока задержки и с входом управлени  п того коммутатора, выход которрго соединен с первым выходом блока задержки, а выход второго сумматора соединен с вторым выходом блока задержки . На фиг. 1 приведена структурна  схе- ма предложенного устройства; на фиг. 2 структурна  электрическа  схема блока управлени ; на фиг. 3 - структурна  электрическа  схема блока задержки. -Устройство дл  декодировани  сигналов ПАЛ-СЕКАМ содержит блок 1 задержки , два демодул тора 2 и 3, два коммутатора 4 и 5, блок 6 управлени , релаксационный генератор 7, источник 8 втравл ющего напр жени  ПАЛ-СЕКАМ, третий коммутатор 9, кроме того, блок управлени  включает элемент И-НЕ 10, блок 1 задержки содержит линию задерж ки 11 на врем  строки, четвертый коммутатор 12, усилитель 13 с парафазными выходами, два сумматора 14 и 15, п тый коммутатор 16. Устройство работает следующим обра На фиг. 1-3 коммутаторы 9, 12 и 16 показаны в положении, соответствую щем приему сигнала СЕКАМ. В таком режиме пр мой сигнал через коммутатор 12и 16 поступает на вход демодул тор 2. Задержанный сигнал через усилитель. 13и сумматор 15 поступает на вход д модул тора 3. На выходах демодул торо 2 и 3 выдел ютс  цветоразностныё сигО4 налы и f-y.y 4 pjiyjOlU11 f:fI по строкам. 13 показанном пп фиг. .1 ПГ-ШОЖРнии коммутаторов -1 и П сигнал 11 N поступает на выход устройстБа со второго выхода демодул тора 2, а скгнал E-ji, с первого выхода демодул тора 3. Так как первые и вторые выходы демодул торов 2 и 3 инверсны, оба выходных цветоразностных сигнала имеют одинаковую пол рность . Во врем  следующего строчного интервала положение коммутаторов 4 и 5 мен етс  и сигнал снимаетс  со второго выхода демодул тора 3, а сигнал . - с первого выхода демодул тора 2. Уменьшение перекрестных искажений в предложенном устройстве достигаетс  благодор  тому, что коммутаторы 4 и 5 подключены к выходам демодул торов 2 и 3, где цветова  поднесуща  отсутствует. Поэтому перекрестные искажени  в предложенном устройстве создаютс  только прохождением цветовой поднесущей через Паразитные емкости запертых ветвей коммутаторов 12 и 16, в то врем  как в известном устройстве к этим св з м добавл5потс  перекрестные искажени , вызванные коммутатором СЕКАМ. Рассмотрим теперь работу предложенного устройства в режиме ПА.Л. Изменением управл ющего напр жени  от источника 8 коммутаторы 12, 10 и 9 перевод тс  во второе рабочее положение. Логический элемент И-НЕ 10 перестает пропускать на -второй выход блока 6 управлени  меандр полустрочной частоты. Коммутатор 4 останавливаетс  в положении , при котором первый выход демодул тора 2 соединен с выходом устройства. При этом в суммат зе 14 пр мой сигнал складываетс  с задержанным в фазе, а в сумматоре, 15 - в противофазе . На вход демодул тора 2 поступает цветова  поднесуща , содержаща  только состовл ющую fe-Y с посто нной фазой, а на вход демодул тора 3 - цветова  поднесуща  с составл ющей , фаза которой мен етс  каждую строку на 18(, . После демодул ции сигнала аа с первого выхода демодул тора 2 через неработающий коммутатор 4 поступает на выход устройства. Демодулированньй сигнал- , пол  рность кото- . рого мен етс  каждую строку, поступает с двух инверсных выходов демодул тора 3 на входы работающего коммутатора 5, В результате на втором вь1ходе(54) DEVICE FOR DECODING SIGNALSJ PAL-SECAM The invention relates to television and can be used in color television receivers and video monitoring on PAL-SECAM system devices. There is a device for decoding PAL-SECAM signals containing a delay unit, the signal input of which is a chrominance signal, two demodulators and two switches, the control inputs of which are connected to the outputs of the control unit, the first input of which is connected to the output of the relaxation generator, to the input of which The control pulses are important, and the second input of the control unit and the control input of the delay unit are connected to the source of the control voltage PAL-SECAM flji. However, the known device has a high level of cross-distortion when receiving a SECAM signal. The purpose of the invention is to reduce cross distortion. For this, the PAL-SECAM signal decoding device containing a delay unit, the signal input of which has a color signal, two demodulators and two switches, the control inputs of which are connected to the outputs of the control unit, the first input of which is connected to the output of the relaxation generator , to the input of which control pulses are fed, and the second input of the control unit and the control input of the delay unit are connected to the control voltage source PAL-SECAM, the outputs of the delay unit are connected to the inputs of demodulators, the output outputs of which are connected to the first and inputs of the first switch, and the second output of the first demodulator is connected to the first input of the entered third switch, the second input of which is connected to the first output of the second demodulator, the second output of which is connected to the second input of the second switch, the first input of which is connected with the output of the third switch, the control input of which is connected to the control voltage source PAL-SECAM, in addition, the control unit contains an AND-NOT element whose output is connected to the first output the control unit, the first input of which is connected to its own second output and the first input of the NAND element, the second input of which is connected to the second input of the control unit; in addition, the delay unit contains a delay line at the time of the line connected to the input of the delay unit and the fourth input switch, and the output of the delay line at the time of the line through the amplifier with paraphrase outputs is connected to the first inputs of two adders, the second inputs of which are connected to the first output of the fourth switch, while the output of the first adder with one with the first input of the fifth switch, the second input of which is connected to the second output of the fourth switch, the control input of which is connected to the control output of the delay unit and to the control input of the fifth switch, the output of which is connected to the first output of the delay block, and the output of the second adder with the second output of the delay unit. FIG. 1 shows the structural scheme of the proposed device; in fig. 2 is a structural electrical circuit of the control unit; in fig. 3 is a structural electrical block delay circuit. The device for decoding PAL-SECAM signals contains a delay unit 1, two demodulators 2 and 3, two switches 4 and 5, a control unit 6, a relaxation generator 7, a source 8 of the inverting voltage PAL-SECAM, a third switch 9, in addition , the control unit includes an AND-NE element 10, a delay unit 1 comprises a delay line 11 for the row time, a fourth switch 12, an amplifier 13 with paraphase outputs, two adders 14 and 15, a fifth switch 16. The device operates as follows. 1-3, switches 9, 12, and 16 are shown in the position corresponding to the reception of the SECAM signal. In this mode, the direct signal through the switch 12 and 16 is fed to the input of the demodulator 2. The delayed signal through the amplifier. 13 and the adder 15 is fed to the input d of the modulator 3. At the outputs of demodul toro 2 and 3, the color difference signals are sigO4 and f-y.y 4 pjiyjOlU11 f: fI in rows. 13 shown in FIG. .1 PG-SHOZHRNYI of switches -1 and P signal 11 N goes to the output of the device from the second output of demodulator 2, and the signal E-ji, from the first output of demodulator 3. Since the first and second outputs of demodulators 2 and 3 are inverse, Both output color difference signals have the same polarity. During the next line interval, the position of the switches 4 and 5 changes and the signal is removed from the second output of demodulator 3, and the signal. - from the first output of demodulator 2. The reduction of cross-section distortions in the proposed device is achieved due to the fact that switches 4 and 5 are connected to the outputs of demodulators 2 and 3, where there is no color subcarrier. Therefore, the cross-distortions in the proposed device are created only by passing the color subcarrier through the parasitic capacitances of the locked branches of the switches 12 and 16, while in the known device the cross-distortions caused by the SECAM switch are added to these links. Let us now consider the operation of the proposed device in the PA mode. By changing the control voltage from source 8, switches 12, 10, and 9 are moved to a second operating position. The logical element 10 NOT ceases to skip to the second output of the control unit 6 the square wave of the half-line frequency. Switch 4 stops at the position where the first output of demodulator 2 is connected to the output of the device. In this case, in the sum of 14, the direct signal is added to the delayed one in the phase, and in the adder, 15 — in antiphase. The input of the demodulator 2 receives a color subcarrier containing only the component Fe-Y with a constant phase, and the input of demodulator 3 receives the color subcarrier with a component whose phase changes each line by 18 (,. After demodulating the aa signal from the first output of demodulator 2 through the inoperative switch 4 goes to the output of the device. The demodulation signal, the polarity of which changes each line, comes from the two inverse outputs of demodulator 3 to the inputs of the working switch 5, as a result of the second turn

5757

устройства выдел етс  сигнал сdevice is allocated a signal with

110СТОЯ1ШОЙ Т1ОЛ5фНОСТЫО.110STOY1SHY T1OL5FNOSTYYO.

Таким образом , предложенное устройство обеспечивает демодул цию сигналов ПАЛ и СЕК AM и уровень перек рестных искажений на 7,5 дБ меньше, чем в известном устройстве. Вместре с тем, предложенное устройство проще известного, поскольку содержит на два электронных коммутатора меньше .Thus, the proposed device provides demodulation of the PAL and SEC AM signals and the level of cross-section distortion is 7.5 dB less than in the known device. At the same time, the proposed device is simpler known, since it contains two less electronic switches.

На базе предложенного устройства может быть вьшолнена полупроводникова  интегральна  схема декодера ПАЛ-СЕКАМ имеюща  лучшие параметры, чем интегральна  схема ТСА65О фирмы Филипс. .On the basis of the proposed device, a PAL-SECAM decoder integrated circuit can be implemented having better parameters than Philips TSA65O integrated circuit. .

Claims (3)

1. Устройство дл  декодировани  сигналов ПАЛ-СЕКАМ, содержащее блок задержки, на сигнальный вход которого подан сигнал цветности, два демодул тора и два коммутатора, входы управлени  которых соединены с выходами блока управлени , первый вход которого соедкнен с выходом релаксационного генератора , на вход которого поданы управл ющие импульсы, а второй вход блока управлени  и BXbJl управлени  блока задержки соединены с источником управл ющего напр жени  ПАЛ-СЕКАМ, отличающеес  тем, что, с целью уменьшени  перекрестных искажений, выходы блока за держки соединены с входами демодул торов , первые вьрсоды которых соединены с первым и вторым входами первого коммутатора, а второй выход первого демодул тора соединен с первым входом введенного третьего коммутатора , второй вход которого соединен с1. A device for decoding PAL-SECAM signals containing a delay unit, the signal input of which is given a color signal, two demodulators and two switches, the control inputs of which are connected to the outputs of the control unit, the first input of which is connected to the output of the relaxation generator, control pulses are applied, and the second input of the control unit and the control unit BXbJl are connected to the control voltage source PAL-SECAM, characterized in that, in order to reduce cross-distortion, the outputs b The locking terminal is connected to the inputs of demodulators, the first drivers of which are connected to the first and second inputs of the first switch, and the second output of the first demodulator is connected to the first input of the entered third switch, the second input of which is connected to 66 первым выходом второго демодул тора, второй выход которого соединен с вторым входом второго коммутатора, первый вход которого соединен с выходом третьего коммутатора, вход управлени  которого соединен с источником управл ющего напр жени  ПАЛ-СЕКАМ.the first output of the second demodulator, the second output of which is connected to the second input of the second switch, the first input of which is connected to the output of the third switch, the control input of which is connected to the source of the control voltage PAL-SECAM. 2.Устройство по п. 1, о т л к ч а гощ е е с   тем, что блок управлени  содержит элемент И-НЕ, выход которого соединен с первым вьрсодом блока управлени , первый вход которого сое динен с собственным вторым выходом2. The device according to claim 1, of which the control unit contains an IS-NOT element, the output of which is connected to the first output of the control unit, the first input of which is connected to its own second output и первым входом элемента И-НЕ, второй вход которого соединен с вторым входом блока управлени .and the first input of the NAND element, the second input of which is connected to the second input of the control unit. 3.Устройство по п. 1, отлича ющ е е с   тем, что блок задержки на врем  строки, соединенную с входом блока задержки и с входом четвертого коммутатора, а выход линии задержки3. The device according to claim 1, characterized in that the delay unit at the time of the line connected to the input of the delay unit and the input of the fourth switch, and the output of the delay line на врем  строки через усилитель с па рафазными выходами соединен с первы- ми входами двух сумматоров, входы которых соединены с первым выходом четвертого коммутатора, при этом выход первого сумматора соединен с первым входом п того коммутатора, второй вход которого соединен с вторым выходом четвёртого коммутатора, вход управлени  которого соединен с входом управлени  блока задержки и с входом управлени  п того коммутатора, выход которого соединен с первым выходом блока задержки, а выход второго сумматора соединен с вторым выходом блока задержки.for the time of the line through the amplifier with paraphase outputs connected to the first inputs of two adders whose inputs are connected to the first output of the fourth switch, while the output of the first adder is connected to the first input of the fifth switch, the second input of which is connected to the second output of the fourth switch the control input of which is connected to the control input of the delay unit and the control input of the fifth switch, the output of which is connected to the first output of the delay unit, and the output of the second adder is connected to the second output of the block and delay. Источники информации, прин тые во внимание при экспертизеSources of information taken into account in the examination 1. За вка Великобритании N91395534, кл. Н О4 F, 1975 (прототип).1. For the UK, N91395534, cl. H O4 F, 1975 (prototype).
SU782623893A 1978-06-02 1978-06-02 Signal decoder SU766040A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782623893A SU766040A1 (en) 1978-06-02 1978-06-02 Signal decoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782623893A SU766040A1 (en) 1978-06-02 1978-06-02 Signal decoder

Publications (1)

Publication Number Publication Date
SU766040A1 true SU766040A1 (en) 1980-09-23

Family

ID=20768140

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782623893A SU766040A1 (en) 1978-06-02 1978-06-02 Signal decoder

Country Status (1)

Country Link
SU (1) SU766040A1 (en)

Similar Documents

Publication Publication Date Title
US4179705A (en) Method and apparatus for separation of chrominance and luminance with adaptive comb filtering in a quadrature modulated color television system
CA1062361A (en) Chrominance-luninance separator
KR100388579B1 (en) Luma/chroma separation filter with common delay element
KR840005955A (en) Signal separation system
US4343017A (en) Decoding composite PAL television signals
US4435725A (en) Color signal processing circuit to reduce cross-color disturbance and color fringing
SU766040A1 (en) Signal decoder
US4896212A (en) Method of processing video signals which are sampled according to a sampling pattern having at least one omitted element which differs from picture frame to picture frame and a video signal converter for putting this method into effect
GB1480516A (en) Aperture correction circuit
GB1070998A (en) Improvements in or relating to circuit arrangements for converting a pal system colour television signal into an ntsc system signal and conversely
US3518362A (en) Demodulating circuit for waves frequency modulated by signals of the video type
US4607284A (en) Movement-adaptive transversal-recursive noise suppression circuit for a television signal
US4635119A (en) Integrated circuit of a digital filter for the luminance channel of a color-television receiver
US4135201A (en) Dynamic damping for SECAM high-frequency de-emphasis
US4586083A (en) Ghost reduction circuit arrangement for a television receiver
GB1064498A (en) Improvements in systems for the generation of special effects in colour television
JPS6338609Y2 (en)
US3502797A (en) Solid state color killer circuit for color television receivers
JPS6038995A (en) Fm demodulating circuit
KR900008520Y1 (en) Colour television system
KR910006190Y1 (en) Video if demodulation circuit
SU480198A1 (en) SECAM Chromaticity Television Unit
SU711703A1 (en) "secam" system television receiver decoder
JPS6019409Y2 (en) television receiver
SU439942A1 (en) Fluctuating noise suppression device