SU750738A1 - Device for monitoring counter operation - Google Patents
Device for monitoring counter operation Download PDFInfo
- Publication number
- SU750738A1 SU750738A1 SU782612865A SU2612865A SU750738A1 SU 750738 A1 SU750738 A1 SU 750738A1 SU 782612865 A SU782612865 A SU 782612865A SU 2612865 A SU2612865 A SU 2612865A SU 750738 A1 SU750738 A1 SU 750738A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- monitoring counter
- counter operation
- input
- counter
- outputs
- Prior art date
Links
Landscapes
- Investigating Or Analyzing Materials By The Use Of Electric Means (AREA)
Description
1one
Изобретение относитс к области импульсной и вычислительной техники и может быть использовано дл обнаружени неисправностей и сбоев в работе двоичных счетчиков.The invention relates to the field of pulse and computer technology and can be used to detect faults and failures in the operation of binary counters.
Известно устройство дл контрол работы счетчика с потенциальными выходами, содержащее дэа элемента И, два делител на два, элемент ИЛИ 1 .A device for controlling the operation of a counter with potential outputs is known, which contains the dea of the AND element, two dividers into two, the OR element 1.
Известное устройство обладает тем недостатком, что оно обнаруживает только такие неисправности в работе счетчика, когда в одном из разр дов контролируемогосчетчика из-за непереключёни его чеек с одного из выходов этого разр да будет посто нно выдаватьс единичный сигнал, а с другого нулевой сигнал. Но могут иметь место такие неисправности контролируемого счетчика, когда на обоих выходах любого его разр да посто нно выдаютс единичный или нулевой сигналы. Такие неисправности известное устройство не обнаруживает. Следовательно, оно обладает недостаточной достоверностью контрол .The known device has the disadvantage that it only detects such malfunctions in the operation of the counter, when in one of the bits of the controlled counter, due to the non-switching of its cells from one of the outputs of this bit, a single signal is permanently output, and the other signal is zero. But such malfunctions of the monitored counter can occur, when a single or zero signal is permanently output at both outputs of any of its bits. Such faults known device does not detect. Therefore, it has insufficient confidence control.
Целью изобретени вл етс повьлиение достоверности контрол .The aim of the invention is to increase the reliability of the control.
Это достигаетс тем, что в устройство дл контрол работы счетчика с потенциальными выходами, содержащее две схемы И, входы которых соединены с различными выходами каждой чейки счетчика, два импульсных делител на два и элемент This is achieved by the fact that in the device for controlling the operation of the counter with potential outputs, containing two AND circuits, the inputs of which are connected to different outputs of each counter cell, two pulse dividers into two and an element
to ИЛИ, выход одного элемента И подключен к счетному входу одного импульсного делител на два и установочному входу другого импульсного делител на два, выход дру15 гого элемента И подключен к счетному входу другого импульсного делител на два и установочному входу одного импульсного делител на два, а ВЫХОДЫ двух импульсных де20 лителей на два подключены к входам элемента ИЛИ, введены многовходовые элементы ИЛИ, двухвходовый и трехвходрвый элементы И,инверторы , причем входы первого мно25 говходового элемента ИЛИ подключены к пр мым выходам чеек счетчика , а выход через первый инвертор подключен к первому входу трехвходового элемента И, входы второго to OR, the output of one element AND is connected to the counting input of one pulse divider by two and the setup input of the other pulse divider by two, the output of the other 15th AND element is connected to the counting input of the other pulse divider by two and the setup input of one pulse divider by two, and OUTPUTS two pulsed deducers for two are connected to the inputs of the OR element, multi-input elements OR, two-input and three-input elements AND, inverters are introduced, and the inputs of the first multiple input element OR are connected to the direct Exit cell counter, and the output from the first inverter is connected to a first input of AND trehvhodovogo, second inputs
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782612865A SU750738A1 (en) | 1978-03-30 | 1978-03-30 | Device for monitoring counter operation |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782612865A SU750738A1 (en) | 1978-03-30 | 1978-03-30 | Device for monitoring counter operation |
Publications (1)
Publication Number | Publication Date |
---|---|
SU750738A1 true SU750738A1 (en) | 1980-07-23 |
Family
ID=20763427
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782612865A SU750738A1 (en) | 1978-03-30 | 1978-03-30 | Device for monitoring counter operation |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU750738A1 (en) |
-
1978
- 1978-03-30 SU SU782612865A patent/SU750738A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1430151A (en) | Programmable logic circuit | |
SU750738A1 (en) | Device for monitoring counter operation | |
EP0041809A2 (en) | Digital phase sequence detector | |
US3708791A (en) | Sequential monitor | |
US3986128A (en) | Phase selective device | |
SU422082A1 (en) | BACKUP TRIGGER | |
SU395987A1 (en) | TO AUTHOR'S CERTIFICATE. Cl. H 03k 23 / 00UDK 681.3.055 (088.8) | |
SU580526A1 (en) | Probe for checking electronic logic elements | |
SU943980A1 (en) | Device for monitoring n-channel control system of gate-type converter | |
SU618875A1 (en) | Three-channel redundancy device | |
SU949793A1 (en) | Pulse monitoring device | |
SU563722A1 (en) | Device for discriminating input pulses of reversible counter | |
SU1103373A1 (en) | Majority-redundant device | |
SU830392A1 (en) | Logic circuit testing device | |
SU758582A1 (en) | Redundancy pulse generator | |
SU922942A1 (en) | Device for testing thyristor state | |
SU411609A1 (en) | ||
SU411455A1 (en) | ||
SU573852A1 (en) | Self-correcting flip-flop with complementing input | |
SU828418A1 (en) | Controllable frequency divider | |
SU1688405A1 (en) | Pulse propagation rate controlled divider | |
SU1182668A1 (en) | Pulse repetition frequency divider | |
SU780202A1 (en) | Scaling device | |
SU734694A1 (en) | Device for testing logic units | |
SU1167574A1 (en) | Electronic time device |