SU748267A1 - Устройство дл цифрового анализа сигналов - Google Patents
Устройство дл цифрового анализа сигналов Download PDFInfo
- Publication number
- SU748267A1 SU748267A1 SU782573317A SU2573317A SU748267A1 SU 748267 A1 SU748267 A1 SU 748267A1 SU 782573317 A SU782573317 A SU 782573317A SU 2573317 A SU2573317 A SU 2573317A SU 748267 A1 SU748267 A1 SU 748267A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- counter
- multiplier
- inputs
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ ЦИФРОВОГО АНАЛИЗА СИГНАЛОВ
Изобретение относитс к радиоизмерительной технике. Устройство может быть ирпользовано всистемах траекторных измерений дл определени скорости и ускорени объектов. Известны устройства дл цифровой обработки сигналов, содержащие квад ратурные к ана:лы преобразовани сигнала в цифровую форму, генератор линейно-модулированных сигналов,. дискриминатор и решающий блок 11. Однако точность анализа их недостаточна . Известны также устройства, содер жащие формирователь чисел, квадратор , сумматор, делитель, умножитель счетчик и Злок регистрации 2. Эти устройства не обеспечивают совместного измерени частоты и про изводной частоты исследуемого сигна ла, что снижает точность обработки. Цель изобретени - повышение точ ности измерений. Цель достигаетс за счет того, Ч устройство дл цифрового анализа сигналов, содержащее последовательно , соединенные формирователь нульпересечений , первый умножитель, сум матор и вычислительный блок, а также первый квадратор, подключенный к выходу формировател нуль-пересечений , вход которого объединен с входом счетчика, при этом первый выход счетчика подключен к второму входу первого умножител , дополнительно содержит блок прореживани нуль-пересечений , подключенный к объединенным входам формировател и счетчика, второй квадратор, подключенный к второму выходу счетчика, второй умножитель, один вход которого соединен с выходом первого квадратора, а другой - с первым выходом .счетчика, блоки возведени в третью и четвертую степени, входы которых соединены с выходом формировател нуль-пересечений, и четыре сумматора, через которые выходы второго квадратора, второго ум- ножител и блоков воздействи в третью и четвертую степени Подключены к входам вычислительного блока. На чертеже представлена структурна схема устройства. Оно содержит блок 1 прореживани нуль-пересечений, счетчик 2 числа нуль-пересечений, первый квадратор 3, формирователь 4 нуль-пересечений, второй квадратор 5, первый блок 6 умножени , второй блок 7 умножени , блЬк 8 возведени в третью с тепень, блок 9 возведени в четвертую степень , сумматоры 10-14, вычислительный блок 15. Работает устройство следующим образом. Поток нуль-пересечений исследуемого сигнала поступает на вход блока 1 прореживани нуль-пересечений, который обеспечивает вьщеление из потока нуль-пересечений некоррелиро ванных, т.е. наиболее информативных нуль-пересечений. Это достигаетс делением входного потока нуль-перес чений в п. раз. Полученный прореженный поток нуль-пересечений поступае на вход формировател 4 чисел, соот ветствующих моментам нуль-пересечен на выходе которого формируютс числа t|, несущие информацию о момента выпадени Я -х нуль-пересечений. Счетчик 2 числа нуль-пересечений подсчитывает количество импульсов, поступивших на его вход с выхода блока 1 прореживани нуль-пересечений с момента начала измерени , и формирует номер каждого из приход щих нуль-пересечений. В квадраторе на вход- которого поступают числа t| с выхода формировател 4 чисел, соответствующих моментам нуль-пересечений , формируютс числа f. В квадраторе 5, на вход которого пост пают числа R с выхода счетчика 2 числа нуль-пересечений, формируютс числа R и подаютс на вход сумматора 10, который вычисл ет сумму N . . ...- В блоке б умножени вычисл етс произведение Rt чисел R, поступающих с выхода счетчика 2 числа нульпересечений , и чисел t) , поступающи с выхода формировател 4 чисел, соответствующих моментам нуль-пересечений . Полученное произведение пода етс на.вход сумматора 11, который ф эрмйрует на своем выходе сумму I - В блоке. умножени , на входы которого поступают числа К с : , выхода счетчика 2 числа нуль-пересе чений и числа t с выхода квадратора 3, вычисл етс произведение Rf которое затем подаётс на вход сум .матора 12, формирующего на своем выходе сумму I. Rl: .- в блоке Ь возведени в третью степень и блоке 9 возведени в четвертую степень, на входы которых поступают числа i с выхода формиро вател 4 чисел, соответствующих моментам нуль-пересечений, формируютс числа t соответственно. Затем эти числа поступают на входы соответственно сумматора 13 и сумма
Claims (2)
- 748267 тора 14, которые вычисл ют соответст 4 4 вующие суммы и Zt, «.п «н С выходов сумматоров 10-14 указанные суммы чисел поступают на соответствующие входы вычислительного блока 15, который производит обработку поступающей информации,и формирует на своем выходе оптимальные оценки частоты f и ее производной f в соответствии с критерием максимума логарифма отношени правдоподоби . Данное устройство обеспечивает точность измерени указанных параметров сигнала, близкую к потенциальной , т,к; реализует оптимальные методы обработки в соответствии с критерием максимума логарифма отношени правдоподоби . Оптимальна структура йхемы измерител позвол ет осуществить его регшизацию с помощью стандартных блоков вычислительной техники в сравнительно малом объеме. Формула изобретени Устройство дл цифрового анализа сигналов, содержащее последовательно соединенные формирователь нульпересечений , первый умножитель, сумматор и .вычислительный блок, а также Первый квадратор, подключенный к выходу формировател нуль-пересечений , вход которого объединен с входом счетчика, при этом первый выход счетчика подключен к второму входу первого умножител , отличающеес тем, что, с целью повышени точности измерений, оно дополнительно содержит блок прореживани нуль-пересе ений, подключенный к объединенным входам формировател и счетчика, второй квадратор , подключенный к второму выходу счетчика, второй умножитель, один вход которого соединен с выходом первого.квадратора, а другой - с первым выходом счетчика, блоки возведени в третью и четвертую степени, входы котор;ых соединены с выходом формировател нуль-пересечений, и четыресумматора, через которые подключены выходы второго квадратора, второго умножител и блоков возведени в третью и четвертую степени к входам вычислительного блока. Источники информации, прин тые во внимание при экспертизе 1. Авторское.-свидетельство СССР по за вке № 2354266/09, . кл. G Об F 15/34, 29.10.76,
- 2.- Андреева И.С. , Снитко Б.Н. Об измерении частоты по переходам напр жени через нулевой уровень, Радиотехника, т.29, 6, 1974, с,76-79.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782573317A SU748267A1 (ru) | 1978-01-30 | 1978-01-30 | Устройство дл цифрового анализа сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782573317A SU748267A1 (ru) | 1978-01-30 | 1978-01-30 | Устройство дл цифрового анализа сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU748267A1 true SU748267A1 (ru) | 1980-07-15 |
Family
ID=20746075
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782573317A SU748267A1 (ru) | 1978-01-30 | 1978-01-30 | Устройство дл цифрового анализа сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU748267A1 (ru) |
-
1978
- 1978-01-30 SU SU782573317A patent/SU748267A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4809703A (en) | Ultrasonic doppler blood flow meter | |
CN102288821B (zh) | 三相电路相位差的测量方法、测量装置 | |
RU2553272C1 (ru) | Способ измерения дальности и радиальной скорости в рлс с зондирующим составным псевдослучайным лчм импульсом | |
EP0212527B1 (en) | Pulsed doppler flow mapping apparatus | |
SU748267A1 (ru) | Устройство дл цифрового анализа сигналов | |
US3590231A (en) | Digital signal generator using digital differential analyzer techniques | |
Mavor et al. | Design and performance of a programmable real-time charge-coupled-device recirculating delay-line correlator | |
SU809070A1 (ru) | Устройство дл измерени частотныхХАРАКТЕРиСТиК | |
SU611210A1 (ru) | Устройство дл цифровой обработки сигналов | |
SU903919A1 (ru) | Устройство дл считывани графической информации | |
SU746537A1 (ru) | Устройство дл цифровой обработки сигналов | |
SU1083184A1 (ru) | Устройство дл вычислени координат | |
JPS6022680A (ja) | 波浪レ−ダ観測方式 | |
SU890329A1 (ru) | Электроразведочный измеритель сигналов | |
SU785798A1 (ru) | Устройство дл определени амплитуд серии неразрешенных электрических импульсов и интервалов времени между ними | |
RU2072526C1 (ru) | Устройство определения скорости движения судна относительно дна | |
SU1013867A1 (ru) | Адаптивный цифровой измеритель параметров сигнала | |
SU652501A1 (ru) | Электронный анализатор спектра | |
JPS62109553A (ja) | 超音波生体特性測定装置 | |
SU462184A1 (ru) | Устройство дл вычислени функции взаимной кррел ции в заданной полосе частот | |
SU1330578A1 (ru) | Способ измерени сдвига фаз | |
RU2042959C1 (ru) | Способ определения скорости движения судна относительно дна и устройство для его осуществления | |
SU898336A1 (ru) | Устройство дл измерени электрической энергии | |
SU928252A1 (ru) | Способ измерени сдвига фаз и устройство дл его осуществлени | |
SU700842A1 (ru) | Устройство дл измерени частоты |