SU744966A1 - Device for testing voltage-to-code converters - Google Patents
Device for testing voltage-to-code converters Download PDFInfo
- Publication number
- SU744966A1 SU744966A1 SU782610626A SU2610626A SU744966A1 SU 744966 A1 SU744966 A1 SU 744966A1 SU 782610626 A SU782610626 A SU 782610626A SU 2610626 A SU2610626 A SU 2610626A SU 744966 A1 SU744966 A1 SU 744966A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- voltage
- code
- converter
- output
- input
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
Изобретение отно.ситс к вычиспитепьной технике и может быть использовано при проверке преобразователей напр жение код поразр дного уравновешивани в процессе эксплуатации. В качестве прототипа вз то известное устройство дл проверки преобразователей напр жение-код, ксгторре содержит образ™ цовый преобразователь , код-напр жение, датчик кодов, устройство сравнени кодов l . Недостатком этого устройства вл етс необходимость применени преобразовател код-напр жение, точность и разр дность которого должны быть выше, чем у провер емого преобразовател , значительно усложн ет систему. Целью изобретени вл етс повышение надежности устройства. Поставленна цель достигаетс тем, чт в устройство дл проверки преобразов-аггелей напр жение-код, выполненное на основе вычислительного устройства, вход кото рого подключен к .провер емому преобрэзоваташо . содержащему источник эталонного напр / ени коммутатор, элеме1 Т сравнс-ни н прйобразователь код-напр - женг.е с резисторной сеттсой R-2g, в него введены инвертор и источник образцового напр жени , выход источника STanojfflorx) напр /кеки провер емого преобразовател подключен к входу инвертора, выход которого че{эез ключ соединен с младшим разр дом резисторноГг сетки R-2P, а один из измерительных входов преобразовател напр жение-код соединен с нулевым потенциг лом , другой с выходом источника образ цового напр жени . На чертеже представлена схема предлагаемого устройства. Оно содерндат многоканальньй преобразователь 1 напр жение-коДь включающий коммутатор 2, схему 3 сравнени , источник 4 эталонного напр жешш, преобразователь 5 ко.сннапр жение, инвертор 6, вычисл1ггепьное устройство 7. иск точник В образцового напр жени . Преобразователь 5 код наггр и ение состоит изThe invention relates to computing technology and can be used when testing voltage transducers for a counterbalance code during operation. As a prototype, a known device for testing voltage-code converters is taken, and the controller contains a sample converter, a code-voltage, a code sensor, a code comparison device l. A disadvantage of this device is the need to use a code-voltage converter, the accuracy and size of which must be higher than that of the converter being tested, greatly complicates the system. The aim of the invention is to increase the reliability of the device. The goal is achieved by the fact that the device for checking the transform-aggel voltage-code, made on the basis of the computing device, the input of which is connected to the device being tested. containing the source of the reference voltage, the switch, the element1 T is compared with the code-for-eg-pg driver with the R-2g resistor set, the inverter and the source of the reference voltage are input into it, the output of the tested converter is connected To the input of the inverter, the output of which is {the eez key is connected to the low-order resistor of the R-2P grid, and one of the measuring inputs of the voltage-code converter is connected to the zero potential, the other to the output of the sample voltage source. The drawing shows a diagram of the proposed device. It contains a multichannel voltage-to-voltage converter 1 including a switch 2, a comparison circuit 3, a reference voltage source 4, a voltage converter 5, a voltage converter, an inverter 6, a computing device 7. a claim for a point B of the reference voltage. The converter 5 code load consists of
зезисторной сетки P-2R 9, блока 10 ключей, ключа 11, регистра 12. Измерительные входы преобразовател 1 напр жение-код , подключенные к выходу источника 8 образцового напр жени и к нулевому потенциалу, выход преобразовател 1 подключен к входу вычис 1ит гльно го устройства Тик цифровому входу гфеоб- разовател 5 код-напр жение, выход эталонного источника 4 соединен с опорным входом преобразовател 5 код-напр жение и с входом инвертора 6, выход которюго через ключ 11 соединен с младшим разр дом резисторной сетки 9. Вычислительное устройство 7 содержцт арифмети ческое устройство, устройство упра11лени и пам ть, то есть может выполн ть роль датчика кодов и устройства сравнени кодов .P-2R 9 electrical grid, 10 key block, key 11, register 12. Measuring inputs of voltage-code converter 1 connected to the output of source 8 of the sample voltage and to zero potential, output of converter 1 is connected to the input of the calculator 1 of the basic device A tick to a digital input of a gp for maker 5 code voltage, the output of a reference source 4 is connected to a reference input of a code voltage converter 5 and to an input of an inverter 6, the output of which via a key 11 is connected to a lower bit of resistor grid 9. Computing device 7 contains PLCC arithmetic unit, control unit and memory, i.e. it can act as a code sensor and code comparison device.
Работает устройство следующим обра зом.,The device works as follows.
При проверке исправности замык;аетс ключ Ц и коммутатор 2 подключает к измерительному входу нулевой потенциал При этом на младший разр д (дополнительный ) сетки R-2R 9 поступает инвертированное эталонное напр жение, которое в сетке R-2R 9 делитс и суммируетс с эталонами включаемьк разр дов. Затем осуществл етс оцифровка нулевого потенциала известным методом поразр дного уравновешивани . Отпичие состоит в том, что добавл етс дополнительный такт, в котором все ключи блока 10 ключ€ й, кроме ключа 11, замкнуты на нулевой поте циал. Результат оцифровки поступаэт в вычислительное устройство 7 и сравкмваетс с ожидаемым.When checking the operability, key C is closed and switch 2 connects a zero potential to the measuring input. In this case, an inverted reference voltage is supplied to the lower bit (additional) of the R-2R 9 grid, which in the R-2R 9 grid is divided and summed with the standards bits Then, the zero potential is digitized by a known bitwise balancing method. The answer is that an extra clock is added, in which all the keys of the block 10, the key, except the key 11, are closed at zero loss. The result of the digitization enters the computing device 7 and compares with the expected.
Коэффициент передачи инвертора зависи от величины ошибки в нуле. Так как сетк R-2R делит напр жение с выхода инвертора в - раз, где Y - число информационных разр дов, то при величине ошибки в нуле большей половины младшего информационного разр да (с учетом сказанного выши о необходимой величине проверочного напр жени ) коэффициент передачи инвертора должен быть выие единицы.The inverter transmission coefficient depends on the magnitude of the error at zero. Since the R-2R grid divides the voltage from the inverter output by - times where Y is the number of information bits, when the error value is at zero, more than half of the younger information bit (taking into account what was said about the required check voltage value) Inverter should be a unit.
Дл обеспечени проверки всех информационных разр дов ошибка в нуле должна быть меньше половины младшего информационного разр да и коэффициент передачи инвертора может быть прин т равным единице . В этом случае ключ 11 может быть исключен и выход инвертора б непосредственно подключен к младшему разр ду сетки R-2R 9 (пунктир на чертеже). Это приведет к сдвигу шкалы квантовани на половину дискрета и уменьшению зоны не чувствительности в районе нул .To ensure that all information bits are checked, the error at zero must be less than half of the low information bit, and the inverter transmission coefficient can be taken to be equal to one. In this case, the key 11 can be excluded and the output of the inverter b is directly connected to the lower section of the grid R-2R 9 (dotted line in the drawing). This will lead to a shift in the quantization scale by half the discrete and decrease in the insensitivity zone in the region of zero.
Предлагаема схема устройства проверки прош,е известной и обеспечивает достаточную полноту проверки преобразовател напр жение-код.The proposed scheme of the device for checking the firmware is not known and ensures sufficient verification of the voltage-code converter.
формула изобретени Устройство дл проверки пр1еобразователей напр жение-код, выполненное на основе вычислительного устройства, вход которого подключен к провер емому преобразователю , содержащему источник эталонного напр жени , коммутатор, элемент сравнени и преобразователь код напр жение с резисторной сеткой R-2R, отличающеес тем, что, с целью повылени надеишости, в него введены инвертор и источник образцового напр жени , выход источника эталонного напр жени провер емого преобразовател подключен к входу инвертора, выход которого через клк соединен с младшим разр дом резисторной сетки R-2R, а один из измерительных входов преобразовател напр жение-код соединен с нулевым потенциалом, -другойс выходом источника,образцового напр жени .Claims: Device for testing voltage transformers — A code made on the basis of a computing device whose input is connected to a test converter containing a source of reference voltage, a switch, a reference element and a converter, a voltage code with a resistor grid R-2R, different that, in order to increase hope, an inverter and a source of reference voltage are introduced into it, the output of the source of the reference voltage of the tested converter is connected to the input of the inverter, the output cerned through klx connected to younger discharge grid resistor R-2R, and one of the measuring transducer input voltage code coupled to zero potential, -drugoys source output, an exemplary voltage.
Источники информации, прин тые во внимание при экспертизеSources of information taken into account in the examination
1. Смолов В. Б. и др. Универсальные электронные преобразователи информации. Л., 1971, с. 28.5, рис. У-Зб (прототип).1. Smolov V. B. and others. Universal electronic data converters. L., 1971, p. 28.5, fig. U-Zb (prototype).
П /s 10P / s 10
11eleven
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782610626A SU744966A1 (en) | 1978-05-03 | 1978-05-03 | Device for testing voltage-to-code converters |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782610626A SU744966A1 (en) | 1978-05-03 | 1978-05-03 | Device for testing voltage-to-code converters |
Publications (1)
Publication Number | Publication Date |
---|---|
SU744966A1 true SU744966A1 (en) | 1980-06-30 |
Family
ID=20762443
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782610626A SU744966A1 (en) | 1978-05-03 | 1978-05-03 | Device for testing voltage-to-code converters |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU744966A1 (en) |
-
1978
- 1978-05-03 SU SU782610626A patent/SU744966A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN114121140B (en) | Chip testing method, system, electronic device and storage medium | |
SU744966A1 (en) | Device for testing voltage-to-code converters | |
EP0046393A2 (en) | Numerical control devices | |
SU746435A1 (en) | System for automatic monitoring of parameters | |
SU1084624A1 (en) | Digital temperature meter | |
JPH0528831Y2 (en) | ||
SU1163277A1 (en) | Device for automatic selecting of range of digital device | |
EP0268378A2 (en) | A phonic meter for measuring current/force/resistance | |
KR100188685B1 (en) | Hard ware examination method of compact disc driver | |
KR100285740B1 (en) | Real time data output device | |
SU957176A1 (en) | Device for checking electric wiring | |
SU881755A1 (en) | Device for testing keabord | |
KR100188003B1 (en) | Integrated circuit test method & apparatus | |
KR930004861B1 (en) | Test instrument of a/d converter | |
SU785786A1 (en) | Analyzer for testing electronic equipment parameters | |
SU977993A1 (en) | Device for measuring machine building structure fatigue durability | |
SU486231A1 (en) | Tensometric measuring complex | |
SU842822A1 (en) | Device for testing digital units | |
SU1476243A1 (en) | Leak detector | |
SU943733A1 (en) | Device for digital block checking | |
SU907475A1 (en) | Device for checking transmission coefficient of voltage dividers | |
SU851481A1 (en) | Device for checking mutual influence of parameters in radio circuits | |
SU1184094A1 (en) | Digital parallel-sequential balancing voltmeter | |
SU1597601A1 (en) | Apparatus for measuring temperature and checking operability of thermoelectric transducer | |
SU720513A1 (en) | Analog memory |