SU732887A1 - Адаптивный коррелометр - Google Patents

Адаптивный коррелометр Download PDF

Info

Publication number
SU732887A1
SU732887A1 SU772545693A SU2545693A SU732887A1 SU 732887 A1 SU732887 A1 SU 732887A1 SU 772545693 A SU772545693 A SU 772545693A SU 2545693 A SU2545693 A SU 2545693A SU 732887 A1 SU732887 A1 SU 732887A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
adder
unit
accumulator
Prior art date
Application number
SU772545693A
Other languages
English (en)
Inventor
Владимир Алексеевич Прянишников
Эдуард Прокофьевич Тихонов
Михаил Антонович Утин
Original Assignee
Предприятие П/Я Г-4377
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4377 filed Critical Предприятие П/Я Г-4377
Priority to SU772545693A priority Critical patent/SU732887A1/ru
Application granted granted Critical
Publication of SU732887A1 publication Critical patent/SU732887A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относится к автоматике и вычислительной технике, в частности, к специализированным средствам, предназначенным для аппаратурного определения статистических (вероятностных) $ характеристик случайных* процессов. ·
Известно устройство, содержащее аналого-цифровые преобразователи,, блок ~ управляемой задержки, блоки управления и формирования модуля разности, блоки 10 формирования оценки и задания ошибки, блоки умножения и формирования задержки, схемы сравнения, ключ-вычитательнакапливающий сумматор и реверсивный счетчик, и позволяющее определить кор- 15 реляционную функцию с адаптивным шагом по аргументу [1] .
Однако использованный в устройстве последовательный метод существенно увеличивает необходимое время определе- го ния совокупности ординат оценки корреляционной функции.
Наиболее близким к предлагаемому является адаптивный коррелометр, содер-.
жащий первый и второй преобразователи аналог-код, входы которых являются соответственно первым и вторым входами коррелометра, выход первого преобразователя аналог-код соединен с первым входом блока умножения, второй вход которого подключен к выходу блока памяти, первый информационный вход которого соединен с выходом второго преобразователя аналог- код управляющие входы преобразователей аналог - код и блока па- . мяти подключены к первому выходу счетчика, вход которого соединен с выходом генератора импульсов, а второй выход с управляющими входами ' первого и второго накопителей, вход первого накопителя соединен с выходом блока усреднения, первый вход которого подключён к выходу блока умножения, а второй - к выходу первого накопителя, ко входу экстраполятора и к первому входу блока определения погрешности, второй вход которого соединен с выходом экстраполятора, выход блока определения погрешности цод ключей к первому входу блока сравнения, второй вход которого соединен с выходом блока задания погрешности, выход блока сравнения подключен к первому входу первого сумматора, второй вход 5 которого соединен с выходом второго накопителя, вход которого подключен к выходу первого сумматора [2] .
В указанном устройстве определение корреляционной функции идет с адаптивным 10 шагом по аргументу, однако каждая ордината формируется из некоррелированных выборок, идущих с интервалом времени, кратным периоду выборок второго преобразователя аналог-код. При фиксирован- 1 ном времени анализа, дискретизация входных сигналов с указанным периодом приводит к увеличению статистической погрешности оценки корреляционной функции по сравнению с дискретизацией через мень- ший интервал, времени. В то же время в некоторых аналогичных устройствах содержатся два накопителя, преобразователь аналог-код, блок умножения и усреднитель - коммутатор, преобразователь коданалог и блок индикации. Наличие первого накопителя (запоминающего устройства), соединенного входом с выходом первого преобразователя аналог-код, а выходом со входом умножителя, позволяет устройству, начиная с некоторого момента, увеличивать шаг по» аргументу корреляционной функции.
Однако непосредственное использование накопителя выборок исследуемого процесса в устройстве, определяющем корреляционную функцию с адаптивным щагом по аргументу, приводит к необходимости обработки всех (h ΧΙΆ ) ординат, хранящихся в этом накопителе (М максимальное число квантов шага задержки М>1), что в свою· очередь приводит в конечном счете к увеличению времени опроса, т. е. к снижению быстродействия устройства.
Нель изобретения - повышение быстродействия устройства.
Указанная цель достигается тем, что в адаптивный коррелометр введены дополнительнйй счетчик, второй и накапливающий сумматор, первый вход которого соединен с выходом второго накопителя, а выход подключен к первому входу второго сумматора, выход которого соединен со вторым информационным входом блока памяти, второй вход второго сумматора подключен к выходу дополнительного счетчика, вход которого объе динен со вторым входом накапливающего сумматора и подключен к первому выходу счетчика.
Наличие данной совокупности узлов и их связей позволяет организовать считывания из запоминающего устройства h выборок исследуемого процесса вместо К «И ХМ), что повышает быстродействие устройства.
На чертеже представлена структурная схема предлагаемого коррелометра.
Адаптивный коррелометр содержит преобразователи 1 аналог-код, блок 2 памяти, блок 3 умножения, блок 4 усреднения, накопитель 5, экстраполятор 6, блок 7 определения погрешности, блок 8 сравнения, блок 9 задания погрешности, сумматор 10, накопитель 11, счетчик (делитель) 12,генератор 13 импульсов, накапливающий сумматор 14, счетчик 15. сумматор 16. Выходы преобразователей аналог-код 1 соединены соответственно с первым входом блока 2 памяти и вторым входом блока 3 умножения, первый вход которого соединен с выходом блока 2 памяти, а выход - с первым входом блока 4 усреднения,- выход которого подключен к первому входу накопителя 5, выходом соединенного со вторым входом . блока 4 усреднения, со входом экстраполятора 6 и первым входом блока 7 определения погрешности; выход экстраполятора 6 подключен ко второму входу блока 7 определения погрешности, выход которого соединен с первым входом блока 8 сравнения, второй вход блока 8 сравнения подключен к выходу блока 9 задания погрешности, а выход - к первому входу сумматора 10; выход сумматора 10 соединен с первым входом накопителя 11, выход которого подключен ко второму входу сумматора 10; вторые входы накопителей 5 и 11 соединены с первым выходом счетчика (делителя) 12, вход которого подключен к выходу генератора 13 импульсов, а второй выход - ко вторым входам преобразователей аналог код 1 и блока 2 памяти; вход счетчика 15 и первый вход накапливающего сумматора 14 соединены со вторым выходом счетчика (делителя) 12, а второй вход накапливающего сумматора 14 - с выходом накопителя 11, выходы счетчика 15 и накапливающего сумматора 14 подключены соответственно к первому и второму входам сумматора 16, выход которого соединен с третьим входом запоминающего устройства 2. Первые входы пре образователен 1 аналог- - коп подключены ко входам коррелометра.
Для функционирования предлагаемого устройства в режиме коррелированной выборки необходимо чтобы период At следе- 5 вания импульсов запуска преобразователей 1 аналог-код , поступающих со второго выхода счетчика (делителя) 12, равный шагу дискретизации корреляцион- ной функции по аргументу (цикл выборки), 10 был больше операционного цикла eft устройства. За время <5t , таким образом, оказываются сформированными по -j -ой выборке все И ординат функции.
В начале цикла выборки- ( ) блок 15 памяти и связанные с ним счетчик 15 и сумматоры 14 и 16 функционируют следующим образом. Одновременно с запуском преобразователей 1 и поступлением импульсов со второго выхода счет- 20 чика (делителя) 12 происходит установка в начальное состояние накапливающего сумматора 14 (по первому входу), занесение импульса в счетчик 15, что вызывает увеличение его содержимого на единицу, .и запись в запоминающее устройство 2 числа Xj , поступившего на его первый вход с выхода преобразователя 1. .
о зо
Запись и считывание в блоке 2 памяти происходит по двоичнопредставленному адресу, поступающему на третий (адрес.ный) вход с выхода сумматора 16. ·
А(ЗУ^А(Слк)-А(Сч\ <2) 35 где ДСЬ-УУ выходной код сумматора 16;
А (.См)- выходной код накапливающего сумматора 14;
А(СЦ·)-выходной код счетчика 15.
Считывание информации происходит после окончания импульса записи в течение всего цикла выборки, причем для считывания из соответствующей ячейки достаточно сформировать соответствующий ей адрес (ЗУ·).
Таким образом, в начале цикла выборки ( АН ) производится запись новой выборки в блок 2 памяти по адресу · (-Д(Сц)), так как (А(Ст) )=О, а далее в Течение цикла производится считыва• ние. Отрицательные адреса интерпретируются сумматором 16 как дополнение до 2 ( р- число разрядов счетчика 15 и накапливающего сумматора 14, 2Р=К) аналогично обычному преобразователю отрицательного числа из прямого кода в дополнительный (А (З.ИЛири А ( ύ .S3 5-0 /
Д (А.ЧЛхЧ (
12р-|А(.ЗЧ )|пр-ц А(3 4Х0
Тогда запись на протяжении к циклов выборки производится в ячейки блока 2 с последовательно уменьшающимися адресами, например от к-1 до О (к -01, к-Ю, к-И ........... 11,10,01,00).
Считывание в данном цикле выборки происходит по возрастающим адресам (за счет накопления сумматором 14 кодов, поступающих на его второй вход с выхода второго накопителя 11), начиная с (-Д(Сч) ), например к-1,00, 01, 10, 11 и т. д. Формирование А (ЗУ) в соответствии с (2) и (3) дает возможность организовать циклическое обращение по адресам, когда за адресом 1( -Д при возрастании адреса идет адрес О, а при уменьшении за адресом О идет адрес k-1.
В блоке 2 памяти выполняются операции преобразования адресов, записи и считывания аналогичной последовательности чисел. . При считывании по произвольному адресу приращение кода адреса в данном операционном такте •Ьдцц , по сравнению с предыдущим тактом, равно коду, пришедшему с накопителя 11 на второй вход накапливающего сумматора 14 к соответствующему дТ, . _
Ί3 j -ом операционном такте на первый вход блока 3 умножения приходит выборка Xj--i с выхода блока 2 памяти и выборка Vj с преобразователя 1 аналог-код. Задержка между перемножаемыми выборками равна 1 ΔΗ .Произведение поступает на первый вход блока 4 усреднения, а с его выхода - на первый накопитель 5, своим выходом связанный со вторым входом блока 4 усреднения. В образованном блоком 4 усреднения и накопителем 5 кольце осуществляется так называемое накопление по индексу, или синхронное накопление. Результат усреднения - значение корреляционной функции по j -ым выборкам Rj(-ia'c) - записывается в i-ую ячейку накопителя 5 вместе ( 1' A'D ) - значения функции по j -1 выборкам. Сдвиг1 информации в накопителе 5 осуществляется импульсами с первого выхода счетчика (делителя) 12; идущими с периодом, равным ton .
,С выхода накопителя 5 ординаты опенки корреляционной функции поступают в экстраполятор 6, в котором по заданной функции восстановления осуществляется восстановление корреляционной функции. В·.блоке определения погрешности определяется погрешность восстановления как максимальное отклонение между значениями функции и ее восстановленными значениями. В блоке 8 сравнения сравнивается действительная погрешность восстановления и заданная в блоке 9. Блок 8 сравнения работает в соответствии с выражением £9'Ί = , где и £ э - заданная и действительная погрешности восстановления соответственно.
Таким образом, в каждом такте сравнения с блока 8 сравнения на вход сумматора 10 поступает (+1) или (-1), или О. В соответствии с этим содержимое сумматора 10 - код, равный числу квантов 1ТЦ в шаге задержки ординаты корреляционной функции Д'С( увеличивается или уменьшается на 1, или сохраняется. Код с выхода сумматора 10 записывается в i-ую ячейку накопителя 11 и, таким образом, после окончания операционного цикла там хранятся откоррекгтированные значения шагов задержки. Сдвиг информации в накопителе 11 осуществляется импульсами с выхода счетчика (делителя) 12, идущими с периодом, равным ίοη.
Одновременно с поступлением на вход сумматора 10 код шага задержки дЦ; поступает в 1 -ом операционном такте на вход сумматора 14, формируя адрес
А(СМ).
(4)
Из последовательности к выборок сигнала X, .хранящихся в V ячейках запоминающего устройства 2(1(.-2^ =МХМ), выбирают для формирования И ординат функции h выборок в соответствии с последовательностью адресов А (ЗУ), определяемой выражениями (2), (3), и (4).
1 Организация считывания информации из запоминающего устройства по произвольному адресу сокращает операционный цикл с к операционных тактов до
И , т.е. в М раз, что и позволяет повысить быстродействие устройства в ус8 ловиях определения корреляционной функции с адаптивным шагом по аргументу.

Claims (2)

  1. Изобретение относитс  к автоматике и вычислительной технике, в частности, к специализированным средствам, предназначенныкт дл  аппаратурного определени  статистических (веро тностных) характеристик случайных процессов. Известно устройство, содержащее ана лого-цифровые преобразователи блок управл емой задержки, блоки управлени  и формировани  модул  разности, блоки формировани  оценки и задани  ошибки, блоки умножени  и формировани  задерж ки, схемы сравнени , ключ-вычитательнакапливающий сумматор и реверсивный счетчик, и позвол ющее определить коррел ционную функцию с адаптивным шаго по аргументу 1 . Однако использованный в устройстве последовательный метод существенно ув личивает необходимое врем  определеНИН совокупности ординат оценки коррел ционной функции. Наиболее близким к предлагаемому  вл етс  адаптивный коррелометр, соаер жащий первый и второй преобразователи аналог-код, входы которых  вл ютс  соответственно первым и вторым входами коррелометра, выход первого преобразовател  аналог-код соединен с первым входом блсжа умножени , второй вход которого подключен к выходу блока пам ти, первый информационный вход которого соединен с выходом второго преобразовател  аналог- код управл ющие входы преобразователей аналог - код и блоКа па- . м ти подключены к первому выходу счетчика , вход которого соединен с выходом генератора импульсов, а второй выход с управл ющими входами первого и второго накопителей, вход первого накопител  соединен с выходом блсжа усреднени , первый вход которого подключён к, выходу блока умножени , а второй - к вьгходу первого накопител , ко входу экстрапол тора и к первому входу блока определени  погрешности, второй вход которого соединен с выходом экстрапол тора, выход блсжа определени  погрешности ключей к первому входу блока сраш1ени , второй вход которого соединен с выходом блсжа задани  погрешности, выход блока сравнени  подключен к первому входу первого сумматора, второй вход которого соединен с выходом второго накопител , вход которого подключен к выходу первого сумматора 2 , В указанном устройстве определ ие ко рел ционной функции идет с адаптивным шагом по аргументу, однако кажда  ордината формируетс  из некоррелированных выборок, ицуших с интервалом времени, кратным периоду выборок второго преобразовател  аналог-код. При фиксированном времени анализа, дискретизаци  вход ных сигналов с указанным периодом приводит к увеличению статистической погре ности оценки коррел ционной функции по сравнению с дискретизацией через меньший интервал, времени. В то же врем  в некоторых аналогичных устройствах содержатс  два накопител , преобразовател аналог-код, блок умножени  и усреднитель - коммутатор, преобразователь коданалог и блок индикации. Наличие первого накопител  (запоминающего устройства ), Соединенного входом с выходом первого преобразовател  аналог-код, а выходом со входом умножител , позвол ет устройству, начина  с некоторого момента, увеличивать шаг поаргументу : коррел ционной функции. Однако непосредственное использование накопител  выборок исследуемого процесса в устройстве, определ ющем ко рел ционную функцию с адаптивным щагом по аргументу, приводит к необходимости обработки всех (П ХЬЛ ) ординат, хран щихс  в этом накопителе (М максимальное число квантов шага задержки ), что в СВОЮ очередь приводит в конечном счете к увеличению вр мени опроса, т. е. к снижению быстродействи  устройства. Цель изобретени  - повышение быстр цействи  устройства. Указанна  цель достигаетс  тем, что в адаптивный коррелометр введены дополнительнйй счетчик, второй и накапливающий сумматор, первый вход которого соединен с выходом второго накопи л , а выход подключен к первому входу второго сумматора, выход которого соединен со вторым информационным входом блока пам ти, второй вход второ го сумматора подключен к выходу допол нительного счетчика, вход которого объе 4 динен со вторым входом ндкапливаюшего умматора и подключен к первому выходу четчика. Наличие данной совокуп11ости узлов и их св зей позвол ет организовать считывани  из запоминающего устройства И выборок исследуемого процесса вместо И ХМ), что повышает быстродействие устройства. На чертеже представлена структурна  схема предлагаемого коррелометра. Адаптивный коррелометр содержит преобразователи 1 аналог-код, блок 2 пам ти, блок 3 умножени , блок 4 усреднени , накопитель 5, экстрапол тор 6, блок 7 определени  погрешности, блок 8 сравнени , блок 9 задани  погрешности, сумматор 1О, накопитель 11, счетчик (делитель) 12,генератор 13 импульсов, накапливающий сумматор 14, счетчик 15, сумматор 16. Выходы преобразователей аналог-код 1 соединены соответственно с первым входом блока 2 пам ти и вторым входом блока 3 умножени , первый вход которого -соединен с выходом блока 2 пам ти, а выход - с первым входом блока 4 усреднени ,, выход которого подключен к первому входу накопител  5, выходом соединенного со вторым входом . блока 4 усреднени , со входом экстрапол тора 6 и первым входом блока 7 определени  погрешности; выход экстрапол тора 6 подключен ко второму входу блока 7 определени  погрешности, выход которого соединен с первым входом блока 8 сравнени , второй вход блока 8 сравнени  подключен к выходу блока 9 задани  погрешности, а выход - к первому входу cyviMaTopa 10; выход сумматора 10 соединен с первым входом накопител  11, выход которого подключен ко второму входу сумматора 10; вторые входы накопителей 5 и 11 соединены с первым выходом счетчика (делител ) 12, вход которого подключен к выходу генератора 13 импульсов, а второй выход - ко вторым входам преобразователей аналог код 1 и блсжа 2 пам ти; вход счетчика 15 и первый вход накапливающего сумматора 14 соединены со вторым выходом счетчика (делител ) 12, а второй вход накапливающего сумматора 14 - с выходом накопител  11, выходы счетчика 15 и накапливающего сумматора 14 подключены соответственно к первому и второму входам сумматора 16, выход которого соединен с третьим входом запоминающего устройства 2. Первые входы преобразпвателей 1 анплог- - коп подключен ко вхоаам коррелометра. Дл  функционировани  предлагаемого устройства в режиме коррелированной вы борки необходимо чтобы период ДС слеао ваии  импульсов запуска преобразователей 1 аналог-код , поступающих со вт рогр выхода счетчика (делител ) 12, равный шагу цискретизаики коррел пионной функции по аргументу (цикл выборки был больше операционного цикла eft уст ройства. За врем  , таким образом, оказываютс  сформированными по -ой выборке все М ординат функции. В начале цикла выборки- ( дТ ) блок 2 пам ти и св занные с ним счетчик 15 и сумматоры 14 и 16 функционируют следующим образом. Одновременно с запуском преобразователей 1 и поступлением импульсов со второго выхоца счетчика (делител ) 12 происходит установка в начальное состо ние накапливающего сумматора 14 (по первому входу), занесение импульса в счетчик 15, что вызывает увеличение его содержимого н единицу, -И запись в запоминающее устройство 2 числа /.j , поступившего на его первый вход с выхода преобразовател  1.. Запись и считывание в блоке 2 пам ти происходит по двоичнопредставленном адресу, поступающему на третий (адрес .ный) вход с выхода сумматора 16. АО.У.)АССлл -МСчХ где А.СЬ.У.)- выходной код сумматора 1 А(Сл}- выходной код накапливающего сумматора 14; ACPM)-выходной код счетчика 15. Считывание информации происходит после окончани  импульса записи в течение всего цикла выборки, причем дл  считывани  из соответствующей  чейки достаточно сформировать соответствующи ей адрес (З-У-). Таким образом, в начале цикла выборки ( fiktJ ) производитс  запись новой выборки в блок 2 пам ти по адресу ( АчССц)), так как (А(Ст) )О, а далее в течение цикла производитс  считывание . Отрицательные адреса интерпретируютс  сумматором 3 6 как дополнение до 2 ( р- число разр дов счетчика 15 и Н 1Капливающегс1 сумматора 14, 2° К аналогично обычному преобразователю отри1штельного числа из пр мого коаа в дополнительШ)1Й fAC5.4.7iif3U АГ.ЧЛ5.0 Л2Р-КСэ Ч.) А( . ч XО Тогда запись на прот жении k циклов выборки производитс  в  чейки блока 2 с последовательно уменьшаюид1мис  адресами , например от k-l до О (U-Ol, 1,-10, 14-11 11,10,01,00). Считывание в данном цикле выборки происходит по возрастающим aдpeqaм (за счет накоплени  сумматором 14 кодов, поступающих на его второй вход с выхода второго накопител  11), начина  с (-АССЧ) ), например k-1,00, 01, 10, 11 и т. д. Формирование А (ЗУ) в соответствии с (2) и (З) дает возможность организовать циклическое обращение по адресам, когда за адресом 1( -1 при возрастании адреса идет адрес О, а при уменьшении за адресом О идет адрес . В блоке 2 пам ти выполн ютс  операции преобразовани  адресов, записи и считывани  аналогичной последовательности чисел. . При считывании по произвольному адресу приращение кода ,адреса в данном операционном такте ; .по сравнению с предыдущим тактом, равно коду, пришедшему с накопител  11 на второй вход накапливающего сумматора 14 к соответствующему ДТ,-. &amp; 1 -ом операционном такте на первый вход блока 3 умножени  приходит выборка X-j-i с выхода блока 2 пам ти и выборка Ч-j с преобразовател  1 аналог-код. Задержка между перемножаемыми выборками равна luC .Произведение поступает на первый вход блока 4 усреднени , а с его выхода - на первый накопитель 5, своим выходом св занный со вторым входом блока 4 усреднени . В образованном блоком 4 усреднени  и накопителем 5 кольце осуществл етс  так называемое накопление по индексу, или синхронное накопление. Результат усреднени  - значение коррел ционной функции по j -ым выборкам Rj() - записываетс  в i-ую  чеГжу накопител  5 вместе Rj( 1&amp;D ) - значени  функции по j -1 выборкам. Сдвиг информации в накопителе 5 осущест1 л етс  импульсами с первого выхопа счетчика (делител ) 12, идущими с периодом , равным io . .С выхода накопител  5 ораинаты оце ки коррел ционной функции поступают в экстрапол тор 6, в котором по заданной .функщ и восстановлени  осуществл е с  восстановление коррел ционной функци В..блоке определени  погрешности определ етс  погрешность восстановлени  ка максимальное отклонение между значени ми функции н ее восстановленными значени ми . В блоке 8 сравнени  сравнивае с  действительна  погрешность восстано лени  и заданна  в блсже 9, Блок 8 сра нени  работает в соответствии с выражением ( - - -П/ргс€2,э 0-Hfnt€5 f9 , U-i-н/з-иез е9 б g - заданна  и действительна погрешности восстановлени  -соответственно . Таким образом, в каждом такте срав нени  с блока 8 сравнени  на вход сумматора 10 поступает (+1) или (-1), или О. В соответствии с этим содержимое сумматора 10 - код, равный числу квантов т в шаге задержки ординаты коррел ционной функции увеличивает :с  или уменьшаетс  на 1, или сохран етс . Код с выхода сумматора 10 записываетс  в i-ую  чейку накопител  11 и, таким образом, после окончани  операционного цикла там хран тс  оожоррек тированные значени  шагов задержки. Сдвиг информации в накопителе 11 осуществл етс  импульсами с выхода счетчика (делител ) 12, идущими с периодом , равным ton. Одновременно с поступлением на вхо сумматора 10 код шага задержки дТ; поступает в 1 -ом операционном такте на вход сумматора 14, формиру  адрес А(СМ). ACCNO)(4) Из последовательности 1с выборок сигнал X, .хран ш1ихс  в V  чейках запоминающе устройства 2((.-2 )iXM), выбирают дл формировани  tt ординат функции П выбор в соответствии с последовательностью а ресов А (ЗУ), определ емой выражени ми ( 2), (З), и (4). Организаци  считывани  информации из запоминающего устройства по произвольному адресу сокращает операционный цикл с к операционных тактов до И , т.е. в М раз, что и позвол ет повьтсить быстродействие устройства в усови х определени  коррел ционной функции с адаптивным щагом по аргументу. Формула изобретени  Адаптивный коррелометр, содержащий первый и второй преобразователи аналогкод , входы которых  вл ютс  соответственно первым и вторым входами коррелометра , выход первого преобразовател  аналог-код соединен с первым входом блока умножени , второй вход которого подключен к выходу блока пам ти, первый информационный вход которого соединен с выходом второго преобразовател  аналог-код, управл ющие входы преобразователей аналог-код и блока пам ти подключены к первому выходу счетчика , вход которого соединен с выходом генератора импульсов, а второй выход с управл ющими входами первого и второго накопителей, вход первого накопител  соединен с выходом блока усреднени , первый вход которого подключен к выходу блока умножени , а второй - к выходу первого накопител , ко входу экстрапол тора и к первому входу блока определени  погрешности, второй вход которого соединен с выходом экстрапол тора , выход блока определени  погрешности подключен к первому входу блска сравнени , второй вход которого соединен с выходом блока задани погрешности , выход блока сравнени  подключен к первому входу первого сумматора, второй вход которого соединен с выходом второго накопител , вход которого пошслючен к выходу первого сумматора отличаю .щийс  тем, что, с целью повышени  быстродействи , в коррелометр введены дополнительный -счетчик , второй сумматор и накапливающий сумматор, первый вход которого соединен с выходом второго накопител , а выход подключен к первому входу второго сумматора, выход которого соединен со вторым информационным входом блока пам ти, второй вход второго сумматора подключен к выходу дополнительного счетчика, вход которого объединен со вторым входом накапливающего сумматора и подключен к первому выходу счетчика. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 450179, кл. (3 06F 15/34, 1975.
  2. 2.Авторское свидетельство СССР по за вке № 2372173/18-24, кл. G 06 F 15/34, 1976 (прототип).
SU772545693A 1977-11-15 1977-11-15 Адаптивный коррелометр SU732887A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772545693A SU732887A1 (ru) 1977-11-15 1977-11-15 Адаптивный коррелометр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772545693A SU732887A1 (ru) 1977-11-15 1977-11-15 Адаптивный коррелометр

Publications (1)

Publication Number Publication Date
SU732887A1 true SU732887A1 (ru) 1980-05-05

Family

ID=20733968

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772545693A SU732887A1 (ru) 1977-11-15 1977-11-15 Адаптивный коррелометр

Country Status (1)

Country Link
SU (1) SU732887A1 (ru)

Similar Documents

Publication Publication Date Title
US4308585A (en) Electronic memory unit
US6297760B1 (en) Data acquisition system comprising real-time analysis and storing means
SU732887A1 (ru) Адаптивный коррелометр
US4497035A (en) Method of generating time delay
US5163018A (en) Digital signal processing circuit for carrying out a convolution computation using circulating coefficients
US3903775A (en) Electronic musical instrument
EP0418499B1 (en) Time interval triggering and hardware histogram generation
RU2229157C2 (ru) Корреляционный измеритель временных сдвигов
US5550766A (en) High speed digital polarity correlator
RU2033617C1 (ru) Устройство обнаружения периодических импульсных последовательностей и оценки их периода
RU2024194C1 (ru) Аналого-цифровой преобразователь
SU892449A1 (ru) Веро тностный коррелометор
RU182312U1 (ru) Аналого-цифровой преобразователь
RU2047840C1 (ru) Способ автономных измерений физических величин
SU1508238A1 (ru) Устройство дл прогнозировани надежности по результатам ускоренных испытаний
RU2205500C1 (ru) Аналого-цифровой преобразователь
SU1280621A1 (ru) Генератор случайного процесса
SU1365094A1 (ru) Анализатор спектра
RU1815634C (ru) Устройство дл вычислени минимального покрыти
SU1460728A1 (ru) Устройство дл определени веро тности работоспособности структурно-сложной системы
SU881727A1 (ru) Устройство дл сбора дискретной информации
SU1264201A1 (ru) Цифровой коррел тор
SU1644159A1 (ru) Коррелометр
SU1096658A1 (ru) Цифрова контрольно-измерительна система
SU1251120A1 (ru) Устройство дл определени стационарности случайного процесса