SU723556A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU723556A1
SU723556A1 SU782587856A SU2587856A SU723556A1 SU 723556 A1 SU723556 A1 SU 723556A1 SU 782587856 A SU782587856 A SU 782587856A SU 2587856 A SU2587856 A SU 2587856A SU 723556 A1 SU723556 A1 SU 723556A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
register
elements
Prior art date
Application number
SU782587856A
Other languages
English (en)
Inventor
Лев Аркадьевич Элькинд
Original Assignee
Предприятие П/Я А-7162
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7162 filed Critical Предприятие П/Я А-7162
Priority to SU782587856A priority Critical patent/SU723556A1/ru
Application granted granted Critical
Publication of SU723556A1 publication Critical patent/SU723556A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

Изобретение относится к вычислительной технике и предназначено для ввода информации.
Известно устройство для ввода информации, содержащее логические элементы, генератор импульсов, счетчик, мультиплексор, регистр [1).
Недостаток устройства — низкая достоверность вводимой информации.
Наиболее близким техническим решением к данному изобретению является устройство для ввода информации, содержащее коммутационные^ элементы, соединенные с первыми входами, элементов И группы, последовательно соединенные первый регистр, шифратор И второй регистр, выходы элементов И группы подключены к одним входам первого регистра, генератор импуль-|5 сов, выход которого соединен с распределителем импульсов [2].
Недостаток устройства - низкая достоверность вводимой информации.
Цель изобретения — повышение достоверности вводимой информации.
Цель достигается тем, что устройство содержит последовательно соединенные элемент И-НЕ, первый элемент И и первый триггер, второй триггер, второй и третий элементы И, третий триггер, первый вход которого соединен с вторыми входами, элементов И группы и первым выходом распределителя импульсов, второй вход — с другим входом первого регистра и вторым выходом распределителя импульсов, третий выход которого подключен к первому входу второго элемента И, четвертый выход — к первому входу третьего элемента И, второй вход которого соединен с выходом первого триггера и вторым входом второго элемента И, выход - с первым входом второго триггера, второй вход которого подключен к выходу элемента И—НЕ, первому входу первого элемента И и первому входу первого триггера, выход — к второму входу первого элемента И, третий вход которого соединен с выходом третьего триггера, выход - с вторым входом первого триггера, входы элемента И—НЕ, подключены к выходам шифратора, выход второго элемента И соединен с другим входом второго регистра.
На чертеже представлена блок-схема устройства.
Устройство содержит коммутационные элементы 1, группу элементов И-2, первый регистр 3, шифратор 4, второй регистр 5, элемент И—НЕ 6, первый элемент И 7, первый триггер 8, второй элемент И 9, третий элемент 5 И 10, третий триггер 11, второй триггер 12, генератор импульсов 13, распределитель импульсов 14.
Устройство работает следующим образом.
В исходном состоянии, когда все коммута- 10 ционные элементы 1 выключены, с выхода генератора 13 импульсов на вход распределителя 14 импульсов поступают импульсы, которые с выхода последнего как последовательность импульсов Т 1 поступают на входы элементов 15 И 2 группы. Далее указанные импульсы поступают на входы установки логической единицы триггеров первого регистра 3, на другие входы которого поступают импульсы последовательности Т2 с распределителя 14 импульсов. На 20 выходах первого регистра 3 присутствуют им- . пульсы, которые поступают на вход шифратора 4. В результате откроется элемент И-НЕ 6. При этом с выхода последнего инвертированные импульсы поступают на вход первого эле- 25 мента И 7. на другие входы которого поступают импульсы с выхода третьего триггера 11 и логическая ”1” с инверсного выхода второго триггера 12. На выходе первого элемента И 7 формируется сигнал логического ”0”. 30
При включении коммутационного элемента 1 на выходе соответствующего элемента И 2 группы пропадают импульсы. В результате отсутствуют импульсы с выходов первого регистра 3 и шифратор 4. Это приводит к открытию элемен- 35 та И-НЕ 6. При этом из последнего формируется уровень логической ”1”. В результате происходит выделение на выходе первого элемента И 7 импульса, обеспечивающего срабатывание первого триггера 8. При этом открываются 40 второй и третий элементы И 9 и И 10. Импульс последовательности Т 3 проходит через второй элемент И 9 и разрешает занесение кода во второй регистр 5. Импульс последовательности Т 4 проходит через третий элемент И 10 и устанавливает второй триггер 12 в состояние логической ”1”. Первый элемент И 7 закрывается по соответствующему входу.
После выключения коммутационного элемента 1 импульсы на выходе элемента И-НЕ 6 восстанавливаются. Первый триггер 8 и второй триггер 12 устанавливаются в состояние логического ”0”.

Claims (2)

  1. Изобретение относитс  к вычис ительной технике и предназначено дл  ввода информации. Известно устройство дл  ввода информации, содержащее логические элементы, генератор импульсов , счегчик, мультиплексор, регистр 1). Недостаток устройства - низка  достоверность вводимой информации. Наиболее близким техническим решением к данному изобретению  вл етс  устройство дл  ввода информации, содержащее коммутационные элементы, соединенные с первыми входами, элементов И группы, последовательно соединенные первый регистр, шифратор И в горой регистр, выходы элементов И группы подключены к одним входам первого регистра, генератор импульсов , выход которого соединен с распределителем импульсов (2). Недостаток устройства - низка  достоверность вводимой информации. Цель изобретени  - повышение достоверности вводимой информации. Цель достигаетс  тем, что ус1ройство содержит последовательно соединенные элемент И-НЕ первый элемент И и первый триггер, второй триггер, второй и третий элементы И, третий триггер, первый вход которого соединен с вторыми входами, элементов И группь и первым выходом расггределител  импульсов, в юрой вход - с другим входом первого регистра и вторым выходом распределител  импульсов, третий выход которого подключен к первому входу второго элемента И, четвертый выход к первому входу третьего элемента И, второй вход которого соединен с выходом первого триггера и вторым входом второго элемента И, вы.ход - с первым входом второго триггера , второй вход которого подключен к выходу элемента И-НЕ, первому входу первого элемента И и первому входу первого триггера, выход - к второму входу первого элемента И, третий вход которого соединен с .выходом третьего триггера, выход - с вторым входом первого триггера, входы элемента И-НЕ, подключены к выходам шифратора, выход второго элемента И соединен с другим входом второго регистра. На чертеже предсгавлена блок-схема усгройсгва . Устройсгво содержиг коммутационные элементы 1, группу элементов И-2, первый регистр 3, шифратор 4, агорой регистр 5, элемент И-НЕ 6, первый элемент И 7, первый триггер 8, второй элемент И 9, третий элемент И 10, третий триггер 11, вгорой триггер 12, генератор импульсов 13, распределитель имиульсов 14. Устройство работает следующим образом. В исходном состо нии, когда все коммута1Шонные элементы 1 выключены, с выхода генератора 13 импульсов на вхс|д распределител  14 импульсов поступают импульсы, которые с выхода последнего как последовательность импульсов Т 1 поступают на входы элементов И 2 группы. Далее указанные импульсы поступают на входы установки логической ед 1ницы триггеров первого регистра 3, на другие входы которого поступают импульсы последовательности Т2 с распределител  14 импульсов. На выходах первого регистра 3 присутствуют импульсы ., которые поступают на вход шифратора 4. В результате откроетс  элемент И-НЕ 6. При этом с выхода последнего инвертированные импульсы поступают на вход первого элемента И 7. на другие входы которого поступают импульсы с выхода третьего триггера 11 и логическа  1 с инверсного выхода второго триггера 12. На выходе первого элемента И 7 формируетс  сигнал логического О. При включении коммутационного элемента 1 на выходе соответствующего элемента И 2 груп пы пропадают имттульсы. В результате отсутству ют импульсы с выходов первого регистра 3 и шифратор 4. Это приводит к открытию элемен та И-НЕ 6. При этом из последнего формируетс  уровень логической 1. В результате про исходит выделение на выходе первого элемента И 7 импульса, обеспечивающего срабатывание первого триггера 8. При этом открываютс  второй и третий элементы И 9 и И 10. Импул последовательности Т 3 проходит через второй элемент И 9 и разрешает занесение кода во второй регистр 5. Импульс последовательносги Т 4 проходит через третий элемент И 10 и устанавл1№ает второй триггер 12 в состо ние логической 1. Первый элемент И 7 закрывае с  по соогветствующему входу. 7 4 После выключени  коммутационного элемента 1 импульсы на выходе элемента И-НЕ 6 восстанавливаютс . Первый триггер 8 и второй триггер 12 устанавливаютс  в состо ние логического О. Формула изобретени  Устройство дл  ввода информации, содержащее коммутационные элементы, соединенные с первыми входами элементов И группы, последовательно соединенные первый регистр, шифратор и второй регистр, выходы элементов И группы подключены к одним входам первого регистра, генератор импульсов, выход которого соединен с распределителем импульсов, отличающеес  тем, что, с целью повышени  достоверности ввода информации, оно содержит последовательно соединенные элемент И-НЕ первый элемент И и первый триггер, второй |триггер, второй и третий элементы И, третий триггер, первый вход которого соединен с вторыми входами элементов И группы и первым выходом распределител  импульсов, второй вход - с другим входом первого регистра и вторым выходом распределител  импульсов, третий выход которого подключен к первому входу второго элемента И, четвертый выход - к первому входу третьего элемента И, второй вход которого соединен с выходом первого триггера и вторым входом второго элемента И, выход - с первым входом второго триггера , второй вход которого подключен к выходу элемента И-flE, первому входу первого элемента И и первому входу первого триггера, выход - к второму входу первого элемента И, третий вход которого соединен с выходом третьего триггера, выход -вторым входом первого триггера, входы элемента И-НЕ подключены к выходам шифратора, выход второго элемента И соединен с другим входом второго регистра. Источники информации, прин тые во внимание при экспершз.. 1.Кокерелл Дж. ТТЛ в качестве бесконтактной клавиатуры. Электроника, N 4, 1975, стр. 62.
  2. 2.Etectronics № 25, Vd 049, 1976. p. 105110 (прототип).
SU782587856A 1978-03-03 1978-03-03 Устройство дл ввода информации SU723556A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782587856A SU723556A1 (ru) 1978-03-03 1978-03-03 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782587856A SU723556A1 (ru) 1978-03-03 1978-03-03 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU723556A1 true SU723556A1 (ru) 1980-03-25

Family

ID=20752432

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782587856A SU723556A1 (ru) 1978-03-03 1978-03-03 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU723556A1 (ru)

Similar Documents

Publication Publication Date Title
SU723556A1 (ru) Устройство дл ввода информации
SU824178A1 (ru) Генератор потоков случайных событий
SU1665513A1 (ru) Преобразователь последовательности импульсов
SU853814A1 (ru) Устройство дл контрол распре-дЕлиТЕл иМпульСОВ
SU1195428A1 (ru) Устройство дл формировани серий импульсов
US2957075A (en) Pulse checking circuits
SU576662A1 (ru) Делитель на 7
SU507944A1 (ru) Реверсивный счетчик импульсов
SU1732339A1 (ru) Устройство дл ввода информации
SU1637010A1 (ru) Устройство для временного разделения импульсных сигналов
SU387524A1 (ru) Распределитель импульсов
SU643870A1 (ru) Арифметическое устройство параллельного действи
SU1022149A2 (ru) Устройство дл сравнени чисел
SU534875A1 (ru) Реверсивный счетчик
SU598100A1 (ru) Устройство дл индикации
SU678672A1 (ru) Перестраиваемый делитель частоты
SU647832A1 (ru) Устройство дл управлени трехфазным инвертором
SU482899A1 (ru) Делитель на 5
SU834874A2 (ru) Формирователь временного интервала
SU752811A1 (ru) Устройство проверки счетчиков
SU474004A1 (ru) Устройство дл делени двоичных чисел
SU1208548A1 (ru) Устройство дл ввода информации
SU725209A1 (ru) Формирователь импульсов
SU987613A1 (ru) Устройство дл ввода информации
SU568203A1 (ru) Регенератор дискретных сигналов