SU710054A1 - Устройство дл распознавани двоичных знаков - Google Patents
Устройство дл распознавани двоичных знаков Download PDFInfo
- Publication number
- SU710054A1 SU710054A1 SU772439475A SU2439475A SU710054A1 SU 710054 A1 SU710054 A1 SU 710054A1 SU 772439475 A SU772439475 A SU 772439475A SU 2439475 A SU2439475 A SU 2439475A SU 710054 A1 SU710054 A1 SU 710054A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- trigger
- shift register
- delay element
- Prior art date
Links
Landscapes
- Character Discrimination (AREA)
Description
Изобретение относитс к области автоматики и вычислительной техники Устройст.цо может быть использовано дл автоматического распознавани . двоичных знаков. Известно устройство дл распознавани двоичных знаков, -содержащее блок управлени , соединенный с блоком пам ти и с входами регистра сдви га, подключенного к элементам И, триггер, соединенный с элементом И, блок прин ти решени 1, Недостаток известного устройства состоит в его конструктивной сложнос ти. Известно другое устройство дл распознавани двоичных знаков, содержащее регистр сдвига, входы которого соединены с одним входом устройства , с элементом И, подключенным к триггеру и к первому элементу задержки , и с вторым элементом задержки , а выход регистра сдвига соедине с выходом устройства 2, Такое устройство наиболее близко к описываемому техническому решению Его недостаток также зак.пючаетс в. конструктивной сложности. Цель изобретени - упрощение устройства . Поставленна цель достигаетс тем, что Б устройстве другой вход его соединен с входами триггера, подключенного к выходу элемента И., и с входом первого элемента задержки, выход которого подключен к второму элементу задержки. На чертеже представлена блок-схема устройства дл распознавани двоичных знаков. Устройство включает регистр сдвига 1, первый 2 и второй 3 элементы задержки, вьшолненные в виде ждущих мультивибраторов, элемент И 4, триггер 5. Перед началом распознавани каждой строки двоичных письменных знаков на вход устройства поступает сигнал , который подаетс на вход гашени регистра сдвига 1 и через разв зывающий диод 6 на нулевой установочный вход триггера 5, производ подготовку всего устройства к началу рабочего цикла. В процессе работы устройства, если распознаваемой цифрой вл етс единица, сигнал, поступающий на счетный вход триггера, переводит его з единичное состо ние. Тем . подготавливаетс один из входов элемента и 4. Тот же сигнал, поступив на вход ждущего мультивибратора 2 через определенный промежуток времени, по вл етс на его выходе и подаетс на другой вход элемента И. С выхода элемента И.сигнал подаетс на информационный вход регистра сдвига 1 и заноситс в него. Тот же сигнал с выхода элемента И поступает на нулевой установочный вход триггера 5, перевод его в нулевое состо ние. Сигнал с выхода мультивибратора 2 подаетс на вход мультивибратора 3, откуда через врем задержки он по вл етс на его выходе и поступает на шину сдвига регистра сдвига, осуществл сдвиг занесенной единицы на один разр д влево. С этого момента устройство готово дл распознавани очередной цифры строки.
В случае распознавани цифры ноль на счетный вход триггера 5 поступает сери из двух импульсов. Первый из них устанавливает триггер в единичное состо ние, а второй возвращает его в нулевое состо ние. Элемент И 4 запираетс низким уровнем единичного выхода триггера. Через некоторое вреМ задержки на другой вход элемента И поступает задержан- ный мультивибратором 2 сигнал от совокупности сигналов, и так как элемент и заперт, то на его выходе соА /f Д А л ф t
хран етс низкий потенциал. Сигнал с выхода мультивибратора 3 через врем задержки поступает на шину сдвига регистра сдвига и осуществл ет единичный сдвиг нулевого разр да влево, на этом заканчиваетс распознавание цифры ноль.
Claims (2)
- Формула изобретениУстройство дл распознавани двоичных знаков, содержащее регистр сдвига, входы которого соединены с одним входом устройства, с элементом И, подключенным к триггеру и к перво5 му элементу задержки, и с вторЕлм элементом задержки, а выход регистра сдвига соединен с выходом устройства, отличающеес тем, что, с целью упрощени устройства, -его другой вход соединен с входами триггера , подключенного к выходу элемента И, и с входом первого элемента задержки , выход которого подключен к второму элементу задержки.Источники информации, прин тые во внимание при экспертизе1,Патент США № 3737854, кл. 340-146.3, опублик. 1973.
- 2.Патент США 3717848,кл. 340-146,3, опублик. 1973 (прототип ) .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772439475A SU710054A1 (ru) | 1977-01-05 | 1977-01-05 | Устройство дл распознавани двоичных знаков |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU772439475A SU710054A1 (ru) | 1977-01-05 | 1977-01-05 | Устройство дл распознавани двоичных знаков |
Publications (1)
Publication Number | Publication Date |
---|---|
SU710054A1 true SU710054A1 (ru) | 1980-01-15 |
Family
ID=20690370
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU772439475A SU710054A1 (ru) | 1977-01-05 | 1977-01-05 | Устройство дл распознавани двоичных знаков |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU710054A1 (ru) |
-
1977
- 1977-01-05 SU SU772439475A patent/SU710054A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU710054A1 (ru) | Устройство дл распознавани двоичных знаков | |
SU1441402A1 (ru) | Устройство дл мажоритарного выбора сигналов | |
SU575645A2 (ru) | Устройство дл срвнени следующих друг за другом чисел | |
SU1462291A1 (ru) | Устройство дл определени экстремальных значений последовательности чисел | |
SU949823A1 (ru) | Счетчик | |
SU511704A1 (ru) | Устройство дл обнаружени сигналов | |
SU1075255A1 (ru) | Преобразователь параллельного двоичного кода в число-импульсный код | |
SU1728975A1 (ru) | Устройство выбора каналов | |
SU1656567A1 (ru) | Устройство дл распознавани образов | |
SU1283976A1 (ru) | Преобразователь кода в период повторени импульсов | |
SU1267412A1 (ru) | Устройство микропрограммного управлени | |
SU1280600A1 (ru) | Устройство дл ввода информации | |
SU430371A1 (ru) | Датчик случайных чисел | |
SU439943A1 (ru) | Устройство дл выделени одиночного импульса | |
SU1474853A1 (ru) | Устройство преобразовани параллельного кода в последовательный | |
SU1709293A2 (ru) | Устройство дл ввода информации | |
SU396719A1 (ru) | Регистр сдвига | |
SU544161A1 (ru) | Устройство фазировани аппаратуры передачи информации циклическим кодом | |
SU373885A1 (ru) | Счетчик импульсов на потенциальных элементах | |
SU1675948A1 (ru) | Устройство дл восстановлени тактовых импульсов | |
SU598126A1 (ru) | Запоминающее устройство | |
SU752331A1 (ru) | Устройство дл определени знака приращени сигнала | |
SU1050114A1 (ru) | Распределитель импульсов | |
SU1295393A1 (ru) | Микропрограммное устройство управлени | |
SU1302320A1 (ru) | Регистр сдвига |