SU705665A1 - Logical level converter - Google Patents

Logical level converter

Info

Publication number
SU705665A1
SU705665A1 SU772525328A SU2525328A SU705665A1 SU 705665 A1 SU705665 A1 SU 705665A1 SU 772525328 A SU772525328 A SU 772525328A SU 2525328 A SU2525328 A SU 2525328A SU 705665 A1 SU705665 A1 SU 705665A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
transistor switch
current
valve element
Prior art date
Application number
SU772525328A
Other languages
Russian (ru)
Inventor
Сергей Артаваздович Мусаелян
Виктор Григорьевич Павлов
Станислав Арташесович Даниэлян
Александр Александрович Мацков
Original Assignee
Предприятие П/Я А-7956
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7956 filed Critical Предприятие П/Я А-7956
Priority to SU772525328A priority Critical patent/SU705665A1/en
Application granted granted Critical
Publication of SU705665A1 publication Critical patent/SU705665A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Description

(54) ПРЕОБРАЗОВАТЕЛЬ ЛОГИЧЕСКИХ УРОВНЕЙ(54) LOGICAL LEVEL TRANSMITTER

Claims (2)

... 1 . - . Изобретение относитс  к импульсной технике и может быть использован дл  преобразовани  логических уровне напр жени . Известен преобразователь логических уровней, выполненный на основе токового переключател , нагруженного на транзисторный ключ (1. Однако такой преобразователь имеет задержку выходного сигнала относительно входного и обладает сравнительно высоки-м потреблением мощности в статическом режиме. Известен преобразователь логических уровней, содержащий генератор то ка, управл ющий, вход которого подклю чен к выходу вентильного элемента, а выход генератора тока соединен с входом выходного транзисторного ключа 2. Однако и этот преобразовател имеет задержку выходного сигнала относительно входного, а также рассеивает сравнительно высокую динамическую мощность. Цель изобретени  - уменьшение задержки выходного сигнала относительно входного и уменьшение динамической рассеиваемой мощности. Дл  достижени  этого в преобразователь логических уровней, содержащнй генератор тока, управл ющий вход которого подключен к выходу вентильного элемента, а вйход гёЖёра ора тока соединен с 1вхолсм выходного транзисторного ключа, между входами вентильного элемента и выходного транзисторного ключа введен резистйвно-емкостной двухполюсник, выполненный, например , в виде параллельно соединенных конденсатора и последовательной RCцепи . На чертеже дана принципиальна  электрическа  схема преобразовател  логических уровней. Он содержит вентильный элемент 1, выход которого подключен к управл ющему входу генератора 2 , состо щего из токозадающего элемента 3 и проходного транзисторного ключа, 4. Выход генератора 2 тока соединен с входом выходного транзисторного ключа 5. При этом вход вентильного элемента 1 соединен с входом выходного транзисторного ключа 5 через резистивно-емкостной двухполюсник 6, выполненный , например, в виде параллельно , соединенных конденсатора и последовательной КС-цепи. Преобраз.ователь логических уровней работает следующим образом. При уровне входного сигнала низке напр жени  в провод щем состо нии находитс  вентильный элемент 1, который может быть выполнен, наприме в виде диодного или транзисторного ключа. Проходной транзисторный ключ 4 генератора тока 2 находитс  в запертом состо нии. При.этом ток токозадающего элемента 3 протекает через вентильный элемент 1. Выходной транзисторный ключ 5 заперт, и напр жёнй. на выходе преобразовател  равно напр жению питани  +Е. Если уровень входного сигнала выше напр жени  Ед, то в провод щем состо нии находитс  проходной транзисторный ключ 4 генератора 2 тока. Вентильный элемент 1 находитс  в запертом состо нии. При этом ток трко задающего элемента 3 протекает через проходной транзисторный ключ 4 на вход выходного транзисторного ключа 5V Транзисторный ключ 5 насыщен, и напр жение на выходе преобразовател  равно напр жению питани  -Е. Во врем  действи  фронтов входног сигнала происходит переключение вентильного элемента 1 и проходного транзисторного ключа 4. В то же врем фронты входного импульса поступают на вход выходного транзисторного клю ча 5 через безынерционный -резистивно емкостной двухполюсник 6, мину  посл дова-гельно соединённые вентильнйй элемент 1 и коммутируемый генератор (тока. Р,езистивн6-емкостной двухпо-,люсникб ,выполненный в виде параллельно соединенных конденсатора и . .последовательной КС-цепи, обеспечивает форсированное отпирание и запирание выходнрго транзисторногоключа 5 при поступлении фронтов входного импульса. Амплитуда формированного тбка определ етс  емкостью конденсатора , а длительность форсированного ttpoiuecca определ етс  постойнной вре мени последовательной КС-цепи. При этрм йсктйбчаетс  дополнительна  задержка выходного сигнала относительно входного, обусловленна  конечным быстродействием вентильного элемента 1 и коммутируемого генератора 2 тока, Одновременно обеспечиваетс  форсированное переключение выходного транзисторного ключа 5, как из закрытого состо ни  в открытое, так и из открытого состо ни  в закрытое, приводит к резкому уме ньшению задержки и увеличению крутизны фронтов выходного сигнсша преобразовател  ло- гических уровней. При этом в.предложенном устройстве рассеиваетс  значительно меньше динамической мощности во врем  действи  фронтов входных импульсов, так как динамическиепо- : тери определ ютс  лишь амплитудой входного сигнал. Таким образом, в предложенном преобразователе логических уровней исключена дополнительна  задержка выходного сигнала относительно входного , обусловленна  входными каскадами, а также значительно уменьшена потребл ема  динамическа  мощность. Формула изобретени  Преобразователь логических уровней, .содержащий генератор тока, управл юИ й вход которого подключен к выходу вентильного элемента,.а выход генератора тЪка соединен с входом выходного транзисторного ключа, отличаю щи и с   тем, что, с целью уменьшени  задержки выходного сигнала относительно входного и уменьше и  динамической рассеиваемой мощности , м:ежду входами вентильного элемента и выходного транзисторного ключа введен резистивно-емкостной двухполюсник , выполненный, например, в виде параллельно соединенных конденсатора и последовательной КС-цепи. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР №47,0897, кл. Н 03 в 3/04, 1974. ... one . -. The invention relates to a pulse technique and can be used to convert a logic level to a voltage. A logic level converter is known based on a current switch loaded on a transistor switch (1. However, such a converter has an output signal delay relative to the input one and has a relatively high power consumption in a static mode. A logic level converter containing a current controller is known. The input is connected to the output of the valve element, and the output of the current generator is connected to the input of the output transistor switch 2. However, this It has a delay in the output signal relative to the input, and also dissipates relatively high dynamic power. The purpose of the invention is to reduce the output signal delay relative to the input signal and reduce the dynamic power dissipation. To achieve this, a logic level converter containing a current generator, the control input of which is connected to the output the gate element, and the output of the operating current is connected to the output voltage transistor switch 1, between the inputs of the valve element and the output transistor The source key is inserted by a resistive-capacitive two-port device, made, for example, in the form of a parallel-connected capacitor and a serial RC circuit. In the drawing, an electrical circuit diagram of a logic level converter is given. It contains a valve element 1, the output of which is connected to the control input of the generator 2, consisting of a current-generating element 3 and a transistor switch, 4. The output of the current generator 2 is connected to the input of the output transistor switch 5. At the same time, the input of the valve element 1 is connected to the input output transistor switch 5 through a resistive-capacitive two-port 6, made, for example, in the form of a parallel connected capacitor and a serial KS circuit. Transformer. Logic levels works as follows. When the input signal level is low, the conductive element 1 is in the conducting state, which can be made, for example, in the form of a diode or transistor switch. The transistor switch 4 of the current generator 2 is in the locked state. At the same time, the current of the current-generating element 3 flows through the valve element 1. The output transistor switch 5 is locked and voltage is applied. the output of the converter is equal to the supply voltage + E. If the input signal level is higher than the voltage U, then the transistor switch 4 of the current generator 2 is in the conducting state. The valve element 1 is in the locked state. At the same time, the current of the driver element 3 flows through the transistor switch 4 to the input of the output transistor switch 5V Transistor switch 5 is saturated, and the voltage at the output of the converter is equal to the supply voltage -E. During the action of the fronts of the input signal, the valve element 1 and the transistor switch 4 are switched. At the same time, the fronts of the input pulse arrive at the input of the output transistor switch 5 through the inertia-resistive-capacitive two-terminal 6, a minute sequentially connected valve element 1 and switched generator (current. P, resistive 6-capacitive double, lusnicc, made in the form of parallel-connected capacitor and.. consecutive KS circuit, provides forced unlocking and locking in The output of the transistor switch 5 when the input pulse arrives. 2 currents. Simultaneously, forced switching of the output transistor switch 5 is provided, as from a closed coil This, both in the open and from the open to the closed state, leads to a sharp decrease in the delay and an increase in the steepness of the fronts of the output signal of the logic levels. In this case, the proposed device dissipates significantly less dynamic power during the action of the fronts of the input pulses, since dynamically: terters are determined only by the amplitude of the input signal. Thus, in the proposed logic level converter, an additional delay of the output signal relative to the input signal, caused by the input stages, is excluded, as well as the consumed dynamic power is significantly reduced. The invention of the logic level converter, containing a current generator, the control input of which is connected to the output of the valve element, is connected to the input of the output transistor switch, so that, in order to reduce the delay of the output signal relative to the input and reduce the dynamic power dissipation, m: Between the inputs of the valve element and the output transistor switch introduced a resistive-capacitive two-port, made, for example, in the form of parallel connected condensers and coherent COP chain. Sources of information taken into account during the examination 1. USSR author's certificate No. 47.0897, cl. H 03 3/04, 1974. 2.Авторское свидетельство СССР №508923, кл. Н 03 к 6/02, 1974 (прототип ) .2. USSR author's certificate No. 508923, cl. H 03 to 6/02, 1974 (prototype). 0-,0-,
SU772525328A 1977-09-22 1977-09-22 Logical level converter SU705665A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772525328A SU705665A1 (en) 1977-09-22 1977-09-22 Logical level converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772525328A SU705665A1 (en) 1977-09-22 1977-09-22 Logical level converter

Publications (1)

Publication Number Publication Date
SU705665A1 true SU705665A1 (en) 1979-12-25

Family

ID=20725280

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772525328A SU705665A1 (en) 1977-09-22 1977-09-22 Logical level converter

Country Status (1)

Country Link
SU (1) SU705665A1 (en)

Similar Documents

Publication Publication Date Title
US5781040A (en) Transformer isolated driver for power transistor using frequency switching as the control signal
US4694206A (en) Drive circuit for a power field effect transistor
US4010385A (en) Multiplexing circuitry for time sharing a common conductor
SU705665A1 (en) Logical level converter
US3564297A (en) Circuit arrangement for producing current impulses with very steep flanks
SU902222A1 (en) Square-wave generator
SU613498A1 (en) Maximum-length pulse selector
SU1483589A1 (en) Control circuit of switching diodes
SU374734A1 (en) TWO-THRESHOLD DEVICE ^, • .- .., - .. -, -ioii ''! I;:;,> & it '' - ^ ... '
SU661764A1 (en) Pulsed shaper
SU921053A1 (en) Controllable pulse generator
SU372578A1 (en) MEMORY ELEMENT ^ f ^ -ff ^; ri-iill, lt ..-, i i Л-Б! ^^? ^ •
SU718899A1 (en) Pulse shaper
SU834841A1 (en) Pulse generator
SU951676A1 (en) Delay device
SU1270860A1 (en) Hysteresis electric drive
SU773725A1 (en) Storage
SU834835A1 (en) Square-wave generator
SU905988A1 (en) Bridge-type pulse generator
RU2007860C1 (en) Bridge-based diode commutator
SU586512A1 (en) Time relay
SU884084A2 (en) Square-wave pulse generator
SU1396256A1 (en) Controlled square pulse shaper
SU1451837A1 (en) Single-pulse generator
SU692026A1 (en) D-c voltage source