SU698116A1 - Digital-analogue generator - Google Patents

Digital-analogue generator

Info

Publication number
SU698116A1
SU698116A1 SU782603531A SU2603531A SU698116A1 SU 698116 A1 SU698116 A1 SU 698116A1 SU 782603531 A SU782603531 A SU 782603531A SU 2603531 A SU2603531 A SU 2603531A SU 698116 A1 SU698116 A1 SU 698116A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
control unit
code
digital
adder
Prior art date
Application number
SU782603531A
Other languages
Russian (ru)
Inventor
Лев Ельхананович Шахновский
Original Assignee
Shakhnovskij Lev E
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shakhnovskij Lev E filed Critical Shakhnovskij Lev E
Priority to SU782603531A priority Critical patent/SU698116A1/en
Application granted granted Critical
Publication of SU698116A1 publication Critical patent/SU698116A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Description

(54) ЦИФРОАНАЛОГОВЫЙ ГЕНЕРАТОР(54) DIGITAL ANALOG GENERATOR

Изобретение относитс  к радкотехнике и может использоватьс  в радиотехнических установках различного назначени , в частности/ в электроизмерительной технике. Известен цифроаналоровый генератор , содержащий последовательно соединенные кварцевый генератор,делитель частоты с посто нным коэфициентсм делени , делитель частоты с переменньы коэффициенте делени , умножитель частоты, первый сумматор преобразователь код-аналог и усилитель посто нного тока, а также перв фазовращатель, блок управлени , мно жительное устройство и второй сумла тор, выход блока управлени  подключен к вторым входам умножител  част ты и первого сумматора, а также к одному из входов второго сумматора Ц. Однако известный генератор обла дает сравнительно больцим коэффициентом нелинейных искажений выходног сигнала и не обеспечивает изменение начальной фазы выходного сигнала с дискретностью, меньшей шага квантовани  или на угол, не кратный шагу квантовани . Цель изобретени  - уменьшение коэффициента нелинейных искажений выходного сигнала .-и обеспечение возможности изменени  начальной фазы выходного сигнала с дискретностьк меньшей шага квантовани . Цель достигаетс  тем, что в известный цифроаналоговый генератор введен второй фазовращатель, и блок регистров, а первый фазовращатель, блок управлени , множительное устройство и второй сумматор соединены последовательно.Первый и второй входы блока регистров объединены и подсоединены к выходу второго сумматора, который подключен также к первсжу входу блока управлени . Выход блока управлени  соединен с первым входом второго фазовращател , с вторыми входами делител  частоты с посто нным коэффициентом делени , делител  частоты с пераленным . коэффициентом делени  и преобразовател  код-аналог, а также с сигналь ными входами блока регистров и первьам входом первого фазовращател , выход которого соединен с чатвертым входом блока управлени  и вторым входов множительного устройства. Первый выход блока регистров подсоединен к третьему входу первого сумматора , а другие выходы соединены с соответствующими управл ющими входами множительного устройства. Выход кварцевого генератора соеди нен с вторыми входами второго фазовращател  и блока управлени , а также с треть см входом умножител  частоты, четвертый вход которого сое,цинен с выходом второго фазовравращател . Выход ум южител  частоты подсоединен также к третьему входу блока управлени . Третий вход второго фазовращател   вл етс  входом установки начальной фазы выходного сигнала.The invention relates to a radio technology and can be used in radio engineering installations for various purposes, in particular / in electrical measuring equipment. A digital-analogue oscillator is known that contains a series-connected crystal oscillator, a frequency divider with a constant division factor, a frequency divider with variable division factor, a frequency multiplier, a first code adder converter and an analog current amplifier, as well as a first phase shifter, a control unit, a multiplier the device and the second sum is a torus; the output of the control unit is connected to the second inputs of the multiplier of the part and the first adder, as well as to one of the inputs of the second adder C. However, the known the generator has a relatively large non-linear distortion coefficient of the output signal and does not provide a change in the initial phase of the output signal with a discreteness smaller than the quantization step or at an angle not a multiple of the quantization step. The purpose of the invention is to reduce the non-linear distortion of the output signal. —And make it possible to change the initial phase of the output signal with a discreteness smaller than the quantization step. The goal is achieved by introducing a second phase shifter and a register block into a known digital-analog generator, and the first phase shifter, control unit, multiplying device and the second adder are connected in series. The first and second inputs of the register block are combined and connected to the output of the second adder, which is also connected to First input to control unit. The output of the control unit is connected to the first input of the second phase shifter, with the second inputs of a frequency divider with a constant division factor, a frequency divider with a penned one. dividing factor and converter code-analog, as well as with signal inputs of the register block and the first input of the first phase shifter, the output of which is connected to the fourth input of the control unit and the second input of the multiplying device. The first output of the register unit is connected to the third input of the first adder, and the other outputs are connected to the corresponding control inputs of the multiplying device. The output of the quartz oscillator is connected to the second inputs of the second phase shifter and the control unit, as well as to a third cm input of the frequency multiplier, the fourth input of which is soy, with the output of the second phase shifter. The output of the southerner is also connected to the third input of the control unit. The third input of the second phase shifter is an input for setting the initial phase of the output signal.

На чертеже приведена структурна  электрическа  схема предложенного цифроаналогового генератора оThe drawing shows a structural electrical circuit of the proposed digital-analog generator about

Цифроаналоговый генератор содержит кварцевый генератор 1, делитель частоты 2 с посто нным коэффициентсгл делени , делитель частоты 3 с переменным коэффициентом делени , умножитель частоты 4, первый сумматор 5, преобразователь б код-аналог усилитель 7 посто нного тока (УПТ), первый фазовращатель 8, блок 9 упралени , мнолсительное устройство 10, второй сумматор 11, блок 12 регистров , состо щий из регистров 13-18 и второй фазовращатель 19.The digital-to-analog generator contains a crystal oscillator 1, a frequency divider 2 with a constant division factor, a frequency divider 3 with a variable division factor, a frequency multiplier 4, the first adder 5, a converter b, a code-analogue amplifier 7 of direct current (UPT), the first phase shifter 8, a control block 9, a multiplier 10, a second adder 11, a register block 12 consisting of registers 13-18 and a second phase shifter 19.

Цифроаналоговый генератор работает следующим образом.Digital-analog generator works as follows.

По сигналу пуск блоком 9 управлени  очищаютс  преобразовател 6 и сумматоры 5 и И, запускаютс  делители частоты 2 и 3 и умножитель частоты 4, в регистры 14,15,16,17 и 18 соответственно - занос тс  код синуса шага квантовани  ,sin , код косинуса шага квантовани  cos /3 код амплитуды выходного сигнала Urn, КОД cos О 1 и код sinp° 0. На выходе умножител  частоты 4On the start signal, control unit 9 clears converter 6 and adders 5 and I, starts frequency dividers 2 and 3 and frequency multiplier 4, registers 14,15,16,17 and 18 respectively put the sine code of the quantization step, sin, cosine code quantization step cos / 3 is the code of the amplitude of the output signal Urn, the CODE cos О 1 and the code sinp ° 0. At the output of the frequency multiplier 4

формируютс  импульсы частоты Кfrequency pulses are generated K

Г,У„G, U „

, где частоты следо ( о с) с , j,where frequencies are (s) s, j,

вани  импульсов кварцевого генератора 1, К - коэффициент умножени  умножител  частоты 4, g и q2 соответственно коэффициенты делени  делителей частоты 2 и 3.vanilla impulses of the crystal oscillator 1, K is the multiplication factor of frequency multiplier 4, g and q2, respectively, the division factors of frequency dividers 2 and 3.

По каждому выходному импульсу умножител  частоты 4 блок 9 управлени  вырабатывает серию сигналов обеспечивающих вычисление кодов очередных дискрет синусоидального и косинусоидального сигналов.For each output pulse of the frequency multiplier 4, the control unit 9 generates a series of signals providing the calculation of the codes of the next discrete sine and cosine signals.

Вычисленный код дискреты выходного сиг-нала поступает в сумматор 5. При этом на выходе преобразовател  6 формируетс  уровень напр жеНИН , соответствующий поступившему в сумматор 5 коду.The computed sampling code of the output signal enters the adder 5. At the same time, the output of the converter 6 generates a voltage level corresponding to the code received in the adder 5.

По каждому выходному импульсу умножител  частоты 4 сумматор 5 сначала очищаетс , а затем в него заносис  код очередной дискреты выходного синусоидального сигнала, сформированный в регистре 13.For each output pulse of the frequency multiplier 4, the adder 5 is first cleaned, and then the code of the next sampled sinusoidal signal generated in register 13 is entered into it.

Коды дискрет выходного сигнала занос тс  в сумматор 5 с частотой F, . гНа выходе преобразовател  6 и,The discrete codes of the output signal are recorded in the adder 5 with a frequency F,. g At the output of the converter 6 and

следовательно, на выходе УПТ 7 формируетс  аналоговый синусоидальный сигнал.consequently, an analog sinusoidal signal is generated at the output of the UFT 7.

При необходимости изменить начальную фазу с дискретностью шага квантовани  /б , по сигналу фаза 1 блоблоком 9 управлени  запускаетс  фазовращатель 8 , формирующий код числаЕ, где Дф - заданное изменение на5 чальной фазы. Код числа 2 из фазовращател  8 поступает в блок 9 управлени . -По очередному выходному импульсу умножител  частоты 4 блоком 9 управлени  вырабатываетс  ( + 1)If it is necessary to change the initial phase with discreteness of the quantization step / b, according to the signal, phase 1 by the block 9 of the control starts the phase shifter 8, which forms the code E, where Df is the specified change of the initial phase. The code of the number 2 from the phase shifter 8 enters the control unit 9. -At the next output pulse of the frequency multiplier 4 by the control unit 9 is produced (+ 1)

Q сери  -сигналов. Кажда  из этих серий сигналов обеспечивает изменение начальной фазы на угол /3 . к моменту выработки следующего выходного импульса умножител  частоты 4 в регистрахQ series signals. Each of these series of signals provides a change in the initial phase by an angle of / 3. by the time of generation of the next output pulse of the frequency multiplier 4 in the registers

13, 17 и 18 зафиксированы соответствующие коды.13, 17 and 18 fixed corresponding codes.

. При необходимости измен ть начальную фазу с дискретностью, меньшей или на угол, не кратный , фазовращателю 8 задаютс  коды синуса при ращени  начальной фазы sin дУ и косинуса приращени  начальной фазы cosAf гделср - заданное приращение начальной фазы. В блок 9 управлени  подаетс  сигнал фаза 2. В этом. If it is necessary to change the initial phase with discreteness, smaller or by an angle, not multiple, the phase shifter 8 is given sine codes when the initial phase of sin dU and cosine of the initial phase increment of cosAf Gelder is increased - the specified increment of the initial phase. The control unit 9 is given a phase 2 signal. In this

- случае по очередному импульсу умножител  частоты 4 блоком 9 управлени  вырабатываютс  две серии сигналов . Перва  сери  сигналов обеспечивает формирование очередных дискрет- in the case of the next pulse of the frequency multiplier 4, the control unit 9 generates two series of signals. The first series of signals ensures the formation of successive discretes.

0 синусоидального и косинусоидального сигналов. Втора  сери  сигналов обеспечивает формирование кодов дискрет синусоидального сигнала, косинусоидального сигнала и выход5 кого сигнала с начальной фазой, измененной на заданную величину.0 sine and cosine signals. The second series of signals provides the formation of discrete codes for a sinusoidal signal, a cosine signal, and the output of a 5 signal with an initial phase changed by a specified amount.

.Фазовращателем 8,запускаемым блоком 9 управлени  по сигналу фаза 3, осуществл етс  изменеQ ние начальной фазы выходной импульсной последовательности умножител  частоты 4 с дискретностьюPhaser 8, triggered by signal control unit Phase 3, changes the initial phase of the output pulse sequence of frequency multiplier 4 with discreteness

на угол .А , где « о т T-z at the angle .A, where "o t T-z

5 04- .. 5 04- ..

/9 Предложенный Цифроаналоговый.генератор позвол ет повысить точность вычислени  кодов дискрет выходного сигнала, что дает возможность умень0 шить коэффициент нелинейных искажений выходного сигнала, измен ть начальную фазу выходного сигнала с дискретностью, меньшей шага квантоваг ни  или на углы, не кратные шагу/ 9 The proposed D / A generator makes it possible to increase the accuracy of calculating the output signal discrete codes, which makes it possible to reduce the nonlinear distortion of the output signal, change the initial phase of the output signal with a discreteness smaller than the quantized step or angles not multiples of a step

5 квантовани .5 quantization.

Claims (1)

1. Авторское свидетельство по за вке №2441923/09, кл. Н 03 В 19/00 10.01.77 (прототип).1. Copyright certificate for application №2441923 / 09, cl. H 03 V 19/00 01/10/77 (prototype).
SU782603531A 1978-03-21 1978-03-21 Digital-analogue generator SU698116A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782603531A SU698116A1 (en) 1978-03-21 1978-03-21 Digital-analogue generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782603531A SU698116A1 (en) 1978-03-21 1978-03-21 Digital-analogue generator

Publications (1)

Publication Number Publication Date
SU698116A1 true SU698116A1 (en) 1979-11-15

Family

ID=20759269

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782603531A SU698116A1 (en) 1978-03-21 1978-03-21 Digital-analogue generator

Country Status (1)

Country Link
SU (1) SU698116A1 (en)

Similar Documents

Publication Publication Date Title
JPS60230705A (en) Digital circuit for generating time change signal and methodtherefor
SU698116A1 (en) Digital-analogue generator
US4937773A (en) Sine wave oscillator and method of operating same
RU2815507C1 (en) Tinnitus simulator
SU362399A1 (en) Generator of sinusoidal oscillations of infrared frequency
SU1256170A1 (en) Generator of sine signal
RU2809550C1 (en) Digital variable frequency synthesis
RU2765264C1 (en) Digital variable synthesizer
SU1064229A1 (en) Pulse shift digital standard
SU771858A1 (en) Digital frequency synthesizer
SU660063A1 (en) Arrangement for reproduction of coefficients varying in time
SU1613967A1 (en) Apparatus for measuring parameters of frequency-modulated harmonic signals
GB2037523A (en) Frequency Sensing Circuit
SU732952A1 (en) Shaft rotation angle to code converter
RU2171011C1 (en) Pulse-width modulator
SU1195449A2 (en) Digital-to-harmonic frequency converter
SU777658A1 (en) Wide-range logarithmic converter of voltage into pulse number
SU771683A1 (en) Trigonometric function generator
SU976394A1 (en) Digital voltmeter
SU930734A1 (en) Digital frequency-shift keyer
SU1659888A1 (en) Demodulator
SU1073781A1 (en) Harmonic function generator
SU580564A1 (en) Digital-analogue piecewise linear approximator
SU936419A1 (en) Device for determining characteristics of analogue-digital converter
SU875402A1 (en) Function generating device