SU690501A1 - Вычислительное устройство - Google Patents

Вычислительное устройство

Info

Publication number
SU690501A1
SU690501A1 SU772494507A SU2494507A SU690501A1 SU 690501 A1 SU690501 A1 SU 690501A1 SU 772494507 A SU772494507 A SU 772494507A SU 2494507 A SU2494507 A SU 2494507A SU 690501 A1 SU690501 A1 SU 690501A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
resistor
output
bridge
resistors
Prior art date
Application number
SU772494507A
Other languages
English (en)
Inventor
Владимир Борисович Смолов
Евгений Павлович Угрюмов
Игорь Владимирович Герасимов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульяноваленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульяноваленина filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульяноваленина
Priority to SU772494507A priority Critical patent/SU690501A1/ru
Application granted granted Critical
Publication of SU690501A1 publication Critical patent/SU690501A1/ru

Links

Landscapes

  • Measuring Instrument Details And Bridges, And Automatic Balancing Devices (AREA)
  • Amplifiers (AREA)

Description

(54) ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО

Claims (2)

  1. Изобретение ОТН9СИТС  к области ансшоговой и комбинированной вычислительной техники и может найти широ кое применение в информационно-вычис лительных и управл ющих системах, об рабатывающих широтно-импульсную информацию , а также в р де других сис . тем. Предлага|емоб устройство позвол ет вырабатывать широтно-модулированнай сигнал (ШИМ-сигнал) с относительной длительностью&ВЫ f равной где в , вд - относительные длительности входных ШИМ-сигна лов. Известны вычислительные устройства (1, содержащие последовательно соединенные через инвертор первый и второй импульсные делители напр жени  и преобразователь напр жение посто нного тока - 1Ш М-сигнал, вход которого соединен с выходом вто рого импульсного делител  напр жени  а выход  вл етс  выходом устройства В состав преобразовател  вход т схема сравнени  напр  жений посто нного тока, третий импульсный делитель напр жени  и цепь подбора интервала. Первый вход схемы сравнени  напр жений посто нного тока соединен с выходом второго импульсного делител  напр жени , а второй - с выходном третьего импульсного делител  напр жени , потенциальный: вход которого подклю ,чен к выходу источника опорного напр жени  посто нного тока. Выход схе-. мы сравнени  напр жений посто нного тсжа соединен через цепь;подбора интервала с импульсным входом третьего импульсного делител  напр жени . Потенциальный вход первого импульсного делител  напр жени  подключен к выходу источника опорного напр жени  посто нного тока. Импульсные входы первого и второго импульсных делителей напр жени   вл ютс  входами устройства. Наиболее близким техническим решением к изобретению  вл етс  вычислительное устройство 2, содержащее уравновешенный мост, в первое, второе , третье и четвертое плечи которого включены импульсно-управл емые резисторы. Управл ющие входь импульсйо-управл емых резисторов второго и третьего плеч уравновешенного моста  вл ютс  входами устройства, перва  вершина уравновешенного моста подключена к источнику напр жени  посто нного тока. Втора  и четверта  вершины уравновешенного моста через сглаживающие конденсаторы, а треть  вершина непосредственно подключены к шине нулевого потенциала. Втора  и четверта  вершины уравновешенного моста подключены также.ко входам дифференциального усилител , выход которого через широтно-импульсный модул тор соединен с выходом устрой ства и управл ющим входом импульсно управл емого резистора четвертого плеча уравновешенного моста. Недостатком этого устройства  вл етс  невысока  точность работы. Целью изобретени   вл етс  повышение точности работы устройства. Поставленна  цель достигаетс  те что предложенное устройство дополни тельно содержит первый и второй мас штабные резисторы, импульсно-управл емый резистор, сглаживающий конде сатор, инвертор. Дополнительные импульсно-управл емый резистор и втор масштабный резистор соединены парал лельно. Первый дополнительный, мас .штабный резистор одним выводом соединён с четвертой вершиной уравновешенного моста, а другим выводом - с одним выводом дополнительного импульсно-управл емого резистора и через дополнительный сглаживающий конденсатор - с шиной нулевого поте циала. Другой вывод допо; нительного импульсно-управл емого резистора сб ЁДйнен с третьей вершиной уравновешенного моста. Выход устройства соединён с управл ющим входом допол нительного импульсно-управл емого р зистора первого плеча уравновешенного моста.-, На чертеже дана функциональна  схема устройства. Устройство состоит из уравновешейного моста, в плечи которого включены импульсно-управл емые резисторы- 1-4, дополнительногоимпульсно-управл емого резистора 5, первого 6 и второго 7 масштабных резисторов, сглаживающих конденсато ров , источника посто нного напр жени  11, дифференциального усилител  12, широтно-импульсного моду л тора 13 и инвертора 14. Можно показать, что дл  функции У (2) справедливо приближение с приведенной погрешностью 0,03% вида 0,,68х-0,187 Л 2 1--(,37х, ОИ где х€ 0,1-1,0, Исходную аппроксимирующую формулу (3) представим в виде, удобном дл  ее реализации с помощью мостовой схемы ( -f-nl 0,872 7 , .о хч-олй Мб f4) 9,04 -«(, 94 Если положить х--ввь1х (©вых. Относительна  длительность выходного ШИМ-сигнала, а ., то с учетом линейной зависимости средних значений проводимостей импульсноуправл емых резисторов второго и третьего плеч моста нетрудно записать статическую функциональную хаг рактеристику уравновешенного моста в виде fi-e + М±0вш лвП1б, 5) и вь1х) + 1,94 где GI , ®д относительные длительности входных ШИМ-сигналов, поступающих на управл ющие входы импульсно-управл емых резисторов второго и третьего плеч моста.При этом предполагаетс , что сопротивлени  резисторов 2 и 3 равны между собой.. Числитель дроби в правой части выражени  (5) реализуетс  с помощью резистора 1, на управл ющий вход ко-, торого поступает фазоинверсна  выходной широтно-импульсна  величина 1 ®бь(ц Дробь в знаменателе этого выражени  реализуетс  с помощью цеп-и из посто нно соединенных резистора 6 и резистора 5, зашунтированного резистором 7. Устройство работает следующим образом . На управл ющие входы резисторов 2, 3 поступают входные ШИМ-величины с относительными длительност ми & к QZ соответственно. Выходной ШИМсигнал управл ет резисторами 4, 5 непосредственно относительной длительностью в biv а резистором 1 через инвертор 14, т .е. относительной длительностью 1 - ввь..При достаточно большой euKQCTK сглаживающих кОнден- саторов 8, 9 и 10 обеспечиваетс  разв зка посто нных и импульсноуправл емых резисторов между собой по переменному току, что позвол ет считать среднее значение проводимости двухполюсника ключ-резистор пропорциональным относительной длительности управл ющего ШИМ-сигнала. Тогда изменение длительностей управл ющих ШИМ-сигналов приводит к пропорциональному изменению проводимостей первого, второго и третьего плеч моста и к дробно-рациональному по eei. изменению проводимости четвертого плеча моста. Это вызывает изменение потенциалов в тожах подключени  сглаживающих конденсаторов, в частн ти крнденсаторсю 8 и 9. Дифференциальный операционный усилитель посто нного тока 12 выдел ет и усиливает разность потенциалов на этих к денсаторах. Выходное напр жение уси тел  с помощью Модул тора 13 преобразуетс  в ШИМ-сигнап с относительной длительностью ,, который пост пает непосредственно на управл ющие входы )езисто|ров 4, 5 и через цифро инвертор 14 на управл ющий вход ре зистора 1, обеспечива  автоматическ сведение баланса моста, т.е. выравн вание посто нных составл ющих потен циалов на входах усилител  12. Таки образом, в установившемс  состо нии схемы имеет место уравнение баланса моста GI GS G5 G,5 , .(6) где G G ( среднее значение проводимости перGg - G в, -среднее значение проводимости второго плеча моста -среднее значение проводимости третьего плеча моста; к .(°5 бвых СтТОб значе 5 г®;;;; проводимости четвертого плеча мое та; S - S - проводимости резисторов мостовой схемы. Сравнива  между собой уравнени  ( 5) и (6), устанавливаем соотноше-. ни  между проводимоет  ми резисторов мостовой cxeNtJ устройства | -°-8 2-, , « V «7 V-° i-Q--0e Эти соотношени  обеспечивают реализацию уравнени  (5). или равнознач ного ему уравнени  (4) при условии у е, /02 X ввыхС учетом выражений (3) и (2) получаем -в;--- ®выхчто , очевидно, эквивалентно зависимости (1) . 01 Изобретение позвол ет повысить точность вычисл1вни  при возможности получени  показательной функции. Формула изобретени  Вычислительное устройство, содервторое , третье и четвертое плечи которого включены импульсно-управл емые резисторы, управл- ющие входы импульсно-управл емьк резисторов второго и третьего плеч уравновешенного моста  вл ютс  входами устройства, перва  вершина уравновешенного моста подключена к источнику напр жени  посто нного тока, втора  и четверта  аершины уравновешенного моста через сглаживающие конденсаторы, а треть  вершина непосредственно подключены к шине нулевого потенциала, втора  и четверта  вершины уравновешенного моста подключены ко входам дифференциального усилител , выход которого через широтно-импульсный модул тор соединен с входом устройства и управл ющим входом импульсно-управл емого резистора четвертого плеча уравновешенного моста, отличающеес   тем, что, с целью повьа ени  точности работы, оно дополнительно содержит первый и второй масштабные резисторы, импульсно-управл емые резистор , сглаживающий конденсатор, инвертор, причем дополнительные импульсно-управл емый резистор и второй масштабный резистор соединены параллельно, первый дополнительный масштабный резистор одним выводом . соединен с четвертой вершиной уравновешенного моста, а другим выводом - с одним выводом дополнительного импульсно-управл емого резистора и через дополнительный сглаживающий кон-, денсатор с шиной нулевого потенциала, другой вывод дополнительного импульсно-управл емого резистора соединен с , третьей вершиной уравновешенного моста , выход устройства соединен с управл ющим входом дополнительного импульсно-управл емого резистора и через инвертор с управл ющим входом импульсно-управл емого резистора первого плеча уравновешенного моста. Источники информации, прин тые во внимание при экспертизе 1.Смолов В.Б,,Угрюмов Е.П. Врем -импульсные вычислительные устройства . Л., Энерги , 1968.
  2. 2.Авторское свидетельство 260290, кл. G 06 G 7/16, 1968. прототип).
SU772494507A 1977-06-07 1977-06-07 Вычислительное устройство SU690501A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772494507A SU690501A1 (ru) 1977-06-07 1977-06-07 Вычислительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772494507A SU690501A1 (ru) 1977-06-07 1977-06-07 Вычислительное устройство

Publications (1)

Publication Number Publication Date
SU690501A1 true SU690501A1 (ru) 1979-10-05

Family

ID=20712535

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772494507A SU690501A1 (ru) 1977-06-07 1977-06-07 Вычислительное устройство

Country Status (1)

Country Link
SU (1) SU690501A1 (ru)

Similar Documents

Publication Publication Date Title
SU690501A1 (ru) Вычислительное устройство
SU590761A1 (ru) Мостовое множительно-делительное устройство дл широтно-модулированных величин
GB1347347A (en) Division system for a computing instrument
SU744643A1 (ru) Устройство дл задани граничных условий на -сетке
SU972521A1 (ru) Устройство дл определени разности двух напр жений
SU729592A1 (ru) Делительное устройство
SU1068823A1 (ru) Преобразователь напр жени в ток
SU705466A1 (ru) Аналоговый сумматор с переменным коэффициентом суммировани по каждому слагаемому
SU951158A1 (ru) Преобразователь действующего значени напр жени
SU450194A1 (ru) Функциональный преобразователь
SU789825A1 (ru) Устройство допускового контрол посто нного напр жени
SU1083203A1 (ru) Делительное устройство
SU648991A1 (ru) Делитель напр жени
SU529464A1 (ru) Аналоговый логарифмический преобразователь
SU824437A1 (ru) Преобразователь напр жени вчАСТОТу
SU1626328A1 (ru) Устройство дл повторени напр жени
SU1275478A1 (ru) Блок управл емой проводимости
SU1264209A1 (ru) Врем импульсное множительно-делительное устройство
SU888140A1 (ru) Множительно-делительное устройство
SU777658A1 (ru) Широкодиапазонный логарифмический преобразователь напр жени в число импульсов
SU997047A1 (ru) Делитель напр жени
SU773638A1 (ru) Вычислительное устройство
SU673930A1 (ru) Имитатор емкости
RU21827U1 (ru) Перемножитель сигналов
SU1188760A1 (ru) Врем -импульсный преобразователь