SU661604A1 - Readout amplifier - Google Patents

Readout amplifier

Info

Publication number
SU661604A1
SU661604A1 SU752194170A SU2194170A SU661604A1 SU 661604 A1 SU661604 A1 SU 661604A1 SU 752194170 A SU752194170 A SU 752194170A SU 2194170 A SU2194170 A SU 2194170A SU 661604 A1 SU661604 A1 SU 661604A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
amplifier
output
emitter follower
readout amplifier
Prior art date
Application number
SU752194170A
Other languages
Russian (ru)
Inventor
Александр Иванович Савченков
Евгений Георгиевич Смирягин
Original Assignee
Предприятие П/Я А-1319
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1319 filed Critical Предприятие П/Я А-1319
Priority to SU752194170A priority Critical patent/SU661604A1/en
Application granted granted Critical
Publication of SU661604A1 publication Critical patent/SU661604A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

Изобретение относитс  к области цифровой вычислительной техники, в частности к устройствам считывани  информации из блоков пам ти. Известны усилители считывани  1 Наиболее близким по технической сущности к изобретению  вл етс  уси литель считывани , содержагдий последовательно соединенные входной трансформатор, выпр митель, каскад стробировани  и усилительный каскад на т ранзисторе 2 . Яедостатками таких усилителей  в л ютс  их сложность, наличие разнопол рных напр жений питани  и значительна  зависимость параметров ус лител  от температуры. Целью изобретени   вл етс  повыше ние термостабильности и надежности усилител  считывани . Поставленна  цель достигаетс  тем, что предложенный усилитель считывани  содержит элемент 2И-НЕ, первых вход которого подключен к выходу эмиттерного повторител . Вход послед ней соединен с выходом двухполуперио ного выпр мител  со средней точкой, средн   точка которого подключена.к источнику смещени . Второй вход элемента 2И-НЕ соединен с шиной стробировани , а выход с выходом усилител  считывани . На -чертеже изображена принципиальна  схема предлагаемого усилител  считывани . Усилитель считывани  содержит входной повышающий трансформато)р напр жени  1, первична  обмотка которого зашунтирована резистором 2 дл  подавлени  сигнала помехи. Вторична  обмотйа, выполненна  со средним выводом, на который подано напр жение смещени  + К см и диоды 3,4 образуют двухполупериодный выпр митель со .средней точкой, предназначенный дл  преобразовани  входных разнопол рных импульсов в однопол рные . Эти импульсы подаютс  на .. базу эмиттерного повторител  на транзисторе 5 и резисторе 6. Выход эмиттерного повторител  соединен с пер-, вым входом двухвходового элемента 2И-НЕ 7, на второй вход которого подаетс  стробирующий импульс . Выход элемента 2И--НЕ  вл етс  выходом усилител . Применение эмиттерного повторител  повышает термостабильность усилител  и позво1  ет согласовать двухполупериодный выпр митель с логическим элементом.The invention relates to the field of digital computing, in particular, to devices for reading information from memory blocks. The read amplifiers 1 are known. The closest to the technical essence of the invention is a read amplifier, comprising connected in series input transformer, rectifier, gating cascade and amplifying cascade on a transistor 2. The drawbacks of such amplifiers are their complexity, the presence of different-voltage supply voltages, and the considerable dependence of the parameters of the amplifier on temperature. The aim of the invention is to increase the thermal stability and reliability of the read amplifier. The goal is achieved by the fact that the proposed read amplifier contains element 2I-NOT, the first input of which is connected to the output of the emitter follower. The input of the latter is connected to the output of the full-wave rectifier with a midpoint, the midpoint of which is connected to the bias source. The second input of the element 2I-NOT is connected to the gate bus and the output to the output of the read amplifier. The drawing shows a schematic diagram of the proposed read amplifier. The read amplifier contains an input step-up transformer with voltage 1, the primary winding of which is shunted by a resistor 2 to suppress the disturbance signal. A secondary winding, made with an average output, to which a bias voltage of + K cm and diodes 3.4 forms, forms a full-wave rectifier with a midpoint, designed to convert the input different-polarity pulses into single-pole ones. These pulses are applied to the base of the emitter follower on the transistor 5 and the resistor 6. The output of the emitter follower is connected to the first, two-input element 2I-HE 7, to the second input of which a gate pulse is applied. The output of element 2I is NOT an output of the amplifier. The use of an emitter follower increases the thermal stability of the amplifier and makes it possible to match the full-wave rectifier with a logic element.

Усилитель считывани  работает следующим образом.The read amplifier operates as follows.

На первбм входе -элемента 7, соединенном с эмиттерным повторителем пр/и отсутствии входного сигнала напр жени  смещени  + Е см задаетс  посто нный потенциал относительно земли, величина которого не должна превышать порога срабатывани  элемента 2Й-НЕ. . At the first input of the element 7 connected to the emitter follower pr / and the absence of an input signal of the bias voltage + E cm, a constant potential relative to ground is set, the value of which should not exceed the threshold of the element 2Y-HE. .

Входные импульсы через трансформатор 2, диоды 3, 4 и эмиттерный повторитель повышают этот потенциал до уровн , превышающего порог срабатывани  элемента 2И-НЕ 7. При этом если на второй вход элемента 2И-НЕ 7 одновременно с входными поданы стробирующйе импульсы на выходе усилител  по вл етс  выходной сигнал.Input pulses through a transformer 2, diodes 3, 4 and an emitter follower increase this potential to a level exceeding the response threshold of element 2ID-NE 7. Moreover, if the second input of element 2ID-HE 7 simultaneously with the input signals is outputted by the amplifier output signal.

Разность между напр жением срабатывани  элемента 2И-НЕ 7.и напр жением посто нной составл ющей -на первом входе последнего определ ет -по-, мехоустойчивость усилител , кбторуюThe difference between the response voltage of the element 2I-NOT 7. and the voltage of the constant component on the first input of the latter determines the resistance of the amplifier, to the second

можно регулировать напр жением смещени .can be adjusted by bias voltage.

Claims (2)

1.Патент США № 3868658, кл. 340-173,2, 196.8. .1. US patent number 3868658, cl. 340-173.2, 196.8. . 2.Авторское свидетельство СССР 258382, кл. G 11.С 7/00, 1968.2. Authors certificate of the USSR 258382, cl. G 11. C 7/00, 1968. pfbpfb ВыходOutput JlUemflJlUemfl
SU752194170A 1975-12-01 1975-12-01 Readout amplifier SU661604A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752194170A SU661604A1 (en) 1975-12-01 1975-12-01 Readout amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752194170A SU661604A1 (en) 1975-12-01 1975-12-01 Readout amplifier

Publications (1)

Publication Number Publication Date
SU661604A1 true SU661604A1 (en) 1979-05-05

Family

ID=20638797

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752194170A SU661604A1 (en) 1975-12-01 1975-12-01 Readout amplifier

Country Status (1)

Country Link
SU (1) SU661604A1 (en)

Similar Documents

Publication Publication Date Title
GB1351993A (en) Disc file agc circuit
GB1446139A (en) Method and device for storing analog signals
SU661604A1 (en) Readout amplifier
ES348150A1 (en) Variable threshold amplifier with input divider circuit
US3305729A (en) Amplitude selective unipolar amplifier of bipolar pulses
US3214608A (en) Voltage level sensing circuit
US4182963A (en) Pulse shaping circuit
JPS5951178B2 (en) Pulse signal control circuit
GB984347A (en) Improvements in or relating to clampable integrating circuit arrangements
GB1138634A (en) Logarithmic amplifier
GB1057180A (en) A semiconductor drive circuit
US3432688A (en) Sense amplifier for memory system
GB857313A (en) Apparatus utilising transistors for detecting a change in the sign of the slope of an electrical waveform
US4485319A (en) Bubble memory sense amplifier
US3114843A (en) Pulse generator
GB984222A (en) Negative resistance diode storage circuits
US3209157A (en) Pulse width sensor
FI45393C (en) Magnetic storage device for direct recording of television signals on an elongate magnetic medium.
SU407389A1 (en)
SU748850A1 (en) Signal level hold device
SU409362A1 (en) PULSE AMPLIFIER
SU481935A1 (en) Device for controlling the speed of movement of the information carrier
SU640365A1 (en) Readout amplifier
SU458020A1 (en) Adaptive Threshold Device Channel Playback Magnetic Recording Apparatus
JP2536649Y2 (en) Reset signal input circuit