SU660043A1 - Device for synchronizing the group of data-processing units - Google Patents

Device for synchronizing the group of data-processing units

Info

Publication number
SU660043A1
SU660043A1 SU772451375A SU2451375A SU660043A1 SU 660043 A1 SU660043 A1 SU 660043A1 SU 772451375 A SU772451375 A SU 772451375A SU 2451375 A SU2451375 A SU 2451375A SU 660043 A1 SU660043 A1 SU 660043A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
level
data
time
synchronizing
Prior art date
Application number
SU772451375A
Other languages
Russian (ru)
Inventor
Олег Павлович Самогутин
Виктор Михайлович Кузавков
Original Assignee
Научно-Исследовательский Институт Управляющих Вычислительных Машин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский Институт Управляющих Вычислительных Машин filed Critical Научно-Исследовательский Институт Управляющих Вычислительных Машин
Priority to SU772451375A priority Critical patent/SU660043A1/en
Application granted granted Critical
Publication of SU660043A1 publication Critical patent/SU660043A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

гаетс  тем, что в него введены сумматор по лвз, пороговый блок и интегратор , вход которого подключен к к-ыходу согласующего блока и к первому входу сумматора по модулю два, а выход через пороговый блок - к нулевому триггера , выход которого со-единен со гггорым входом формировател  временных интервалов , а единичный вход-с выходом сум1матора по модулю два, второй БХОД которого тюдключен к вы1ходу формировател  временны1Х интервалов.is enacted by the fact that it contains an adder by LVZ, a threshold block and an integrator, the input of which is connected to the output of the matching block and to the first input of the modulo two, and the output through the threshold block to the zero trigger, the output of which is the input of the time interval former, and the single inlet is with the modulo two output of the modulator, the second BSHO of which is connected to the output of the time interval former.

На чертеже представлена блок-схема устройства дл  еинхронизацин группы, блоков Oi6pa6oTKH данных.The drawing shows the block diagram of the device for synchronization of the group, blocks Oi6pa6oTKH data.

УетрОйство содержит генератор 1, фор мирователь 2 временных интервалов, согласующий блок 3, пороговый блок 4, интегратор 5, триггер 6, сумматор 7 по модулю два, линию 8, выход 9, блоки 10 обработки данных, к каждОму из которы х .подключено соответствующее устройство И дл  синхронизации груп-пы блоков о-бработки данных.The generator contains a generator 1, a forwarder 2 time intervals, a matching unit 3, a threshold unit 4, an integrator 5, a trigger 6, an adder 7 modulo two, a line 8, an output 9, a data processing unit 10, each of which is connected device And to synchronize groups of data processing blocks.

При включении питани  генератор 1 каждого устройства 11 начинает генерировать импульсную последовательность. Формирователь 2 временных интервалов формирует импульсную последовательность с необходимыми временными параметрами. Согласуюший блок 3, выполненный в виде эмиттерного повторител , передает в линию 8 высокий уровень напр жени , а нулевой уровень присутствует в линии при отключении блока 3 от нее. Блоки 3 устройств И образуют в совокупности эле .мент ИЛИ дл  положительного сигнала.When the power is turned on, the generator 1 of each device 11 begins to generate a pulse sequence. The shaper of 2 time intervals forms a pulse sequence with the necessary time parameters. Matching unit 3, made in the form of an emitter follower, transmits a high voltage level to line 8, and a zero level is present in the line when unit 3 is disconnected from it. Blocks of 3 devices And form in the aggregate the elements OR for a positive signal.

Устройство работает следующим образом .The device works as follows.

ДопустиМ, что единичный уровень сигнала по вилс  первым на выходе форлгировател  временных интервалов одного из устройств 11, на вььхода х формирователей остальных устройств И присутствует нулевой уровень. В этом случае на входе сумматора 7 по модулю два, подключенном к линии , присутствует уровень логической единицы, а на входе, подключенном к выходу формировател  временных интервалов , присутствует уровень логического нул . На выходе сумматора по модулю два по вл етс  уровень логической единицы, который устанавливает триггер в единичное состо ние. Сигнал с выхода триггера 6 устанавливает формирователь временных ИНтервалов в нулевое состо ние. Согласующий блок 3 отключаетс  от лини:д. Аналогично происходит отключение от линии остальных устройств 11, кроме того, где единичный уровень сигнала на выходе формировател  временных интервалов по вилс  первым. Все блоки 10 обработки данных тактируютс  .единой серией импульсов , которые вырабатывает устройство дл  синхронизации.Assume that the unit level of the signal is the first one at the output of the forger of the time intervals of one of the devices 11, there is a zero level at the input of the formers of the other devices AND. In this case, at the input of the adder 7 modulo two, connected to the line, there is a logic one level, and at the input, connected to the output of the time interval generator, there is a logic zero level. At the output of the modulo-2 adder, the level of the logical unit appears, which sets the trigger to one state. The signal from the output of the trigger 6 sets the time interval generator to the zero state. Matching unit 3 is disconnected from line: e. Similarly, disconnection from the line of the remaining devices 11 occurs, in addition, where the unit signal level at the output of the time interval generator is first. All processing units 10 are clocked by a single series of pulses that the device generates for synchronization.

Если единичны.й хрозень сигнала па выходе фпрмировател; рпемрнпы.х 1-:нтсрр,:лов установитс  первыл-. то па выходе сумматора 7 уста11авл ваетс  нулевой уров .ень, триггер 6 находитс  н нулевом состо нии и нсд И1им становитс  данное устройство 11, а остальные .стройстна отк:1юча отс . Все блоки 10 такти)уютс  едипон серией, вырабатываемой этим устройствомIf the unit signal signal pa the output of the transmitter; rpempy.x 1-: ntsrr,: the catch will be set first. then the output of the adder 7 is set to zero level, the trigger 6 is in the zero state, and the NSD becomes the device 11, and the rest is set to open: 1 sec. All blocks of 10 tacts) are cozied with a series produced by this device.

11. При сов падении во времени единичных уровней нескольких ч 1ройств 11 в линии Присутствуют си;1хро1 мпульсьт. При несовнадении единичного уровн  в линии с единичным уровнем на выходе формировател 11. At coincidence in time of single levels of several hours of 1 device 11 in the line Presence of C; 1 hr 1 mplst. If a single level does not match in the line with a single level at the output of the driver

врсменны.х интервалов отдельных устройств , данные устройства синхронизации отключаютс . В конечном итоге остаетс  нодключенньш только одно устройство дл  синхронизации.In the time intervals of individual devices, the synchronization device data is disabled. Eventually, only one device for synchronization remains connected.

Р1нтегратор 5 выполнен так, что посто нную времени можно дискрет 10 измен ть. Минимальное значение посто нной времени интегрировани  таково, что за период следовани  синхроимпульсов напр жениеP1 integrator 5 is configured so that the time constant can be changed to discrete 10. The minimum value of the constant integration time is such that during the period following the clock pulses, the voltage

на выходе интегратора не достигает значени  уровн  .срабатывани  порогового блока . Посто нные времени интегрировани  дл  ка.ждого устр.ойства 11 станавливаютс  различными. При отсутствии импульсовat the output of the integrator does not reach the value of the triggering level of the threshold block. The permanent integration times for each device 11 are different. In the absence of pulses

синхронизации в линии 8 нанр жение на выходе интегратора с наименьшей посто нной времени достигает уровн  срабатывани  порогового блока, который переключаетс  и устанавливает триггер в нулевоеsynchronization in line 8, the voltage at the output of the integrator with the shortest time constant reaches the trigger level of the threshold unit, which switches and sets the trigger to zero

состо ние, разреща  работу формировател  временных интервалов. Устройство с наименьшей посто нной времени интегрировани  становитс  ведущим. Нанр жение на выходе интеграторов остальных устройств И не успевает достигнуть напр жеНи  срабатывани  порогового блока и триггер остаетс  в единичнОМ состо нии, удержива  на выходе формировател  временных интервалов нулевой уровен1. Приstate, permitting the operation of the time interval shaper. The device with the shortest integration time constant becomes the master. The deployment at the output of the integrators of the remaining devices And does not have time to reach the threshold of the trigger unit and the trigger remains in a single state, keeping the zero level at the output of the time generator. With

выходе из стро  всдуигего устройства дл  синхро- изации его роль выполн ет устройство 11 с наименьщей из оставщихе  посто нной вр.емени и.нтегрировани . Синхроим-пульсы с линии поступают также и наA device 11 with the smallest of the remaining constant time of a day and its integration performs the exit from the device in order to synchronize it. Synchro-pulses from the line also arrive at

потребител  блока обработки данных, соответствАЮЩее устройство 11 которого неисправно, обеспечива  работоспособно.сть итого блока 10.the consumer of the data processing unit, the corresponding device 11 of which is defective, ensuring the operation of the total block 10.

В отличие от прототипа в данном устройстве нет необходимости в быстродействующих счетчиках и генераторе, так как частота задающего генератора соизмерима с тактовой частотой. Это позвол ет на одних и тех ж.е элементах построить болееUnlike the prototype, this device does not need high-speed counters and a generator, since the frequency of the master oscillator is commensurate with the clock frequency. This allows for the construction of more than one element

быстродействующую систему тактового питани . Использование единой серии импульсов дл  синхронизации всех блоков позвол ет уменьщить временной разброс тактирующих сигналов, что увеличиваетhigh-speed clock feed system. Using a single series of pulses to synchronize all the blocks allows reducing the time spread of the clock signals, which increases

быстродействие и надежность.speed and reliability.

Claims (2)

1.Патент США № 3602900, кл. 340- 172.5, 1971.1. US patent number 3602900, class 340-172.5, 1971. 2.Патент Франции .Nb 2114091, кл. G 06F 1/04, 1972.2. The patent of France .Nb 2114091, cl. G 06F 1/04, 1972.
SU772451375A 1977-02-14 1977-02-14 Device for synchronizing the group of data-processing units SU660043A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772451375A SU660043A1 (en) 1977-02-14 1977-02-14 Device for synchronizing the group of data-processing units

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772451375A SU660043A1 (en) 1977-02-14 1977-02-14 Device for synchronizing the group of data-processing units

Publications (1)

Publication Number Publication Date
SU660043A1 true SU660043A1 (en) 1979-04-30

Family

ID=20695120

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772451375A SU660043A1 (en) 1977-02-14 1977-02-14 Device for synchronizing the group of data-processing units

Country Status (1)

Country Link
SU (1) SU660043A1 (en)

Similar Documents

Publication Publication Date Title
SU660043A1 (en) Device for synchronizing the group of data-processing units
US2572891A (en) Timing circuit
SU754399A1 (en) Device for synchronizing a group of data-processing units
US3287650A (en) Pulse train generator employing triggered self-recirculating pulse-circuit and counter producing synchronizable but independent output pulsetrain of selectable length
SU781801A1 (en) Time-spaced pulse shaper
SU516047A1 (en) Device for modeling error stream in discrete communication channels
SU1001495A1 (en) Device for monitoring pulse train
SU744684A1 (en) Pseudorandom signal generator
SU1596473A1 (en) Device for clocking synchronization of pseudorandom sequences
SU980258A1 (en) Device for shaping pulse trains
SU1160550A1 (en) Single pulse shaper
SU801289A1 (en) Cycle-wise synchronization device
SU1385283A1 (en) Pulse sequence selector
SU842818A1 (en) Device for monitoring pulse train
SU1030806A1 (en) Device for simulating request service process
SU1432549A2 (en) Device for simulating failures in complex systems
SU765970A1 (en) Four-cycle pulse distributor for control of stepping motor
SU809133A1 (en) Device for computer system synchronization
SU544170A1 (en) Start Stop Device
SU903871A1 (en) Random number generator
SU845154A1 (en) Generator of evenly distributed time intervals
SU858108A1 (en) Shift register
SU526909A1 (en) Device for modeling Markov processes
SU547811A1 (en) Device for transmitting information
SU1448397A1 (en) Timing arrangement