SU652726A2 - Устройство дл проверки матриц коммутации на герконах - Google Patents

Устройство дл проверки матриц коммутации на герконах

Info

Publication number
SU652726A2
SU652726A2 SU772479161A SU2479161A SU652726A2 SU 652726 A2 SU652726 A2 SU 652726A2 SU 772479161 A SU772479161 A SU 772479161A SU 2479161 A SU2479161 A SU 2479161A SU 652726 A2 SU652726 A2 SU 652726A2
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
input
output
generator
sealed contact
Prior art date
Application number
SU772479161A
Other languages
English (en)
Inventor
Виталий Иванович Милица
Никита Никитич Штром
Original Assignee
Войсковая Часть 25840
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25840 filed Critical Войсковая Часть 25840
Priority to SU772479161A priority Critical patent/SU652726A2/ru
Application granted granted Critical
Publication of SU652726A2 publication Critical patent/SU652726A2/ru

Links

Landscapes

  • Testing Electric Properties And Detecting Electric Faults (AREA)
  • Keying Circuit Devices (AREA)

Description

тактовых импульсов, а другой - с выходом счетчика управлени  силовыми . цеп ми, и реэульт1фующий блок сравнени , выход которого соединен с входом гейератора тактовых импульсов, а входс выходом измерительной цепи, вход которой соединен с блоком поочередного подключени  герконов, один вход которого подключен к выходу счетчика тактовых импульсов, а другой - к матрице коммутации, введены последовательно соединенные ключ, счётчик времени задержки и дополнительный результирующий блок сравнени , при этом выход блока поочередного подключени  герконов подключен к сигнальному входу ключа , управл ющий вход которого соединен с выходом коммутатора, выход дополнительного результирующего блока сравне . ки  подключен к третьему вход.у резуль- тирующего блока сравнени  и к дополнительному входу блока индикации, причем третий ВХОД блока поочередного подклю чени  герканов coeamseiat с выходом генератора тактовых импульсов. На чертеже приведена структурна  электрическа  схем а устро йства. Устройство дл  проверки матриц коммутации на геркйнах содержит генератора 1 тактовых импульсов, счетчик 2 тактоеых импульсов, счетчик 3 управлени  Силовыми цеп ми, матрицу коммутации 4, коммутатор 5, генератор 6 импульсо тока, блок сравнени  7, результирующий блок сравнени  8, измерительную цепь 9, блок 10, предназначенный дл  индикации , ключ 11, счетчик 12 времени задержки, дополнительный результирующий блок сравнеии 13и блок 14, предназначенный дл  поочередного подключени  герконов. Матрица 4 содержит обмотки 15 и герконь 16 коммутационного пол . Устройство работает следующим образом .Импульсы генератора 1 дел тс  счёт чиками 2 и 3 таким образом, что с выхода счетчика 2 они подаютс  дл  синхронизации генератора 6 импульсов тока а с выхода счетчика 3 - дл  управлени  коммутатором 5, который поочередно подает импульсы тока генератора 6 в р : личные обмотки 15 матрицы коммутации 4, на управл ющий вход ключа 11. Импульсы с выхода счетчика 2 подаютс  в блок 14 подключени  герконов дл  поочеред1гого подключени  измерител ной цепи 9 и сигнального вхсда ключа 1J. к провер емым герконам 16 комму052726 тационного пол . Сн тие импульса тока генератора 6 с обмотки провер емого оммутационного элемента  вл етс  сигалом включени  счетчи.ка 12 времени задержки, на который поступают импульсы тактового генератора J., проход щие ерез замкнутый провер емый геркон. Наличие импульсов на входе счетчика 2 свидетельствует о задержке размыкани  геркона. В этом случае блик сравнеи  13 формирует на выходе сигнал , в противном случае - О, Сигналы 1. или О поступают по третьему входу в результирующий блок сравнени  8, куда «оступают (акже по первому входу сигналы I с блока сравнени  7 при совпадении кодов счетчиков 2 и 3 или О - при несовпадении кодов, а также сигналы с измерительной цепи 9 по второму входу 1, если геркон, к которо- му подключена измерительна  цепь 9 через блок 14, замкнут, или О, если разомкнут. Результирующий блок сравнени  8 включает генератор 1, если на его первом и втором входах имеютс  одноименные сигналы, а на третьем входе О, и останавливает генератор 1 в случа х, когда на первом и втором входах разноименные сигналы, а на третьем О, или когда на всех входах имеетс  сигнал , что соответствует задержке размыкани  провер емого геркона. При этом в блоке индикации 1О отображаетс  неисправность геркона и его Учитыва , что количество импульсов генератора 1, поступивших в счетчик 12 времени задержки 17, пропорциональ но времени задержки размыкани  провер емого геркона, по вл етс  возможность по их количеству классифицировать пр)огнозируемые отказы. В зависимости от градаций классификации прогнозируемых отказов, завис щих от требований по надежности, предъ вл емых к коммутационной системе, или от возможностей ее обслуживани , количество св зей сче- чика 12 и блока сравнени  13 может быть различным. Пусть, например, счетчик 12 имеет три выхода. по первому выходу снимаетс  сигнал, срответстйующнй заполнению счотчика не менее чем на одну четверть его полной емкости, ио не более чем наполовину, по второму при заполиещш более чем наполовину, но не полностью, при полном заполнении
SU772479161A 1977-04-22 1977-04-22 Устройство дл проверки матриц коммутации на герконах SU652726A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772479161A SU652726A2 (ru) 1977-04-22 1977-04-22 Устройство дл проверки матриц коммутации на герконах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772479161A SU652726A2 (ru) 1977-04-22 1977-04-22 Устройство дл проверки матриц коммутации на герконах

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU439075 Addition

Publications (1)

Publication Number Publication Date
SU652726A2 true SU652726A2 (ru) 1979-03-15

Family

ID=20706223

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772479161A SU652726A2 (ru) 1977-04-22 1977-04-22 Устройство дл проверки матриц коммутации на герконах

Country Status (1)

Country Link
SU (1) SU652726A2 (ru)

Similar Documents

Publication Publication Date Title
SU652726A2 (ru) Устройство дл проверки матриц коммутации на герконах
US4626708A (en) Electronic logic to enhance switch reliability in detecting openings and closures of redundant switches
US4484136A (en) Test set for transient protection devices
US3492565A (en) Apparatus for measuring the time interval between opening or closing of a pair of sequentially operated contacts
SU940090A1 (ru) Выходной узел тестера дл контрол логических блоков
GB1257737A (en) Improvements in or relating to apparatus for measuring or responsive to the level of a liquid
SU911376A1 (ru) Устройство дл контрол правильности электрического монтажа радиоэлектронных изделий
US3587096A (en) Monitor circuit apparatus
US3324387A (en) Method and apparatus employing a charged capacitor indicator for automatic testing of breakdown characteristics of electronic devices such as cold-cathode diodes
SU1023397A1 (ru) Устройство дл контрол пам ти
SU439075A1 (ru) Устройство для проверки матриц коммутациина герконах
SU503189A1 (ru) Устройство дл проверки работоспособности электрического монтажа
SU834616A1 (ru) Устройство дл контрол релейнойКОММуТАциОННОй элЕКТРОАппАРАТуРы
SU490045A1 (ru) Устройство дл обнаружени потенциалов посто нного напр жени на контуре заземлени
SU1161823A2 (ru) Устройство дл регистрации сигналов датчиков
SU758078A1 (ru) Устройство для ресурсных испытаний реле 1
SU526832A1 (ru) Адаптивное устройство дл проверки диодных схем
SU911383A1 (ru) Устройство дл динамических испытаний цифровых элементов
SU932522A1 (ru) Устройство дл регистрации времени работы оборудовани
SU1745980A1 (ru) Устройство дл определени работоспособности анализаторов метана
SU627424A1 (ru) Устройство дл контрол правильности электрического монтажа
US3496537A (en) Circuit arrangement to supervise an m-out-of-n code
SU1742742A1 (ru) Цифровой измеритель скважности импульсов
SU1501095A2 (ru) Устройство дл моделировани графа
JP2526516B2 (ja) 障害監視方式