SU643908A1 - Antilogarithmic converter - Google Patents

Antilogarithmic converter

Info

Publication number
SU643908A1
SU643908A1 SU772439477A SU2439477A SU643908A1 SU 643908 A1 SU643908 A1 SU 643908A1 SU 772439477 A SU772439477 A SU 772439477A SU 2439477 A SU2439477 A SU 2439477A SU 643908 A1 SU643908 A1 SU 643908A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
converter
voltage
time
Prior art date
Application number
SU772439477A
Other languages
Russian (ru)
Inventor
Тарас Григорьевич Галамай
Владимир Андреевич Павлыш
Инна Игнатьевна Уланова
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU772439477A priority Critical patent/SU643908A1/en
Application granted granted Critical
Publication of SU643908A1 publication Critical patent/SU643908A1/en

Links

Landscapes

  • Organic Low-Molecular-Weight Compounds And Preparation Thereof (AREA)

Description

., .1 Предлагаемый преобразователь отно ситс  к области вычислительной техники . .Известны антйлогарифмические прео разователи. Один из известных антил гарифмических преобразователей l , основанный на использовании резистивно-емкостной цепочки и фильтра, обладает недостаточной точностью. Наиболее близким техническим решё нием к данному изобретению  вл етс  антилогарифмический преобразователь 2, содержащий генератор опорной частоты, ключ, выходом подключенны к первому входу реверсивного счетчика , схему г-равнени , один вход которой  вл етс  входом преобразова%ел , а второй вход подключен к выходу генератора линейного напр жени  и блок управлени . Кроме того, известный преобразова тель содержит р д дополнительных узйов и блоков. В известном, преобразователе сна .чала фиксируетс  момент равенства входной величины U,. (Ur,x const в пределах:цикла) и линейно измен ющегос  напр жени . В этот момент выходное напр жение вход щего в состав преобразовател  генератора экспоненциального напр жени  фиксируетс  на определе нном уровне Ug , при достижении которого линейно измен ющимс  напр жением фиксируетс  интервал времени , пропорциональный выходной функции. То, что врем  преобразовани  состоит из времени -t , пропорционального , входной величине UQ (времени с момейта запуска генератора линейно измен ющегос  напр жени  до момента равенства входного и линейно измен ющегос  напр жени ) и времени tj изменени  линейно измен ющегос  напр жени  от величины .Ug до величины Ug I увеличивает врем  преобразовани , что  вл етс  недостатком устройства .. Вторым недостатком преобразовател   вл етс:  н изка  точность преобразовани - , что объ сн етс  тем, что точность фиксации интервала времени, пропорционального выходной функции, зависит от .точности генератора экспоненционального напр жени ; То, что выходна  величина пропорциональна только положительным степен м входной величины, существенно сужает функциональные возможности известного антилогарифмического преобразовател .., .1 The proposed converter relates to the field of computer technology. .Anti-logarithmic converters are known. One of the well-known anti-harmonic transducers l, based on the use of a resistive-capacitive circuit and a filter, has insufficient accuracy. The closest technical solution to this invention is an anti-log converter 2, which contains a reference frequency generator, a key, an output connected to the first input of a reversible counter, an r-equalization circuit, one input of which is the% transform input, and the second input connected to the output linear voltage generator and control unit. In addition, the known converter contains a number of additional nodes and blocks. In the well-known sleep converter, the moment of equality of the input quantity U, is fixed. (Ur, x const within: cycle) and linearly varying voltage. At this moment, the output voltage of the exponential voltage generator included in the converter is fixed at a certain level Ug, when this voltage is reached, the time interval proportional to the output function is fixed by a linearly varying voltage. That the conversion time consists of the time -t, proportional to the input value UQ (the time from the start time of the generator of the linearly varying voltage until the input is equal and the linearly varying voltage) and the time tj of the linearly varying voltage from the value. Ug to Ug I increases the conversion time, which is a drawback of the device. The second disadvantage of the converter is: low conversion accuracy — due to the fact that the accuracy of fixing the time interval is proportional to output function, depends on the accuracy of the exponential voltage generator; The fact that the output value is proportional only to the positive powers of the input value significantly reduces the functionality of the well-known anti-log converter.

8 Цель насто щего изобретени  - повышение точности,, быстродействи . и расширение диапазона работы преобразовател . Поставленна  цель достигаетс  тем что преобразователь содержит умножитель частоты, частотный вход Которого соединен с выходом генератора опорной частоты, разр дные входы св заны с разр дными выходами реверсивного счетчика, второй вход и входы реверса которого подключены к первым трем выходам блока управлени , вход которого соединен с выходом схемы сравнени , четвёртый выход - подклю чен к6 входу генератора опорной частоты , а п тый выход - соединен с. уп равл ющим. входом ключа, информационный вход которого подключен к выходу умножител  частоты. Начертеже представлена структурна  схема предлагаемого антилогарифмичгёСйого функционального преобразовател  , Преобразователь состоит из тора 1 опорной частоты, умножител  2 частоть, реверсивного счетчика 3, ключа 4, схемы 5 сравнени , генерато ра б линейного напр жени  и Яблока 7 управлени . . , . , Преобразователь работает следующи образрм. . В момент времени to сигналами с выхода блока 7 управлёни  з пускают с  генераторы 1 и 6, открываетс  клю 4 и в счетчике 3 устанавливаетс  чис ло NO Напр жение ОЗУ в пределах цик ла считаем Посто нным: . и„., coh6-t. . -., . .; рл Импульсы частоты с выхода генер тора 1 поступают на вход умножени  2 частота )на выходе которого определ етс  выражением . f,«,i где N(i)- число, находййёес  в сче чике в момент времени i ; К.| - коэффициент пропорциональности . Импульсы частоты f2(-t) поступают через .ключ 4 на вход счетчика 3 Входное напр жение UBH и лййейно измен ющеес  напр жение поступак)Т на схемы .5 сравнени . В момент t их равенства (t., - Р-ив5( ) сиг,т нал с выхода схемы 5 поступаёт на вход б.лока управлени  7, и сигналом с его выхода ключ 4 закрываетс . Число в счетчике 3 По окончании цикла преобразовани  .определ етс  из вы ражени  (при работе счетчика 3 в режиме сложени ): t, t. HCt)No+|f,(i)dt-No- dt. W . to .8 The purpose of the present invention is to improve accuracy, speed. and expanding the range of operation of the converter. The goal is achieved by the fact that the converter contains a frequency multiplier, whose frequency input is connected to the output of the reference frequency generator, the bit inputs are connected to the discharge outputs of the reversible counter, the second input and the reverse inputs of which are connected to the first three outputs of the control unit, whose input is connected to the output of the comparison circuit, the fourth output is connected to terminal 6 of the reference frequency generator, and the fifth output is connected to. controls. the key input, the information input of which is connected to the output of the frequency multiplier. The drawing shows the structural scheme of the proposed anti-log function transducer. The converter consists of a torus 1 of the reference frequency, a multiplier 2 frequencies, a reversible counter 3, a key 4, a comparison circuit 5, a linear voltage generator 7 and an Apple 7 control. . , , The converter works as follows. . At the moment of time to, signals from the output of control unit 7 are started from generators 1 and 6, the key 4 is opened and the number NO is set in the counter 3 The RAM voltage within the cycle is considered Constant:. and „., coh6-t. . -.,. ; The frequency pulses from the output of the generator 1 are fed to the input of multiplication 2 (frequency) at the output of which is determined by the expression. f, “, i where N (i) is the number found in the counter at time i; K. | - coefficient of proportionality. Pulses of frequency f2 (-t) are fed through switch 4 to the input of counter 3 Input voltage UBH and a voltage varyingly applied voltage) T to the comparison circuit .5. At the moment t of their equality (t., - P-iv5 () sig, t from the output of circuit 5 arrives at the input of the control unit 7, and the key 4 closes with a signal from its output. The number in the counter 3 After the conversion cycle ends. determined by the expression (when counter 3 is in addition mode): t, t. HCt) No + | f, (i) dt-No-dt. W. to.

Claims (1)

1. Патент США № 3.440,414,. кл. 235-197, 1969.1. US patent No. 3.440,414 ,. cl. 235-197, 1969. i. Авторское свидетельство СССР № 444207, кл. С06 G 7/24, 1972. i. USSR Author's Certificate No. 444207, cl. C06 G 7/24, 1972.
SU772439477A 1977-01-05 1977-01-05 Antilogarithmic converter SU643908A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772439477A SU643908A1 (en) 1977-01-05 1977-01-05 Antilogarithmic converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772439477A SU643908A1 (en) 1977-01-05 1977-01-05 Antilogarithmic converter

Publications (1)

Publication Number Publication Date
SU643908A1 true SU643908A1 (en) 1979-01-25

Family

ID=20690371

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772439477A SU643908A1 (en) 1977-01-05 1977-01-05 Antilogarithmic converter

Country Status (1)

Country Link
SU (1) SU643908A1 (en)

Similar Documents

Publication Publication Date Title
KR850001645A (en) Magnification circuit
SU643908A1 (en) Antilogarithmic converter
JPS5639467A (en) Frequency-voltage converter
SU533935A1 (en) Multiplier
SU830645A1 (en) Pulse repetition frequency-to-dc voltage converter
SU705467A1 (en) Time-pulse multiplier-divider
SU830429A1 (en) Functional voltage converter
SU883924A1 (en) Function generator
SU782152A1 (en) Integrating analogue-digital converter
SU723603A1 (en) Logarithmic converter
SU599336A1 (en) Time interval converter
SU1429135A1 (en) Device for shaping sine signals
SU619928A1 (en) Device for logarithmation of two electric signals ratio
SU658572A1 (en) Compensation-type pulse-time divider
SU739557A1 (en) Device for raising to power
SU566333A1 (en) Vernier digital converter
SU1265735A1 (en) Digital variable voltage converter
SU980104A1 (en) Four-quadrant dc signal multiplier
SU943750A1 (en) Frequency multiplier
SU525120A1 (en) Square root extractor
SU782115A1 (en) Device for regulating induction electric motor slipping frequency
SU771709A1 (en) Device for processing acoustic signals
SU450186A2 (en) Pulse Frequency Multiplier
SU920763A1 (en) Antilogarithmic function generator
SU577466A1 (en) Digital power meter