SU600707A1 - Digital frequency converter - Google Patents

Digital frequency converter

Info

Publication number
SU600707A1
SU600707A1 SU752188832A SU2188832A SU600707A1 SU 600707 A1 SU600707 A1 SU 600707A1 SU 752188832 A SU752188832 A SU 752188832A SU 2188832 A SU2188832 A SU 2188832A SU 600707 A1 SU600707 A1 SU 600707A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
frequency
counter
inputs
Prior art date
Application number
SU752188832A
Other languages
Russian (ru)
Inventor
Тарас Григорьевич Галамай
Валерий Богданович Дудыкевич
Original Assignee
Предприятие П/Я В-8751
Львовский Ордена Ленина Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751, Львовский Ордена Ленина Политехнический Институт filed Critical Предприятие П/Я В-8751
Priority to SU752188832A priority Critical patent/SU600707A1/en
Application granted granted Critical
Publication of SU600707A1 publication Critical patent/SU600707A1/en

Links

Landscapes

  • Selective Calling Equipment (AREA)

Description

первого делител  частоты соединен с выходом первого из упом нутых блоков логических элементов И, а его выход подключен ко BTOpoNty входу триггера, второй делитель частоты включен между третьим входом логического элемента ИЛИ и выходом второго блока логических элементов И, при этом вторые входы логических элементов И, объединенных в упом нутые блоки,соединены с выходами разр дов Второго реверсивного счет чика. На чертеже приведена структурна  электрическа  схема преобразовател . Преобразователь содержит генератор образцовой частоты 1, ключи 2 и 3, реверсивные счетчики 4 и 5, суммирующий счетчик 6, блоки 7 и 8 логических элементов И, делители 9 и 10 частоты импульсов , триггер 11, элемент 12.эадерЖ ки, логический элемент ИЛИ 13, блок 14 управлени  и делитель 15 частоты.На вход 16 подан сигнал преобразуемой частоты. Источники питани  и сигналовна чертеже не,показаны. Работает устройство следующим образом . В исходном состо нии счетчики 5 и 6 и триггер 11 наход тс  в нулевом состо  нии, ключи 2 и 3 закрыты. Блок 14 открывает ключ 2 на врем , равное периоду Т, преобразуемой частоты i . В течение этого времени импульсы генерато ра 1 с частотой следовани  i поступают на вход счетчика б. При поступлении на вход счетчика б числа импуль , сов 1 в течение времени Ч К / сигнал со счетчика б поступает на блок 14 . и импульс с выхода последнего проходит через элемент 13 на вход счетчика 5 и устанавливает его триггеры (не показаны ) в единичное состо ние. Этот же импульс опрокидывает триггер 11 в единичное состо ние, что приводит к ртрыванию ключа 3. Логические элементы блоков 7 и 8  вл ютс  двухвходовыкда. Входы каждого из них в блоке 8 подключены к выходам одного из триггеров (не пбказаны) счет чика 5 и одного из триггеров ( не показаны ) счетчика б, причем если один из его входов подключен к триггеру младшего разр да счетчика 5, то второй вход подключаетс  к триггеру старшего разр да счетчика б и наоборот. Импульс по вл етс  на выходе того из элементов блока 8 который подключен к наход щемус  в единичном состо нии триггеру счетчика 5 и переход щему из нуле вого в единичное состо ние триггеру счетчика 6. Средн   частотаГдСледовани  импульсов на выходе блока 8, опреел ема  частотой ig импульсов,посупающих на вход счетчика б и числом д{-1) , наход щимс  в счетчике 5, авна . foNjW - коэффициент пересчета счетИмпульсы на выходе блока 8 вызываютс  импульсами, поступающими на вход счетчика б после установки триггеров счетчика 5 в единичное состо ние. Импульсы с частотой ig поступают на вход делител  10. Частота i (j импульсов, поступающих с выхода делител  10, определ етс  выражением je ° где /3 - коэффициент делени  делител  10. Импульсы с частотой f ,(, поступают через элемент 13 на вход счетчика 5 и вызывают по вление импульсов на выходе блока 7. Элементы блока 7 подключены аналогично элементам блока 8. Средн   частота j. на выходе блока 7, определ ема  частотой f ,j импульсов , поступающих с выхода элемента 13 на вход счетчика 5 и числам N(t наход щимс  в счетчике б, равна , ,() Импульсы с частотой f поступают на вход делител  9, частота на выходе которого представл етс  выражением ) где 00 - коэффициент делени  делител  9 Импульсы с частотой 1 i с выхода элемента 13 поступают через открытый ключ 3 на вход элемента 12 и далее на второй вход элемента 13-до тех пор, пока импульс с выхода делител  9 не опрокинет триггер Ив нулевое состо ние и сигналом с выхода последнего ключ 3 закроетс . Перевод триггера 11 в единичное состо ние осуществл етс  очередным импульсом, поступающим на одиночный вход триггера 11с выхода элемента 13, причем этот импульс не проходит через ключ 3 и тем самым исключаетс  из счета. Частота ij импульсов, поступающих с выхода ключа 3, равна разности частот f ,j и iy импульсов, поступающих с выхода элемента 13 и делител  9, соответственно Частотами импульсов, поступающих с выхода элемента 13, равна сумме частот, поступающих на ее входы и определ етс  выражениемthe first frequency divider is connected to the output of the first of the mentioned AND blocks, and its output is connected to the BTOpoNty input of the trigger, the second frequency divider is connected between the third input of the OR gate and the output of the second AND block, united in the aforementioned blocks, are connected to the outputs of the bits of the Second Reverse Counter. The drawing shows a structural electrical converter circuit. The converter contains a generator of exemplary frequency 1, keys 2 and 3, reversible counters 4 and 5, summing counter 6, blocks 7 and 8 of the AND gates, dividers 9 and 10 of the pulse frequency, trigger 11, the element 12.a heading, OR 13 , control block 14 and frequency divider 15. Converted frequency signal is fed to input 16. The power sources and signal in the drawing are not shown. The device works as follows. In the initial state, the counters 5 and 6 and the trigger 11 are in the zero state, the keys 2 and 3 are closed. Block 14 opens key 2 for a time equal to the period T, the frequency i to be converted. During this time, the pulses of generator 1 with the following frequency i are fed to the input of counter b. Upon receipt at the input of the counter b, the number of pulses, ow 1 during the time Q / the signal from the counter b goes to block 14. and the pulse from the output of the latter passes through the element 13 to the input of the counter 5 and sets its triggers (not shown) to one state. The same impulse overturns the trigger 11 into a single state, which leads to the breaking of the key 3. The logical elements of blocks 7 and 8 are two-input. The inputs of each of them in block 8 are connected to the outputs of one of the triggers (not shown) of the counter 5 and one of the triggers (not shown) of the counter b, and if one of its inputs is connected to the low-level trigger of the counter 5, then the second input is connected to trigger the older bit of counter b and vice versa. An impulse appears at the output of that element of block 8 which is connected to the trigger of counter 5, which is in a single state, and the trigger of counter 6, going from zero to one, the average frequency of the pulses following at the output of block 8, determined by the frequency ig of pulses , appearing at the input of the counter b and the number g (-1), located in the counter 5, avna. foNjW - conversion factor for the account The pulses at the output of block 8 are caused by pulses arriving at the input of counter b after setting the triggers of counter 5 to one state. Pulses with frequency ig are fed to the input of divider 10. Frequency i (j pulses coming from the output of divider 10 is defined by the expression je ° where / 3 is the division factor of divider 10. Pulses with frequency f, (, come through element 13 to the counter input 5 and cause the appearance of pulses at the output of block 7. The elements of block 7 are connected similarly to the elements of block 8. The average frequency j at the output of block 7 is determined by the frequency f, j of pulses from the output of element 13 to the input of counter 5 and the numbers N ( t in counter b, is,,, () Pulses with frequency f step to the input of the divider 9, the output frequency of which is represented by the expression) where 00 is the division factor of the divider 9 Pulses with a frequency of 1 i from the output of element 13 are transmitted through the public key 3 to the input of element 12 and further to the second input of element 13-until until the impulse from the output of divider 9 overturns the trigger Eve zero state and the signal from the output of the last key closes 3. The transfer of the trigger 11 to the single state is accomplished by another pulse arriving at the single input of the trigger 11c of the output of the element 13, and this pulse is not walks through key 3 and is thereby excluded from the account. The frequency ij of the pulses coming from the output of the key 3 is equal to the difference between the frequencies f, j and iy of the pulses coming from the output of element 13 and divider 9, respectively. The frequency of the pulses coming from the output of element 13 is equal to the sum of the frequencies input to its inputs by expression

,0, 0

ISIS

или i (t) li- ) Всего на счетчике 6 с учетом первы Kf импульсов к моменту времени t t поступило количество импульсов 4U)--ioi Окончательное выражение дл  f ,3 примет вид с - о-ХдСО ct KfiCt) / -fo-fc ft -i При работе счетчика 5 в режиме вычитани  число в последнем уменьшаетс  с момента времени i j от величины (М) и в момент окончани  периода Т часто ты f достигнет величины:()У При работе счетчика 5 в режиме сложени  сигнал со счетчика б при пос туплении на его вход К импульсов поступает на вход блока 14 и импульс с выхода последнего пройдет через эле мент 13 на вход счетчика 5 и установи его младший разр д {не показано) в единичное состо ние. Дальше устройство будет работать как и в предыдущем случае, но число в счетчике 5 будет увеличиватьс . Записав первоначально в счетчик число m в пр мом или дополнительное кодах, при работе счетчика 4 в режимах сложени  и вычитани  получим величины , обратные выходным характеристикам датчиков : W 1 К f w Преобразователь может быть применен и дл  функционального преобразова ни  высоких частот. Дл  этого в схему устройства должны быть внесены следую щие изменени : выход генератора 1 через делитель 15 подключаетс  ко входу блока 14; преобразуема  частота подаетс  на вход ключа 2. В преобразователе результат получаем за врем , равное периоду преобр зуемой частоты при преобразовании ни инфрани ких и VC-) Х К. f ких частот, или за врем  измерени  п образуемой частоты преобразовани  срor i (t) li-) Total on counter 6, taking into account the first Kf pulses, received the number of pulses 4U by the time tt) - ioi The final expression for f, 3 takes the form c-o-XdCO ct KfiCt) / -fo-fc ft -i When counter 5 is working in the subtraction mode, the number in the latter decreases from time ij on the value (M) and at the end of the period T of the frequency you f will reach the value :() When counter 5 operates in the addition mode, the signal from counter b The arrival at its input K of pulses arrives at the input of block 14 and the pulse from the output of the latter passes through element 13 to the input of the counter. ik 5 and set its least significant bit (not shown) to a single state. Then the device will work as in the previous case, but the number in the counter 5 will increase. Writing the number m in the forward or additional codes initially into the counter, when counter 4 is in addition and subtraction modes, we obtain the reciprocal of the output characteristics of the sensors: W 1 К f w The converter can also be used for the functional conversion of high frequencies. To do this, the following changes should be made to the device circuit: the output of the generator 1 through a divider 15 is connected to the input of the block 14; the frequency to be converted is fed to the input of the key 2. In the converter, the result is obtained in a time equal to the period of the frequency being converted when converting the infrared and VC-) X K f frequencies or during the measurement time n of the formed frequency of the cf conversion

них и высоких частот, them and high frequencies

Claims (2)

т.е. повышаетс  быстродействие. Формула изобретени  Цифровой,преобразователь частоты, содержащий генератор образцовой частоты , выход которого через первый ключ соединен со входом суммирующего счетчика, выходы разр дов которогоподключены к первым входам логических элементов И, объединенных в два блока , и лохИческиЯ элемент ИЛИ, первый вход которого соединен с выходом блока управлени , а второй чере последовательно соединенные элемент задержки и второй ключ соединен с выходом триггера, причем входы триггера и второго ключа соединены с выходом логического элемента ИЛИ, второй выход блока управлени  соединен со вторым входом первого ключа, а вход блока управлени  соединен со входом преобразовател , отличающийс  тем, что, с целью повышени  быстродей-стви , в него введены два реверсивных счетчика и два делител  частоты импульсов , причем входы Сложение и Вычитание реверсивных счетчиков соединены с дополнительными выходами блс ка управлени , а их входы управлени  объединены и подключены к выходу логи ческого элемента ИЛИ, вход первого делител  частоты соединен с выходом первого из упом нутых блоков логических элементов И, а его выход подключен ко второму входу триггера, второй делитель частоты включен между третьим входом логического элемента ИЛИ и выходом второго блока логических элементов И, при этом вторые входы логических элементов И, объединенных в упом нутые блоки, соединены с выходами разр дов второго реверсивного счетчика . Источники информации, прин тые во внимание при экспертизе: 1.Патент США 3573125,кл., 11.06.73. those. speed increases. The invention Digital, frequency converter, contains an exemplary frequency generator, the output of which through the first key is connected to the input of a summing counter, the outputs of bits that are connected to the first inputs of logic gates And, combined into two blocks, and the fuzzy element OR, whose first input is connected to the output the control unit, and the second one connected in series the delay element and the second key are connected to the trigger output, the trigger and second key inputs are connected to the logic element output and OR, the second output of the control unit is connected to the second input of the first key, and the input of the control unit is connected to the input of the converter, characterized in that, in order to improve speed, two reversible counters and two pulse frequency dividers are introduced, and the inputs are Addition and the subtraction of reversible counters are connected to the additional outputs of the control unit, and their control inputs are combined and connected to the output of the OR logic element, the input of the first frequency divider is connected to the output of the first of the mentioned blocks And, and its output is connected to the second trigger input, the second frequency divider is connected between the third input of the OR logic element and the output of the second AND block, and the second inputs of the AND logic elements connected to the above blocks are connected to the outputs of bits second reversible counter. Sources of information taken into account in the examination: 1. US patent 3573125, cl., 11.06.73. 2.Авторское свидетельство СССР № 300956, кл. Q 01 R 23/02,10.02.69.2. USSR author's certificate number 300956, cl. Q 01 R 23 / 02,10.02.69. 1one fSfS 8eight toto
SU752188832A 1975-11-14 1975-11-14 Digital frequency converter SU600707A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752188832A SU600707A1 (en) 1975-11-14 1975-11-14 Digital frequency converter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752188832A SU600707A1 (en) 1975-11-14 1975-11-14 Digital frequency converter

Publications (1)

Publication Number Publication Date
SU600707A1 true SU600707A1 (en) 1978-03-30

Family

ID=20637076

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752188832A SU600707A1 (en) 1975-11-14 1975-11-14 Digital frequency converter

Country Status (1)

Country Link
SU (1) SU600707A1 (en)

Similar Documents

Publication Publication Date Title
SU600707A1 (en) Digital frequency converter
SU706935A2 (en) Pulse quantity divider
SU634328A1 (en) Random number generator
SU739624A1 (en) Time pick-up for training device
SU873398A1 (en) Pulse train former
SU970686A1 (en) Method and apparatus for pulse-time analogue-digital conversion of variable signals
SU980281A1 (en) Binary code-to-time interval converter
SU1121774A2 (en) Device for generating pulse bursts
SU1049927A1 (en) Analog-digital dividing device
SU594501A1 (en) Comparator
SU898447A1 (en) Squaring device
SU970706A1 (en) Counting device
SU752317A1 (en) Information input arrangement
SU949823A1 (en) Counter
SU894844A1 (en) Pulse train shaping device
SU633152A1 (en) Synchronizing arrangement
SU746944A1 (en) Pulse frequency divider
SU824446A1 (en) Reversible binary coded decimal pulse counter
SU1022149A2 (en) Device for comparing numbers
SU1169161A1 (en) Pulse-frequency converter
SU801256A1 (en) Frequency divider by 11
SU404085A1 (en) DEVICE FOR MULTIPLICATION OF FREQUENCY SIGNALS
SU600470A1 (en) Frequency-to-code converter
SU622076A1 (en) Arrangement for converting series binary code into decimal one
RU2047939C1 (en) Driven pulse shaper