SU596944A1 - Частотно-импульсное множительноделительное устройство - Google Patents

Частотно-импульсное множительноделительное устройство

Info

Publication number
SU596944A1
SU596944A1 SU752303459A SU2303459A SU596944A1 SU 596944 A1 SU596944 A1 SU 596944A1 SU 752303459 A SU752303459 A SU 752303459A SU 2303459 A SU2303459 A SU 2303459A SU 596944 A1 SU596944 A1 SU 596944A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
frequency
inputs
pulse
zero
Prior art date
Application number
SU752303459A
Other languages
English (en)
Inventor
Леонид Николаевич Костяшкин
Павел Васильевич Соловов
Original Assignee
Рязанский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Институт filed Critical Рязанский Радиотехнический Институт
Priority to SU752303459A priority Critical patent/SU596944A1/ru
Application granted granted Critical
Publication of SU596944A1 publication Critical patent/SU596944A1/ru

Links

Landscapes

  • Measuring Frequencies, Analyzing Spectra (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть использовано как в качестве автономного решающего узла, так и в качестве составной части частотно-импульсных вьгчислительных устройств,
Известно множительно-делительное устройство дл  частотно-импульсных сигналов ij
Недостатком этого устройства  вл ет с  по вление динамической ошибки при измерении входных сигналов.
Известно также близкое по техническому решению к данному изобретению частотноимпульсное множительно-делительное устройство ,, содержащее , элементы И, дешифратор, первый вход которого соединен с единичным выходом первого триггера, а второй вход с единичным выходом второго триггера и первьтм входом первого элемента И , второй вход которого соединен с источником первой частотьт, а выход  вл етс  выходом устройства. Первый и второй выходы дешифратора соединены с пер.выми входами второго и третьего элем ентов И соответственно, вторые входы которых соединены с источником второй частоты, в выходы каждого из элементов И соединены с нулевым и счетным входами первого и второго триггеров соответственно.
Недостаток этого устройства в возникновении динамической ошибки, если одна из входных частот (или обе сразу) имеют во времени непродолжительные скачкообразные изменени .
Цель изобретени  в снижени.и динамических погрешностей.
Это достигаетс  тем, что в множительноделительное устройство введены: реверсивный счетчик, индикатор нул , два элемента И, элемент ИЛИ, элемент НЕ и блок анализа режима, первый и второй управл ющие входы которого подключены соответственно к источникам первой и второй частоты выход соединен с суммирующим входом реверсивного счетчика и первьгм входом элемента ИЛИ, второй вход которого соединен с Выходом четвертого элемента И, первый вход которого соединен с выходом индикатора нул  и входом элемента НЕ, а второй вход - с первым входом п того /элемента И и источником -третьей частоты Второй вход ПЯТО1-О элемента И соединен с выходом элемента НЕ, а вьтхоц - с вьтчитаю111им вхопом реверсивного счетчика, нул.вые выходы каждого разр да которого соединены со входами индикатора нул . Блок анализа режима содержит блок сравнени  кодов, два счетчика, два элеЫента И, два формировател  импульсов и триггер, причем счетный вход триггера соединен с управл ющим входом блока анализа , нулевой и единичные выходы - со вх дами первого и второго формирователей, а. также с первьми входами первого и второг элементов И соответственно, вторые входы которых соединены со вторым управл ющим входом блока анализа режима, а выходы со входами первого и второго, счетчиков соответственно, выходы первого и второго формирователей соединены со входами установки нул  первого и второго счетчиков соответственно, а выходы счетчиков - со входами блока сравнени  кодов, выход которого  вл етс  выходом блока анализа J режима. На фиг, 1 представлена блок-схема пре лагаемого устройства; на фиг. 2 - временные диаграммы, по сн ющие принцип его работы, Частотно-импульсное множительно-дели тельное устройство содержит триггер 1 с установочными входами; триггеры 2 и 3 с счетньтм входом, дешифратор 4 на два входа и два выхода, элементы И 5, 6, 7, 8, 9, 10, 11 на два входа, реверсивный счетчик 12j индикатор 13 нул ; элемент НЕ 14; элемент ИЛИ 15 на два входа; двоичные суммирующие счетчики 16, 17; формирователи 18, 19 импульсов; блок сра нен   двоичных кодов 20; блок 21 анализу режима. устройство работает следукшим образом , В статическом режиме, когда отношение частот FI и Fj во времени не измен етс , содержимое реверсивного счетчика 12 равно нулю, и элемент И 8 открыт сиг валом с выхода индикатора 13 нул . ИмНульс частотной последовательности F проходит элемент И 8 и элемент ИЛИ 15 и устанавливает триггер 1 в состо ние 1 Дальнейша  работа устройства совпадает с прототипом; т.е. импульс частоты F проходит открытый сигналом с дешифратора 4 элемент И 6 и устанавливает триггер 2 в состо ние 1, при котором через открытый на врем  T,j fr элемент И 7 на выход устройства проход т импульсы частоты F Если импульсы частот F, i, чередуютс  (т.е. .ХЗ- -I), то выходна  частота Fi(t,) R(t). При изменении отношени  F. / Р на вьгходе блока 21 анализа по в;г етс  импульс , который, пройд  элемент- ИЛИ 15, установит триггер 1 в состо  ие 1 и, кроме того, запишет 1 п реверсивный счетчик 12. Так как содержимое реверсивного счетчика уже не равно нулю, на вььходе индуктора 13 нул  исчезает сигнал, открывающий элемент И 8 и закрывающий через элемент НЕ 14 элемент И 11. Импульсный сигнал с выхода блока 2 анализа, поступа  на установочный вход триггера 1, вызывает те же изменени  в схеме, что и приход импульса частоты F , то есть на вьрсоде устройства формируетс  сери  импульсов , число которых равно Р /Р . Если следующим за сигналом с блока 21 анализа придет импульс частоты F, , то он пройдет только через открытый элемент И 11, что изменит содержимое реверсивного счетчика 12с единицы на нуль, ripji этом сигнал с индикатора 13 нул  откроет элемент совпадени  И 8 и закроет через элемент НЕ 14 элемент И 11. Иными словами, чтобы опросить измес блока 21 ана- нение сигналов FJ , F имитирующий лиза поступает импульс, импульс частоты F . В то же врем , чтобы не вносить этим действием погрешность в результат, следующий импульс частоты F. не пропускаетс  на установочный вход триггера 1, На фиг. 2, на графике F. (t ) пунктиром показаны импульсы с блока 21 анализа, в котором в каждом периоде определ етс  отношение F /F . В j -том периоде частоты, когда триггер 3 стоит в нуле, импульсы F через элемент И 9 проход т в счетчик 16, В ( +1)-ом периоде частоты F в работе участвуют элемент И 10 и счетчик 17. Блок 2О уравнени  кодов сравнивает в момент прихода импульсов частоты F2 содержимое счетчиков 16 и 17. Импульсы с. формирователей 18 и 19 импульсов производ т обнуление счетчиков 16 и 17 перед новым счетом. Использование предлагаемого устройства позвол ет уменьшить динамические погрешности результата операции в случае непродолжительных скачкообразных изменений входной частоты Fjj или F .. формула изобретенииг Частотно-импульсное множительно-делиель ое устройство, содержащее триггеры, лементы И, дешифратор, первый вход коорого соединен с единичным выходом первого триггера, второй вход - с единичным выодом второго триггера и первым входом цервого элемента И, второй вход которого соединен с источником первой частоты, а выход  вл етс  выходом устройства, первы и второй выходы дешифратора соединены с первьми входами второго и третьего элементов И соответство :ио, вторые входы которых соединены с источником второй частоты, а выходы каждого из элементов М соединены с нулег5Ь1М и счетным входами первого и второго триггеров соответственно , отлич-ающеес  тем, что, с целью снижени  динамических погрешностей , в устройство введены реверсивный счетчик, индикатор нул , два элемента И, элемент ИЛИ, элемент НЕ и блок анализа режима, первый и второй управл ющие входы которого подключены соответственно к источникам первой и второй частоты, выход соединен с суммирующим входом ревер сивного счетчика и первым входом элемент ИЛИ, второй вход которого соединен с выходом индикатора нул  и входом элемента НЕ, а второй вход - с первьтм входом п того элемента И и источником третьей частоты, второй вход п того элемента И соединен с выходом элемента НЕ, а вькод с вь итающим входом реверсивного счетчик нулевые выходы каждого разр да которого соединены со входами индикатора нул . 2. Множительно-делительное устройство по п. 1, отличающеес  тем, что блок анализа режима содержит блок сравнени  кодов, два счетчика, два элемента И, два формировател  импульсов и триггер , счетный вход которого соединен с первым управл ющим входом блока анализа, нулевой и единичный выходы которого соединены со входами первого и второго формирователей , а также с первыми входами первого и второго элементов И соответственно , вторые входы которых соединены со вторым управл ющим входом блока анализа режима, выходы первого и второго элементов И соединены со входами первого и второго счетчиков соответственно, выходы первого и второго формирователей соединены со входами установки нул  первого и второго счетчиков соответственно, а выходы счет чиков соединены со входами блока сравнеки  кодов, вь1ход которого  вл етс  выходом блока анализа режима. Источники информации, прин тие во внимание при экспертизе: 1,Авторское свидетельство СССР N« 218531, кл. G-O6 F 7/44, 1968. 2.Авторское свидетельство СССР № 237464, кл. G 06 G-7/16, 1968.
I Jf /с, JI
fIIIII
.. M niinilllHIHillMI inn
;-, JJLUJJ
l////////i
SU752303459A 1975-12-22 1975-12-22 Частотно-импульсное множительноделительное устройство SU596944A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752303459A SU596944A1 (ru) 1975-12-22 1975-12-22 Частотно-импульсное множительноделительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752303459A SU596944A1 (ru) 1975-12-22 1975-12-22 Частотно-импульсное множительноделительное устройство

Publications (1)

Publication Number Publication Date
SU596944A1 true SU596944A1 (ru) 1978-03-05

Family

ID=20641984

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752303459A SU596944A1 (ru) 1975-12-22 1975-12-22 Частотно-импульсное множительноделительное устройство

Country Status (1)

Country Link
SU (1) SU596944A1 (ru)

Similar Documents

Publication Publication Date Title
SU596944A1 (ru) Частотно-импульсное множительноделительное устройство
GB1081753A (en) Improvements in or relating to electronic circuitry for producing and remembering an output voltage that represents the level of a signal on the input
SU613321A1 (ru) Устройство дл извлечени квадратного корн
SU600513A1 (ru) Цфировой измеритель длительности периода квазигармонических сигналов
SU374722A1 (ru) УСТРОЙСТВО дл ФОРА1ИРОВАНИЯ ИМПУЛЬСОВ ПРИ ДИСКРЕТНОМ ИЗМЕРЕНИИ ЧАСТОТЫ
SU382088A1 (ru) Устройство для возведения в квадрат
SU657441A1 (ru) Устройство дл преобразовани суммы частотно-импульсных сигналов в код
SU890357A2 (ru) Устройство дл измерени временного интервала между периодическими радио импульсами
SU752214A1 (ru) Преобразователь временных интервалов в цифровой код
SU397851A1 (ru) Фазометр
SU395989A1 (ru) Накапливающий двоичный счетчик
SU526915A1 (ru) Устройство дл дифференцировани широтно-импульсных сигналов
SU479256A1 (ru) Многовходовой счетчик импульсов
SU372559A1 (ru) Дешифратор
SU627438A1 (ru) Преобразователь интервала времени в цифровой код
SU941904A1 (ru) Устройство дл определени моментов экстремумов гармонического сигнала
SU413487A1 (ru)
SU477459A1 (ru) Устройство дл настройки и поверки детонометров
SU1190286A1 (ru) Низкочастотный частотомер
SU849096A1 (ru) Фазометр
SU364095A1 (ru) Преобразователь разности частот двух сигналов
SU422097A1 (ru) Устройство для измерения временных интервалов
SU420984A1 (ru)
SU690405A2 (ru) Цифровой процентный частотомер
SU1218456A1 (ru) Дифференциальный дискриминатор