SU590750A1 - Device for effecting rapid fourier transformation - Google Patents

Device for effecting rapid fourier transformation

Info

Publication number
SU590750A1
SU590750A1 SU752178656A SU2178656A SU590750A1 SU 590750 A1 SU590750 A1 SU 590750A1 SU 752178656 A SU752178656 A SU 752178656A SU 2178656 A SU2178656 A SU 2178656A SU 590750 A1 SU590750 A1 SU 590750A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
outputs
inputs
block
Prior art date
Application number
SU752178656A
Other languages
Russian (ru)
Inventor
Алексей Тимофеевич Лукьянов
Семен Яковлевич Серовайский
Original Assignee
Казахский Ордена Трудового Красного Знамени Государственный Университет Им.С.М.Кирова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Казахский Ордена Трудового Красного Знамени Государственный Университет Им.С.М.Кирова filed Critical Казахский Ордена Трудового Красного Знамени Государственный Университет Им.С.М.Кирова
Priority to SU752178656A priority Critical patent/SU590750A1/en
Application granted granted Critical
Publication of SU590750A1 publication Critical patent/SU590750A1/en

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относитс  к области вычислительной техники и может быть использовано дл  решени  задач гармонического анализа, а также при численном решении дифференциальных уравнений в частных производных на сеточных моделируюш,их устройствах.The invention relates to the field of computer technology and can be used to solve problems of harmonic analysis, as well as in the numerical solution of partial differential equations on grid models, their devices.

Известно устройство дл  реализации быстрого преобразовани  Фурье (БПФ) 1, построенное с использованием регистров сдвига различной длины.A device is known for realizing a fast Fourier transform (FFT) 1 constructed using shift registers of various lengths.

Конструкци  этого устройства сложна.The design of this device is complicated.

Наиболее близким к изобретению по технической сущности и достигаемому положительному результату  вл етс  устройство дл  реализации быстрого преобразовани  Фурье 2, содержаш.ее блок хранени  и преобразовани  информации и блок управлени , причем первый, второй входы и выход блока хранени  и преобразовани  информации соединены соответственно с первым, вторым выходами и входом блока уиравлени .The closest to the invention to the technical essence and the achieved positive result is a device for realizing a fast Fourier transform 2, containing an information storage and conversion unit and a control unit, the first and second inputs and output of the storage and information converting unit the second output and the input of the coil unit.

Блок хранени  и преобразовани  информации в известном устройстве выполнен в виде узлов сложени  и умножени  на регистрах сдвига. В св зи с тем, что в основе работы такого устройства лежит принцип последовательной обработки информации, недостаток его состоит в том, что оно обладает относительно низкой скоростью вычислени , а также достаточно слабой УСТОЙЧИВОСТЬЮThe unit for storing and converting information in a known device is made in the form of addition and multiplication nodes on shift registers. Due to the fact that such a device is based on the principle of sequential processing of information, its disadvantage is that it has a relatively low computation speed and is also rather weak STABILITY

относительно малых начальных возмущений. Увеличение быстродействи  в известном устройстве может быть достигнуто за счет нспользовани  параллельных секций, что ведет к значительным конструктивным усложнени м и повышению стоимости устройства. Кроме того, цифровой способ обработки информации не позвол ет использовать известное устройство непосредственно в качестве процессоров дл  сеточных моделирующих устройств при решении уравнений в частных производных, сужа  тем самым функциональные возможности устройства.relatively small initial perturbations. The increase in speed in the known device can be achieved due to the use of parallel sections, which leads to significant structural complications and increase the cost of the device. In addition, the digital information processing method does not allow using the known device directly as processors for grid modeling devices when solving partial differential equations, thus reducing the functionality of the device.

Цель 113обретени  - повышение быстродействи .The goal of the acquisition is to increase speed.

Иоставленна  цель достигаетс  тем, что третий и четвертый выходы блока управлени  соединены с третьим и четвертым входами блока хранени  и преобразовани  информации , а блок хранени  и преобразовани  информации содержит узел входной пам ти , узел выходной пам ти, первый и второй аналоговые узлы преобразовани  Фурье, причем первый п второй выходы узла выходной пам ти соедииены с первыми входами соответственно первого и второго аналоговых узлов преобразовани  Фурье, вторые входы которых соединены со вторым входом блока, первый и второй входы узла выходной лам ти соединены соответственно с первым входом блока и входом устройства, выход которого соединен с выходом узла выходной пам ти , первые выходы первого и второго аналоговых узлов преобразовани  Фурье соединены соответственно с первым н вторым входами узла входной пам ти, третий и четвертый входы которого соединены соответственно с третьим и четвертым входами блока, а выход блока соединен со вторыми выходами первого и второго аналоговых узлов преобразовани  Фурье.The goal is achieved by the third and fourth outputs of the control unit connected to the third and fourth inputs of the information storage and conversion unit, and the information storage and conversion unit contains an input memory node, an output memory node, the first and second analog Fourier transform nodes, and The first and second outputs of the output memory node are connected to the first inputs of the first and second analog Fourier transform nodes, the second inputs of which are connected to the second input of the block, the first and second The inputs of the output light node are connected respectively to the first input of the block and the input of the device whose output is connected to the output of the output memory node; the first outputs of the first and second analog Fourier transform nodes are connected respectively to the first and second inputs of the input memory node, the third and fourth the inputs of which are connected respectively to the third and fourth inputs of the block, and the output of the block is connected to the second outputs of the first and second analog Fourier transform nodes.

Поставленна  цель достигаетс  тем, что блок управлени  содержит арифметико-логический узел, счетчик циклов, счетчик шагов, элемент И, коммутатор и цифро-аиалоговый преобразователь, причем первый и второй выходы арифметико-логического узла соединены соответственно со входом коммутатора и входом цифро-аналогового преобразовател , выходы которых соед1 нены соответственно с первым и вторым выходами блока, первый, второй, третий выходы счетчика циклов соединены соответственно с третьим выходом блока, с первым входом арифметикологического узла и с первым входом элемента И, первый, второй, третий выходы счетчика шагов соединены соответственно с четвертым выходом блока, со вторым входом арифметико-логического узла и со входом счетчика циклов, второй вход н выход элемента И соединены соответственно со входом блока и входом счетчика шагов.The goal is achieved by the fact that the control unit contains an arithmetic logic unit, a cycle counter, a step counter, an AND element, a switch and a digital-to-analog converter, the first and second outputs of the arithmetic logic node being connected to the input of the switch and the digital-analog converter, respectively whose outputs are connected respectively to the first and second outputs of the block, the first, second, third outputs of the cycle counter are connected respectively to the third output of the block, with the first input arithmetic About the node and the first input of the element I, the first, second, third outputs of the step counter are connected respectively to the fourth output of the block, to the second input of the arithmetic logic node and to the input of the cycle counter, the second input to the output of the And element are connected respectively to the input of the block and the input step counter.

На чертеже представлена блок-схема устройства .The drawing shows the block diagram of the device.

Устройство дл  реализации быстрого иреобразовани  Фурье содержит блок 1 хранени  и иреобразовани  информации со входами 2-5, входом 6,  вл ющимс  входом устройства , выходом 7,  вл юшнмс  выходо.м устройства, выходом 8, а также блок 9 управлени  со входом 10 и выходами , иричем блок хранени  и преобразовани  иифор мации содержит узел 15 входной пам ти со входами , узел 20 выходной пам ти со входами 21-23 и выходами 24-26, первый узел 27 аналогового преобразовател  Фурье со входами 28, 29 и выходами 30, 3:1, второй узел 32 аналогового преобразовател  Фурье со входами 33, 34 и выходами 35, 36, а блок управлени  содержит арифметико-логический узел 37 со входами 38, 39 и выходами 40, 41, коммутатор 42, цифро-аналоговый иреобразователь 43, счетчик 44 циклов со входом 45 и выходами , счетчик 49 шагов со входом 50 и выходом , элемент И 54 со входами 55, 56 и выходом 57.The device for implementing fast Fourier transform contains information storage and conversion unit 1 with inputs 2-5, input 6, which is the device input, output 7, is the device output us, output 8, and control unit 9 with input 10 and outputs Irychem, the storage and transformation unit consists of an input memory node 15 with inputs, an output memory node 20 with inputs 21-23 and outputs 24-26, a first node 27 of an analog Fourier converter with inputs 28, 29 and outputs 30, 3: 1, the second node 32 of the analog Fourier transducer with in Odes 33, 34 and outputs 35, 36, and the control unit contains arithmetic logic unit 37 with inputs 38, 39 and outputs 40, 41, switch 42, digital-to-analog converter 43, loop counter 44 with input 45 and outputs, counter 49 steps with input 50 and output, the element And 54 with inputs 55, 56 and output 57.

Устройство работает следующим образом.The device works as follows.

Перед началом иреобразоваии  в блоке 9 управлени  задаетс  размер преобразуемой информации (степень числа 2), через вход 6 устройства на в.ход 22 узла 20 выходкой пам ти записываетс  исходна  информаци .Before the start of transformation, in block 9 of the control, the size of the information to be converted is set (power of 2), through input 6 of the device to the inlet 22 of node 20, the original information is recorded with a memory output.

По сигналу «начало работы информаци  о текущем шаге и цикле быстрого преобразовани  Фурье из счетчиков 44 и 49 подаетс By the signal "start of operation, information on the current step and fast Fourier transform cycle from counters 44 and 49 is given

в узел 37, где фор.мируютс  номера двух  чеек узла 20 выходной иам ти, необходимых на данном шаге иреобразовани , а также аргументы тригонометрических функций в соответствии с алгоритмом быстрого нреобразовани  Фурье. Информаци  о номерах  чеек с выхода 40 узла 37 через коммутатор 42 подаетс  на вход 21 узла 20, в результате чего содержимое вызваниых  чеек через вы.ходыto node 37, where the numbers of the two cells of the node 20 of the output and them are needed at this transformation step, as well as the arguments of trigonometric functions in accordance with the Fourier fast transformation algorithm. Information about the cell numbers from the output 40 of the node 37 through the switch 42 is fed to the input 21 of the node 20, resulting in the contents of the calling cells through the outputs

24, 25 узл.а 20 подаетс  на первый вход 28 узла 27 и на вход 33 узла 32, на входы 29, 34 соответственно узлов 27 и 32, через цифроаналоговый нреобразователь 43 поступают аргументы тригонометрических фуикций. С24, 25 knots. 20 is supplied to the first input 28 of the node 27 and to the input 33 of the node 32, to the inputs 29, 34 respectively of the nodes 27 and 32, through the digital-to-analog converter 43 the arguments of trigonometric functions are received. WITH

выходов 30, 35 узлов 27, 32 информации, иреобразованна  в соответствии с алгоритмом быстрого преобразовани  Фурье, записываетс  по входам 16, 17 Е первые  чейки регистров узла 15 входной пам ти.outputs 30, 35 of information nodes 27, 32, and transformed in accordance with the fast Fourier transform algorithm, are recorded at inputs 16, 17 of the first cells of the registers of node 15 of the input memory.

С выходов 31, 36 узлов 27, 32 с выхода 8 блока / на вход 10 блока 9 подаетс  сигнал обратной св зи, который со входа 55 элемента И 54 подаетс  на,счетчик 49, увеличива  его содержимое на единицу. С выхода 51From the outputs 31, 36 of the nodes 27, 32 from the output 8 of the block / to the input 10 of the block 9, a feedback signal is fed, which from the input 55 of the element I 54 is fed to, the counter 49, increasing its contents by one. Exit 51

счетчика 7 через выход 14 блока 9 и вход 5 блока / в узел 15 поступает сигнал, в результате чего ко входам 16, 17 узла 15 подключаютс  уже вторые  чейки его регистров (то есть осуществл етс  сдвиг регистров па.м ти).the counter 7 through the output 14 of the block 9 and the input 5 of the block / to the node 15 receives a signal, as a result of which the second cells of its registers are connected to the inputs 16, 17 of the node 15 (i.e., the register registers are shifted).

Начинаетс  новый шаг быстрого преобразовани  Фурье.A new fast Fourier transform begins.

В случае переполиени  счетчика 49, означающего конец очередного цикла быстрого преобразовани  -Фурье, происходит сбросIn the event of overflow of the counter 49, signifying the end of the next fast Fourier transform cycle, a reset occurs.

счетчика 49, а сигнал иереполнени  с выхода 52 этого .счетчика идет на вход 45 счетчика 44, увеличива  его содержимое на едииицу. При этом с его вы.хода 46 через выход 12 блока 9 на вход 4 блока 1 и на вход 18 узлаcounter 49, and the signal from the output 52 of this counter goes to the input 45 of counter 44, increasing its content by the unit. At the same time, from its output 46 through output 12 of block 9 to input 4 of block 1 and to input 18 of the node

15 подаетс  сигнал перезаписи, в результате чего информаци  из регистров узла 15 входной иам ти нереписываетс  по входу 23 узла 20 в выходную пам ть. Начинаетс  новый цикл быстрого иреобразовани  Фурье.15, a rewrite signal is given, as a result of which information from the registers of the node 15 of the input and these types is not recorded at the input 23 of the node 20 into the output memory. A new fast Fourier transform cycle begins.

При переполнении счетчика 44, означающего конец быстрого преобразовани  Фурье, происходит сброс счетчика 44, а сигнал переполнени  с его .выхода 48 поступает иа вход 5S элемента И 54, в результате чегоWhen the counter 44 overflows, meaning the end of the fast Fourier transform, the counter 44 is reset, and the overflow signal from its output 48 enters the input 5S of the And 54 element, with the result that

разрываетс  цепь обратной св зи. Информаци  выводитс  из устройства.the feedback loop is broken. Information is output from the device.

В св зи с тем, что в данно.м устройстве проводитс  параллельна  обработка информации , серьезио возрастает скорость вычислеНИИ . При этом существенное повыщенне быстродействи  будет происходить на стадии вычислени  тригонометрических функций. Общее врем  вычислени  в каждом конкретном случае определ етс  спецификой задачи иIn connection with the fact that data processing is carried out in parallel in this device, the computational rate increases significantly. In this case, a significant increase in speed will occur at the stage of calculating trigonometric functions. The total calculation time in each case is determined by the specifics of the task and

уменьшаетс  в среднем в несколько раз по сравнению с исиользованием ЦВМ. Так как решающие элементы устройства - аналогового действи , то вычислительный процесс будет всегда устойчивым относительно малыхdecreases on average by several times compared to using a digital computer. Since the crucial elements of the device are analog action, the computational process will always be stable with respect to small

возмущений. Кроме того, предлагаемое устроиство можно использовать непосредственно (без вспомогательных элементов) в качестве приставки к счетным моделирующим устройствам при численном решении дифференциальных уравнений в частных производных.disturbances. In addition, the proposed device can be used directly (without auxiliary elements) as an attachment to counting simulators for the numerical solution of partial differential equations.

Claims (2)

Формула изобретени Invention Formula Устройство дл  реализации быстрого преобразовани  Фурье, содержащее блок хранени  и преобразовани  информации и блок управлени , причем первый, второй входы и выход блока хранени  и преобразовани  информации соединены соответственно с первым , вторым выходами и входом блока управлени , отличающеес  тем, что, с целью повыщени  быстродействи , третий и четвертый выходы блока управлени  соединены с третьим и четвертым входами блока хранени  и преобразовани  информации, а блок хранени  и преобразовани  информации содержит узел входной пам ти, узел выходной пам ти, первый и второй аналоговые узлы преобразовани  Фурье, причем первый, второй выходы узла выходной пам ти соединены с первыми входами соответственно первого и второго аналоговых узлов преобразовани  Фурье, вторые входы которых соединены со вторым входом блока, первый и второй входы узла выходной пам ти соединены соответственно с пер в входом блока н входом устройства, выход которого соединен с выходом узла выходной пам ти, первые выходы первого и второго аналоговых узлов преобразовани  Фурье соединены соответственно с первым и вторым входами узла входной пам ти, третий и четвертый входы которого соединены соответственно с третьим и четвертым входами блока, а выход блокаA device for realizing a fast Fourier transform comprising an information storage and conversion unit and a control unit, wherein the first, second inputs and output of the information storage and conversion unit are connected respectively to the first, second outputs and the input of the control unit, characterized in that in order to increase speed The third and fourth outputs of the control unit are connected to the third and fourth inputs of the information storage and conversion unit, and the information storage and conversion unit contains an input input node AM, output memory node, first and second analog Fourier transform nodes, the first and second outputs of the output memory node are connected to the first inputs of the first and second analog Fourier transform nodes, the second inputs of which are connected to the second input of the block, first and second the inputs of the output memory node are connected respectively to the pen in the input of the block and the input of the device, the output of which is connected to the output of the output memory node, the first outputs of the first and second analog Fourier transform nodes are connected to tvetstvenno with first and second inputs of the input node memory, third and fourth inputs which are respectively connected to third and fourth inputs of the block and the output block соединен со вторыми выходами первого и второго аналоговых узлов преобразовани  Фурье.connected to the second outputs of the first and second analog Fourier transform nodes. 2. Устройство но п. 1, отличающеес  тем, что блок управлени  содержит арифметико-логический узел, счетчик циклов, счетчик щагов, элемент И, ком1мутатор и цифро-аналоговый преобразователь, причем первый и второй выходы арифметико-логического узла соединены соответственно со входом коммутатора и входом цифро-аналогового преобразовател , выходы которых соединены соответственно с первым и вторым выходами блока, первый, второй, третий выходы счетчика циклов соединены соответственно с третьим выходом блока, с первым входом арифметикологического узла и с первым входом элемента И, первый, второй, третий выходы счетчика щагов соединены соответственно с четвертым выходом блока, со вторым входом арифметико-логического узла и со входом счетчика циклов, второй вход и выход элемента И соединены соответственно со входом блока и входом счетчика шагов.2. A device according to claim 1, characterized in that the control unit contains an arithmetic logic node, a cycle counter, a counter counter, an element AND, a switch and a digital-analog converter, the first and second outputs of the arithmetic logic node being connected respectively to the input of the switch and the input of the digital-analog converter, the outputs of which are connected respectively to the first and second outputs of the block, the first, second, third outputs of the cycle counter are connected respectively to the third output of the block, to the first input of the arithmeticological and the first input of the element And, the first, second, third outputs of the counter of the joints are connected respectively to the fourth output of the block, to the second input of the arithmetic logic unit and to the input of the loop counter, the second input and output of the element And are connected respectively to the input of the block and the input step counter. Источники информации, прин тые во внимание при экспертизе:Sources of information taken into account in the examination: 1.Патент США № 37883258, кл. 340-172. 5, 1974.1. US patent number 37883258, class. 340-172. 5, 1974. 2.АвторскоесвидетельствоСССР № 382091, кл. G 06 F 15/34, 1971.2. Authorship certificate USSR № 382091, cl. G 06 F 15/34, 1971.
SU752178656A 1975-10-03 1975-10-03 Device for effecting rapid fourier transformation SU590750A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752178656A SU590750A1 (en) 1975-10-03 1975-10-03 Device for effecting rapid fourier transformation

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752178656A SU590750A1 (en) 1975-10-03 1975-10-03 Device for effecting rapid fourier transformation

Publications (1)

Publication Number Publication Date
SU590750A1 true SU590750A1 (en) 1978-01-30

Family

ID=20633749

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752178656A SU590750A1 (en) 1975-10-03 1975-10-03 Device for effecting rapid fourier transformation

Country Status (1)

Country Link
SU (1) SU590750A1 (en)

Similar Documents

Publication Publication Date Title
JPH01265347A (en) Address generating device
US4860238A (en) Digital sine generator
SU590750A1 (en) Device for effecting rapid fourier transformation
SU691848A1 (en) Apparatus for computing fifth root
SU744600A1 (en) Polynomial values computing device
SU790000A1 (en) Device for analysis of large regulating networks
SU1596323A1 (en) Device for computing logarithmic function
US3022949A (en) Difunction computing elements
SU748270A1 (en) Digital meter of deviation of frequency from rating
SU736096A1 (en) Device for computing the root of k-th power
SU726529A1 (en) Probabilistic arrangement for dividing numbers
SU983707A1 (en) Elementary function computing device
SU600575A2 (en) Logarithming device
JPS5840769B2 (en) random number generator
SU691862A1 (en) Apparatus for computing logarithmic functions
SU1001101A1 (en) Device for distributing tasks for processors
SU881741A1 (en) Digital logarithmic converter
SU538361A1 (en) Square root extractor
SU746324A1 (en) Phase shift-to-digital code converter
SU1282120A1 (en) Device for calculating values of exponential functions
JPS5840421Y2 (en) Digital differential analyzer
SU922760A2 (en) Digital function generator
SU416705A1 (en)
SU710040A1 (en) Devider
SU525116A1 (en) Frequency integrator