SU572932A1 - Управл емый делитель частоты - Google Patents

Управл емый делитель частоты

Info

Publication number
SU572932A1
SU572932A1 SU7402058559A SU2058559A SU572932A1 SU 572932 A1 SU572932 A1 SU 572932A1 SU 7402058559 A SU7402058559 A SU 7402058559A SU 2058559 A SU2058559 A SU 2058559A SU 572932 A1 SU572932 A1 SU 572932A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
frequency divider
register
frequency
input
Prior art date
Application number
SU7402058559A
Other languages
English (en)
Inventor
Александр Иванович Прошин
Михаил Калманович Шмидов
Original Assignee
Proshin Aleksandr
Shmidov Mikhail K
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Proshin Aleksandr, Shmidov Mikhail K filed Critical Proshin Aleksandr
Priority to SU7402058559A priority Critical patent/SU572932A1/ru
Application granted granted Critical
Publication of SU572932A1 publication Critical patent/SU572932A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

тили 5-8 опознавани , группу элементов ИЛИ 9-12, регистр 13, группы элементов И 14-17 и 18-21, вычитатель 22, элементы 23, 24 совпадени  и шину 25 кода управлени .
Устройство работает следующим образом.
Импульсы с частотой, пропорциональной среднерасчетному значению регулируемого параметра, с входной шины 1 поступают на вход элемента ИЛИ 2 и триггеры счетчика 4. Импульсы с выходов счетчика 4, сдвинутые по времени относительно импульсов переноса триггеров, поступают на входы вентилей 5-8, на другие входы которых через элементы ИЛИ 9-12 поступает пр мой или инверсный код с триггеров регистра 13. Выбор подаваемого на вентили 5-8 кода управлени  осушествл етс  триггером старшего разр да регистра 13, выходы которого коммутируют элементы И 14-17 и 18-21.
В зависимости от того, в какую сторону измен етс  регулируемый параметр, измен етс  и код управлени , что вызывает срабатывание соответствуюш,их элементов И 14-17 и 18-21, а также элементов 23 и 24. Изменение кода, поступающего на вентили 5-8, вызывает изменение частоты следовани  импульсов на выходе элемента ИЛИ 3, плавно в сторону уменьшени  и увеличени  частоты относительно среднерасчетной. Уменьщение и увеличение частоты осуществл етс  пр мым и инверсным кодом. Тип кода определ етс  срабатыванием триггера старшего разр да регистра 13.
Если, например, регулируемый параметр меньше среднерасчетного, то с выхода триггера старшего разр да регистра 13 на элемент 24 подаетс  высокий потенциал, нри этом импульсы с элемента ИЛИ 3 через элемент 24 поступают на вычитающий вход вычислител  22.
Аналогично при изменении параметра в сторону увеличени  срабатывают элемент 23 и элемент ИЛИ 2, сдвинутые по времени импульсы поступают на суммирующий вход вычитател  22, где они суммируютс  с импульсами , следующими со среднерасчетной частотой следовани . Выходна  частота управл емого делител  частоты, поступающа  с выхода вычитател  22, равна
-/cp+(/C-)fep,
F - выходна  частота управл емого делител  частоты; /С - коэффициент делени ; /ср - среднерасчетна  частота следовани  импульсов.
Ф о р м у л а и 3 о б р е т е п и  
Управл емый делитель частоты, содержащий счетчик импульсов, выходы триггеров которого подключены к первым входам вентилей онознаванн , п элементы ИЛИ, при этом к
входной шнпе подключены вход счетчика импульсов и один из входов элемента ИЛИ, о тличающийс  тем, что, с целью расширени  функциональных возможностей, в него введены регистр, вычитатель, группы элементов И, грунна элементов ИЛИ, элементы совнадени  п дополнительный элемент ИЛИ, причем выходы вентилей опозпавани  соединены через дополнительный элемент ИЛИ с первыми входами элементов совпадени , выход первого из которых соединен непосредственно с вычитающим входом вычптател , а выход второго через элемент ИЛИ - с суммирующим входом вычнтател , второй вход первого элемента совпадени  подключен к инверсному
выходу триггера старщего разр да регистра и к первым входам элементов И первой группы, вторые входы которых соединены с инверсными выходами триггеров регистра, а второй вход второго элемента совнаденп  подключен
к пр мому выходу триггера старшего разр да регистра п к первым входам элементов И второй группы, вторые входы которых соединены с пр мыми выходами триггеров регистра, при этом выходы элементов И двух групп через
группу элементов ИЛИ соединены со вторыми входамп вентилей опознавани .
Источники информации, прин тые во внимание при экспертизе
1.И. В. Новицкий и др. Цифровые приборы с частотными датчиками, Л. «Энерги , 1970, с. 251.
2.Авторское свидетельство СССР № 399069, кл. И ОЗК 23/24, 1972.
SU7402058559A 1974-09-04 1974-09-04 Управл емый делитель частоты SU572932A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7402058559A SU572932A1 (ru) 1974-09-04 1974-09-04 Управл емый делитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7402058559A SU572932A1 (ru) 1974-09-04 1974-09-04 Управл емый делитель частоты

Publications (1)

Publication Number Publication Date
SU572932A1 true SU572932A1 (ru) 1977-09-15

Family

ID=20595568

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7402058559A SU572932A1 (ru) 1974-09-04 1974-09-04 Управл емый делитель частоты

Country Status (1)

Country Link
SU (1) SU572932A1 (ru)

Similar Documents

Publication Publication Date Title
GB1257066A (ru)
GB1474110A (en) Apparatus for setting a counter to a given initial count
US3488588A (en) Digital voltmeter
SU572932A1 (ru) Управл емый делитель частоты
US3763485A (en) Electric control system
US3327228A (en) Converters
SU718918A1 (ru) След ща цифрова декада
RU2031441C1 (ru) Генератор сигналов фабера - шаудера
SU721830A1 (ru) Врем -импульсное делительное устройство
RU2052891C1 (ru) Генератор пилообразного напряжения
SU676985A1 (ru) Устройство дл ввода информации
SU542338A1 (ru) Умножитель частоты следовани периодических импульсов
SU658566A1 (ru) Кусочно-линейный функциональный преобразователь
SU622121A1 (ru) Устройство дл перебора размещений
SU797076A1 (ru) Управл емый делитель частоты сле-дОВАНи иМпульСОВ
SU645284A1 (ru) Двоичный преобразлватель кодчастота
SU731598A1 (ru) Делитель частоты импульсов с измен емым коэффициентом делени
SU625206A1 (ru) Устройство дл контрол и регистрации результатов контрол
SU746324A1 (ru) Преобразователь сдвига фаз в цифровой код
SU648140A3 (ru) Устройство дл пересчета и гистерезиса в цифровых вольтметрах
SU377728A1 (ru) Цифровой пропорционально-интегральный
SU627469A1 (ru) Устройство дл отображени графической информации
SU898447A1 (ru) Устройство дл возведени в квадрат
SU421991A1 (ru)
SU590735A1 (ru) Устройство дл умножени