SU570056A1 - Device for test control of digital computor input out-put channels - Google Patents

Device for test control of digital computor input out-put channels

Info

Publication number
SU570056A1
SU570056A1 SU7602326669A SU2326669A SU570056A1 SU 570056 A1 SU570056 A1 SU 570056A1 SU 7602326669 A SU7602326669 A SU 7602326669A SU 2326669 A SU2326669 A SU 2326669A SU 570056 A1 SU570056 A1 SU 570056A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
command
address
mode
Prior art date
Application number
SU7602326669A
Other languages
Russian (ru)
Inventor
Владимир Андреевич Исаенко
Вадим Анатольевич Калиничев
Владимир Моисеевич Тафель
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU7602326669A priority Critical patent/SU570056A1/en
Application granted granted Critical
Publication of SU570056A1 publication Critical patent/SU570056A1/en

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Description

и третий входы которого под} лючены; соответственно к двум регистрам адреса и регистру данных, четвертый и п тый входы элемента ИЛИ соединены соответствен но с четвертым выходом блика управлени  и выходом блока формировани  байтов состо ни , выход регистра команд подключен к второму входу дешифратора команд, выход элемента ИЛИ (подключен к второму нходу блока сопр жени , группы входов и выходов котор&гр соединены с группами входов и выходов устройства. На чертеже приведена блок-схема предла гаемого устройства. Устройство дл  тестового контрол  каналов ввода-вывода цифро . вой вычнспителыюй машины содержит блок сопр жени  1, регистры адреса 2 и 3, регистры команд 4 и 5, дешифратор команд в| блок управлени  7, элемент ИЛИ 8, блок 9формировани  байтов состо ни , блок 10формировани  данных, регистр данньгх 11 Устройство работает следующим образом . Дл  тестового контрол  каналов вводавывода ЦВМ устройство реализует три типа команд: команды управлени , команды заДани  состо ни  и команды обмена. Команды управлени  используютс  , /ш  присвоени  устройству его адреса в систем ( дл  проверки мультиплексного режима ему присваиваютс  два адреса) и программного перевода устройства из режима опознани  любого адреса в режим опознани  двух адресов, предварительно присвоенных : ему программой. В режиме опознани  любого ад реса устройство блокирует вьщачу сигналов выборки внешним устройствам системы. В этом режиме производитс  полна  проверка каналов по всем адресам перед вьшолнением основных программ. Затем, с помощью команд управлени  устройству присваиваютс  два фиксированных адреса, после чего оно переводитс  в режим опознани  двух адресйв. В этом режиме устройство блокирует выдачу сигналов выборки внешним устройствам системы только в случае идентификации адреса от канала и адреса устройства . При этом возможна проверка каналов/ ввода-вывода параллельно с решением основных программ В режиме-разделени  времени . Команды задани  состо ни используютс  дл  программного перевода устройства в состо ни  Зан то, Внимание , и т.п. дл  последующей проверки работоспособности каналов с внешними устройствами в таких : состо ни х. Команды обмена, кроме направлени  пере дачи, определ ют режим обмена (монопольный или мультиплексный) и услови  окончани  обмена, в зависимости от которых блок 9формировани  байтов состо ни  вырабатывает определенный байт состо ни , передаваемый затем в канал. В процесса выборки устройства код коман|ды тест-программы запоминаетс  в регистре команд 4. Дешифратор команд 6 осуществл ет расшифровку кода ; команд. Блок управлени  7 в зависимости от управл юшлх сигналов от канала и кода команды организует обмен информацией и управл ющими сигналами с ЦВМ. В монопольном режиме ввод данных в ЦВМ производитс  как в виде отдельных байтов, так и в виде массива произвольной длины. При работе в режиме Ввод байта тест-программа организует предварительный вывод байта в регистр данных 11, а затем его ввод .. в ЦВМчерез элемент ИЛИ 8. Ввод массива в ЦВМ производитс  из регистра данных 11с помощью блока 10формировани  данньгх, который осуществл ет формирование ..информации путем последовательного добавлени  +1 к коду байта,предварительно вьшеденного из ЦВМ в регистр данных 11, и формировани  контрольного разр да. В мультиплексном режиме обмен данными с ЦВМ производитс  следующим образом . По управл ющим сигналам из канала выбираетс  устройство по первому адресу. Код команды и адрес запоминаютс  соответственно в регистре команд 4 и регистре адреса 2. Блок управлени  7, определив начало мультиплексного режима, орга- . низует ожидание выборки устройства по . .i второму адресу. К одкоманды и адрес-при второй выборке запоминаютс  соответственно в регистрах команд 5 и адреса 3. После этого блок управлени  7 организует обмен в к ультиплексном режиме, производ  имитацию поочередного выхода на св зь первого   второго абонентов. За сеанс св зи с первым абонентом производитс  вьшод из ЦВМ одного байта на регистр данных 11, ас вторым - ввод этого байта в ЦВМ. Размер массива передаваемой информации при этом определ етс  ЦВМ, В мультиплексном режиме может производитьс  конуроль выполнени  команд трех типов. При передаче из ЦВМ сигнала окончани  блок 9 формировани  байта состо ни  в зависимости от кода команды вырабатывает байт состо ни , передаваемый затем в канал . При этом контролируетс  работоспособность канала при обработке различных: байтов состо ни  внешних устройств. Таким образомi устройство дл  тестового контрол  позвол ет имитировать работу в оперативномрежиме двух абонентов, подключенных: к разным каналам ввода-вывода, одновремеино с работой основных: програшл и по тесту, задаваемому ЦВМ. 1 ормупа из об р е т в н и   Устройство дл  тестового контрол  каналов ввода-вьгоода цифровой вычислительной машины, содержащее блок сопр жени , первый вход и выход которого соединены соответственно с первым выходом и входом лока управлени , регистр команд, подключен ный выходом к первому входу дешифратора команд, выход которого св зан с вторым вх iflOM блока управ вни ,бл1окформировани  дан- ных св занный входом с вторым выхо- . дом блока управлени  и выходом-с первым входом регистра данных, ьхрд которого соединен с входом; регистра 1соманд и вторым в ходом Г блока сопр жени ;, о т л и чаюш е е с   тем, что, с целью расширени  функциональных возможностей путем обесие чени  оперативного контрол  одновременно нескольких каналов при выполнении основныхand the third inputs of which are connected; respectively, the four address registers and the data register, the fourth and fifth inputs of the OR element are connected respectively to the fourth output of the control glare and the output of the state byte shaping unit, the output of the command register is connected to the second input of the command decoder, the output of the OR element (connected to the second output The interface block, the input and output groups of which & g are connected to the input and output groups of the device.The drawing shows a block diagram of the proposed device.The device for test control of input / output channels is digital The second computer contains the interface block 1, the address registers 2 and 3, the command registers 4 and 5, the command decoder to the | control unit 7, the OR element 8, the state byte shaping unit, the data shaping unit, the data register 11 The device is working as follows: For test control of the input / output channels of a digital computer, the device implements three types of commands: control commands, status commands and exchange commands.The control commands are used to assign the device address to the device in systems (to test the multiplexed mode) y are assigned two addresses) and software translation device mode to identify any address in the identification mode two address previously assigned to: he program. In the identification mode of any address, the device blocks the sampling signals from external devices of the system. In this mode, a full channel check is performed at all addresses before executing the main programs. Then, using the control commands, two fixed addresses are assigned to the device, after which it is transferred to the two addressy mode. In this mode, the device blocks the output of sampling signals to external devices of the system only in case of identifying the address from the channel and the device address. In this case, it is possible to check channels / I / O in parallel with the solution of the main programs In time-sharing mode. State job commands are used to programmatically translate a device into a busy, attention, and the like. for subsequent testing of the operability of channels with external devices in the following conditions. The exchange commands, in addition to the transfer direction, determine the exchange mode (exclusive or multiplex) and the end of exchange conditions, depending on which the status byte generation unit generates a certain status byte, then transmitted to the channel. In the device sampling process, the command code of the test program is stored in the command register 4. The command decoder 6 decrypts the code; teams. The control unit 7, depending on the control signals from the channel and command code, organizes the exchange of information and control signals with a digital computer. In the exclusive mode, data entry into a digital computer is carried out both in the form of individual bytes and in the form of an array of arbitrary length. When operating in the Byte input mode, the test program organizes a preliminary byte output to the data register 11, and then it is entered. Into the digital computer via the OR element 8. The array is entered into the digital computer by data register 11 using the data forming unit 10, which performs the formation of information by successively adding +1 to the byte code previously entered from the digital computer in data register 11, and generating a check bit. In multiplex mode, data exchange with a digital computer is performed as follows. On control signals, the device is selected from the channel at the first address. The command code and address are stored respectively in command register 4 and address register 2. Control unit 7, determining the beginning of multiplex mode, org-. It waits for the device to fetch by. .i second address. The one command and the address when the second sample is stored in the command registers 5 and address 3, respectively. Thereafter, the control unit 7 organizes the exchange to the multiplex mode, simulating the serial output of the connection of the first second subscribers. During a session with the first subscriber, the output from the digital computer of one byte to the data register 11 is made, and the second to the input of this byte in the digital computer. The size of the transmitted information array is determined by the digital computer. In multiplex mode, there can be performed a command execution of three types of commands. When transmitting the termination signal from the digital computer, the state byte generation unit 9, depending on the command code, generates a status byte, which is then transmitted to the channel. At the same time, the channel performance is monitored when processing various: bytes of the state of external devices. Thus, the test control device allows you to simulate the operation in the online mode of two subscribers connected to different I / O channels, simultaneously with the work of the main ones: program and according to the test specified by the digital computer. A device for testing the input and output channels of a digital computer, containing a interface unit, the first input and output of which are connected respectively to the first output and the control location input, the command register connected by the output to the first to the input of the command decoder, the output of which is connected with the second inl iflOM of the control unit, the blocking of data associated with the input to the second output. the house of the control unit and the output with the first input of the data register, which is connected to the input; the register of the 1st command and the second in the course of the G block of the conjugation;, it’s about that, in order to expand the functionality by means of operational control of several channels simultaneously when performing the main

rnn-t 114 ft-t программ, в него введены два регистра адреса и регистр команд, входы которых соединены с вторым выходом блока сопр жени , блок формировани  байтов состо ни , св занный входом с третьим выходом блока управлени , и элемент ИЛИ, первый, второй н третий аходы которого подключены соответ ственно к выходам, двух регистров адреса и регистру данных четвертый и п тый входы элемента ИЛИ соединены соответственно с о четвертым выходом блока управлени  йП ыходом блока формировани  байтов состо ни , выход регистра команд подключен к второму :нходу дешифратора команд, выход элемента ;ИЛИ подключен к второму входу блока сопр жени , группы входов и выходов которого по числу каналов ввода -вывода соединены с группами I входов и выходов устройства. , Источники информации, прин тые во внимание при экспертизе. : i . Авторское свидетельство СССР №7246158, М.кл.ООб. Р(11/О4, 1967. 2. АЬторское свидетельство СССР № 415662, М. 06 Г 11/04, 1§72.rnn-t 114 ft-t programs, it includes two address registers and a command register, the inputs of which are connected to the second output of the interface unit, the state byte generation unit associated with the input to the third output of the control unit, and the OR element, the first the second and third passes of which are connected respectively to the outputs, the two address registers and the data register, the fourth and fifth inputs of the OR element are connected respectively to the fourth output of the control unit and the output of the state byte generation unit, the output of the command register is connected to the second : Nhodu decoder commands output element, OR is connected to the second input of the interface unit, input group and which deduces on the number of input channels are connected to the outputs of groups I inputs and outputs of the device. , Sources of information taken into account in the examination. : i. USSR Author's Certificate No. 7246158, M.kl.Oeb. R (11 / O4, 1967. 2. USSR author's certificate No. 415662, M. 06 G 11/04, 1§72.

SU7602326669A 1976-01-23 1976-01-23 Device for test control of digital computor input out-put channels SU570056A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602326669A SU570056A1 (en) 1976-01-23 1976-01-23 Device for test control of digital computor input out-put channels

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602326669A SU570056A1 (en) 1976-01-23 1976-01-23 Device for test control of digital computor input out-put channels

Publications (1)

Publication Number Publication Date
SU570056A1 true SU570056A1 (en) 1977-08-25

Family

ID=20649642

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602326669A SU570056A1 (en) 1976-01-23 1976-01-23 Device for test control of digital computor input out-put channels

Country Status (1)

Country Link
SU (1) SU570056A1 (en)

Similar Documents

Publication Publication Date Title
US3763474A (en) Program activated computer diagnostic system
US4137562A (en) Data acquisition from multiple sources
SU570056A1 (en) Device for test control of digital computor input out-put channels
SU693365A1 (en) Subscriber simulator
SU750474A1 (en) Interface
SU1550524A1 (en) Device for interfacing processor and external unit
SU809139A2 (en) Interface device
SU960788A1 (en) Data output device
SU860044A2 (en) Multiplexor channel
SU911498A2 (en) Microprogramme interface
SU1049892A1 (en) Data input/output channel
SU526875A1 (en) Device input information
SU1256036A1 (en) Microprogram multiplexor channel
SU1111197A1 (en) Device for displaying graphic information
SU1539787A1 (en) Multichannel processor-to-subscribers interface
SU1305699A2 (en) Interface for linking electronic computer with peripheral equipment
SU991403A1 (en) Two-computer complex exchange device
SU781805A1 (en) Interface
SU1019427A1 (en) Digital computer interface device
SU1037235A1 (en) Channel-to-channel adapter
SU690487A1 (en) Information storing and processing device
SU1305693A2 (en) Microprogram multiplexor channel
SU551803A1 (en) Device for coding signals
SU1179356A1 (en) Information input-output device
SU934464A1 (en) Multiplexor channel