SU559244A1 - Device to control wiring diagrams - Google Patents

Device to control wiring diagrams

Info

Publication number
SU559244A1
SU559244A1 SU2156696A SU2156696A SU559244A1 SU 559244 A1 SU559244 A1 SU 559244A1 SU 2156696 A SU2156696 A SU 2156696A SU 2156696 A SU2156696 A SU 2156696A SU 559244 A1 SU559244 A1 SU 559244A1
Authority
SU
USSR - Soviet Union
Prior art keywords
block
control
unit
blocks
inputs
Prior art date
Application number
SU2156696A
Other languages
Russian (ru)
Inventor
Виктор Дмитриевич Бурлаков
Вячеслав Викторович Елисеев
Владимир Георгиевич Петренко
Михаил Иванович Фролин
Станислав Борисович Цакоев
Original Assignee
Рязанский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Институт filed Critical Рязанский Радиотехнический Институт
Priority to SU2156696A priority Critical patent/SU559244A1/en
Application granted granted Critical
Publication of SU559244A1 publication Critical patent/SU559244A1/en

Links

Landscapes

  • Logic Circuits (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МОНТАЖНЫХ СХЕМ(54) DEVICE FOR THE CONTROL OF INSTALLATION DIAGRAMS

Изобретение относитс  к области автоматического контрол  и может быть использовано дл  проверки монтажных схем радиоэлектронной аппаратуры. Известны устройства дл  проверки монтажа , содержащие комл утатор, соединенный с входами контролируемого элекгромонтажа входами блока программы, с блоком измв рений и одним полюсом источника питани  Недостатками таких устройств  вл ютс  большое врем  контрол , невозможность самопроверки , что снижает достоверность результатов контрол , невозможность автоматической регистрации адресов неисправносте монтажной схемы, сложность подготовки и смены программы проверки. Известно также устройство дл  проверки монтажа, содержащее блок ввода информации соединрплый с входами блока перфорации и блока предварительной обработки, два коммутатора , управл ющие входы которых соединены с выходами соответствующих блоков управлени , выходы коммутаторов соединены с входами блока анализа, выход которого соединен с первым входом блока печати 2. Недостатками этого устройства  вл ютс  большое врем  проверки монтажных схем и низка  достоверность результатов контрол . Целью изобретени   вл етс  повышение быстродействи  и достоверности контрол . Это  остигаегс  тем, что в устройство введены два блока оперативной пам ти, блок распределени  информации и узел фо{ мироваии  управл ющего сигнала, выход которого соединен с входом второго коммутатора , а вход - с первым выходом блока предварительной обработки и входом блока распределени  информации, выход которого соединен с первыми входами блоков управлени  коммутаторами и блоком оперативной пам ти, вторые входы блоков оперативной пам ти соединены со вторым выходом блока предварительной обработки, выходы блоков оперативной пам ти соединены со вторыми входами соответствующих блоков управлени  коммутаторами и с информационными входами блока печрти, который соединен двусторонней св зью с блоком ввода информа-The invention relates to the field of automatic control and can be used to check the wiring diagrams of electronic equipment. Known installation checkers are known that contain a com- puter connected to controlled electrical inputs by program block inputs, a measuring unit and one pole of a power source. The disadvantages of such devices are a lot of control time, inability to self-test, which reduces the accuracy of control results, inability to automatically register addresses the malfunction of the wiring diagram, the complexity of preparing and changing the test program. It is also known a device for checking the assembly, which contains a block for entering information from the perforation block and a preprocessing block, two switches, the control inputs of which are connected to the outputs of the corresponding control blocks, the outputs of the switches are connected to the inputs of the analysis block, the output of which is connected to the first input of the block Print 2. The disadvantages of this device are the long time to check the wiring diagrams and the low reliability of the control results. The aim of the invention is to increase the speed and reliability of the control. This is due to the fact that two blocks of RAM, an information distribution block and a control signal {phoneline} node, whose output is connected to the input of the second switch, and an input to the first output of the preprocessing block and an input of the information distribution block, output which is connected to the first inputs of the switch control units and the RAM block, the second inputs of the RAM blocks are connected to the second output of the preprocessing block, the outputs of the RAM blocks connected to the second inputs of the corresponding switch control units and to the information inputs of the print unit, which is connected by two-way communication with the information input unit

ПИИ, одноименные информационные входы коммутаторов объединены и соединены с. входами устройства.FDI, the same information inputs of the switches are combined and connected with. device inputs.

На чертеже приведена функциональна  схема устройства.The drawing shows a functional diagram of the device.

В устройство входит блок 1 ввода информации , блок 2. предварительной обработки, блок 3 перфорации, блок 4 распределени  информации, блок 5 оперативной пам ти канала управлени  первым коммутатором, блок в оперативной пам ти канала управлени  вторым коммутатором, блок 7 печати, узелThe device includes an information input unit 1, a preprocessing unit 2., a perforation unit 3, an information distribution unit 4, a control channel main memory unit 5 of the first switch, a second control unit memory block of the second switch channel, a printing unit 7, a node

8формировани  управл ющего сигнала, блок8 formation of the control signal block

9управлени  первым коммутатором, блок9 control the first switch block

10управлени  вторым коммутатором, блок 10 control second switch block

11анализа, первый коммутатор 12 и второй коммутатор 13.11, the first switch 12 and the second switch 13.

Устройство работает следующим образом. .Блок 1 ввода информации подключен к блоку 2 предварительной обработки, блоку 3 перфорации и блоку 7 печати. На эти блоки поступают кодовые комбинации, соответствующие программе контрол , блок 2 св зан с блоками 6 i оперативной пам ти, на которые поступают кодовые комбинации адресов кбнтрьлируемых точек, ис блоком 4 распределени  информации. Кроме того, блок 2 управл ет работой узла 8 формировани  управл ющего сигнала. Вход блока 4 распределени  информации подключен к первым (управл ющим ) входам блоков 5 и 6. Сигналы, поступающие на эти входы, разрещают за пись информации в блоки оперативной пам ти . Блок 4 подключен к блокам 9 и 1О. Этим обеспечиваетс  включение коммутаторов после полного обновлени  информации в блоках оперативной пам ти. Выходы блоков 5 и 6 соединены через блоки 9 и 10 с ул равл ющими входами коммутаторов 12 и 13. Дополнительно с выходов блоков оперативной пам ти кодовые комбинации поступают на информационные входы блока 7 печати . По управл ющим входам блок 7 подключен к блоку 11, который вьщает команду на печать, и блоку 1. Эта св зь обеспечивает прекращение ввода программы на врем  регистрации неисправности. Выходы коммутаторов 12 и 13 подключены к блоку 11 анализа, а выход узла 8 - к управл ющему входу коммутатора 13. Эта св зь обеспечивает подключение выбранных кодов коммутатора 13 к входу блока 11 анализа.The device works as follows. The information input unit 1 is connected to the preprocessing unit 2, the perforation unit 3 and the printing unit 7. These blocks receive code combinations corresponding to the control program, block 2 is associated with blocks 6 i of the operating memory, to which code combinations of addresses of controllable points are received, is used by block 4 of information distribution. In addition, unit 2 controls the operation of the control signal generation unit 8. The input of information distribution unit 4 is connected to the first (control) inputs of blocks 5 and 6. Signals arriving at these inputs allow writing information to the memory blocks. Block 4 is connected to blocks 9 and 1O. This ensures the inclusion of switches after a complete update of information in the blocks of RAM. The outputs of blocks 5 and 6 are connected through blocks 9 and 10 to the equalizing inputs of switches 12 and 13. In addition, from the outputs of blocks of RAM, code combinations arrive at the information inputs of print block 7. On the control inputs, block 7 is connected to block 11, which issues a print command, and block 1. This link ensures that the program is stopped while the fault is being recorded. The outputs of the switches 12 and 13 are connected to the analysis unit 11, and the output of the node 8 to the control input of the switch 13. This connection connects the selected codes of the switch 13 to the input of the analysis unit 11.

В исходном состо нии сигналы с блока 4 распределени  информации на блоки 5, 6, 9 и Ю не поступают. Блоки 9 и 10 выключены . Узел 8 формировани  управл ющего сигнала выдает нулевой уровень напр жени . В результате в исходном состо нии бло . ки коммутации выключены и все входы устройства контрол  монтажных схем отключ(ны от блока 11 анализа.In the initial state, signals from information distribution block 4 are not received at blocks 5, 6, 9, and 10. Blocks 9 and 10 are turned off. The control signal generation unit 8 outputs a zero voltage level. As a result, in the initial state of the block. Switching kits are turned off and all inputs of the control device for wiring diagrams are disconnected (from the analysis block 11).

Устройство может работать в режиме конрол  монтажных схем, режиме самоконтрол  и режиме подготовки программы контрол . Контроль монтажной схемы осуществл етс  в два этапа. На первом эТапе производитс  проверка исправности цепей, предусмотренных монтажной схемой. Дл  этого контролируетс  величина сопротивлени  между двум  точками, принадлежащими провер емому проводнику. Проводник считаетс  исправным , если его сопротивление не превыщает заданного значени . Программа каждой контрольной операции вьщаетс  блоком 1 и поступает на блок 2 предварительной обработки . На первом этапе проверки монтажной схемы она содержит кодовую комбинат ПИЮ начЕша проверочной операции, котора  дополнительно несет информацию об этапе проверки, код адреса первЪй контролируемой точки, код адресавторой контролируемой точки, код окончани  проверочной операции.The device can operate in the control circuit of the wiring diagrams, the self-control mode and the preparation mode of the control program. Wiring inspection is carried out in two stages. The first step is to check the health of the circuits provided by the wiring diagram. For this, the resistance between two points belonging to the conductor under test is monitored. A conductor is considered to be intact if its resistance does not exceed the specified value. The program of each control operation is entered by block 1 and fed to preprocessing block 2. At the first stage of the verification of the wiring diagram, it contains the code complex of the PCU for the verification operation, which additionally carries information about the verification stage, the address code of the first controlled point, the address code of the second controlled point, the end code of the verification operation.

После расщифровки кодовой комбинации начала проверочной операции блок 2 управл ющим сигналом включает блок 4 распределени  инф(5рмации. Узел 8 формировани  управл ющего сигнала на этом этапе не работает .After deciphering the code combination of the beginning of the verification operation, the control signal block 2 turns on the inf distribution block 4 (5 times). The control signal generation unit 8 does not work at this stage.

Первый информационный сигнал - код адреса первой контролируемой точки через блок 2 предварительной обработки поступает на информационные входы блоков 5 и 6. Он подаетс  на управл ющий вход оперативного блока пам ти 5, обеспечива  запись Кода первого адреса.The first information signal, the address code of the first controlled point, through the preprocessing unit 2, enters the information inputs of blocks 5 and 6. It is fed to the control input of the operational memory block 5, ensuring the recording of the code of the first address.

В момент прихода второго информационного сигнала - кода адреса второй контролируемой точки блок 4 вьщает разрешающий сигнал на управл ющий вход блока 6 и код второго адреса записываетс  во второй оперативный блок пам ти 6.At the moment of arrival of the second information signal — the code of the address of the second controlled point, block 4 inserts the enable signal at the control input of block 6 and the code of the second address is recorded in the second operative memory block 6.

Сигнал разрещени  записи поступает также на блоки 9 и 10 управлени  коммутаторами . Под действием этого сигнала в соответствии с кодом, записанным в блок 5, блок 9 включает коммутатор 12 и перва  контролируема  точка, принадлежаща  провер емому проводнику, подключаетс  к первому входу блока анализа. В соответствии с кодом, записанным в блок 6, блок 0 включает коммутатор 13, в результате втора  точка контролируемого проводника будет подключена ко второму входу блока 11.The write enable signal also enters the switch control blocks 9 and 10. Under the action of this signal, in accordance with the code recorded in block 5, block 9 switches on switch 12 and the first controlled point belonging to the conductor being tested is connected to the first input of the analysis block. In accordance with the code recorded in block 6, block 0 turns on switch 13, as a result, the second point of the monitored conductor will be connected to the second input of block 11.

Claims (2)

1.Авторское свидетельство СССР N 377777, М.Кл . G Об F 11/О4, 17.04.73.1. Author's certificate of the USSR N 377777, M. Kl. G About F 11 / О4, 04.17.73. 2.Авторское свидетельство № 404056, M.Kл Gf 05 В 23/02. 26.10.73 .2. Certificate of authorship No. 404056, M.Kl Gf 05 B 23/02. 10.26.73 ЮYU 4-J4-j /3/ 3
SU2156696A 1975-07-17 1975-07-17 Device to control wiring diagrams SU559244A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2156696A SU559244A1 (en) 1975-07-17 1975-07-17 Device to control wiring diagrams

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2156696A SU559244A1 (en) 1975-07-17 1975-07-17 Device to control wiring diagrams

Publications (1)

Publication Number Publication Date
SU559244A1 true SU559244A1 (en) 1977-05-25

Family

ID=20626759

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2156696A SU559244A1 (en) 1975-07-17 1975-07-17 Device to control wiring diagrams

Country Status (1)

Country Link
SU (1) SU559244A1 (en)

Similar Documents

Publication Publication Date Title
US4130794A (en) Methods and means for identifying and testing circuit connections
SU559244A1 (en) Device to control wiring diagrams
GB2085600A (en) Switching equipment usable in a testing apparatus
US3054560A (en) Computer test and change-over circuit
GB1122472A (en) Systems for testing components of logic circuits
SU646280A2 (en) Arragement for checking microelectronic logic circuits
SU700844A1 (en) Device for automatic checking wiring correctness
SU631845A1 (en) Electric circuit testing arrangement
SU578628A1 (en) Arrangement for testing disconnected lines of electric circuitry
SU1654823A1 (en) Device for testing digital units
JPH09505187A (en) Electrical switching assembly
SU1018062A1 (en) Device for checking wired circuits
SU1014062A1 (en) Device for testing operability of relay protection unit
SU805264A1 (en) Device for locating faulty logacal module in a discrete control system
SU920747A1 (en) Wiring lay-out testing device
SU777847A2 (en) Device for testing apparatus having keyboard or push-buttons
SU503189A1 (en) Device to verify the electrical installation
CA1197322A (en) Apparatus for the dynamic in-circuit testing of electronic digital circuit elements
JPH0745029Y2 (en) IC test equipment
GB1498672A (en) Monitoring device for a signal transmission system
SU808997A1 (en) Device for monitoring separate circuits of an electric wiring
SU921112A1 (en) Switching device
SU824082A1 (en) Device for electric wiring checking
SU1237487A1 (en) Device for checking wiring of train wires
SU963058A2 (en) Device for clock pulse supply of telemechanic system