Claims (3)
На входы коммутатора 14 поступают сигналы с триггера 8 (дл стандартной чересстрочной развертки - это триггер полей разложени ), со счетчика строк 9 и с шин элементов символа 10 при считывании с блока пам ти 7. Сигналом,размер l, поступающим по шинам 11, коммутатор 14 подключает; на вход первого (младшего) разр да дешифратора строк 15 сигнал с триггера 8, иа вход второго разр да дешифр тора строк 15 сигналс первого разр да счетчика строк 9, на вход третьего разр да дешифратора строк 15 сигнал со второго разр да счетчика строк 9 и т. д. При этом на выходе дешифратора строк 15 последовательно возбуждаютс сигналы поступающие по шинам строк 16, в нечетном поле разложени 1, 3, 5, .,, Р -1 строки, в четном поле разложени 2,4,6... Р строки, IP - количество строк разложени символа по вертикали, в данном слу чае счетное число ), Блок формировани кодов элементов символа 5 обеспечивает последовательное обращение к одним и тем же адресам блока пам ти 7 при считьшании с него информации на всех Р строках разложени символа дл каждой строки отображени символов размера 1 и последовательное обращение к каждой строке отображени символов в каждом поле разложени . В соответствии с выбранной строкой разложени символа и кодом символа, поступающим по щинам 12, со знакогенератора 17 на сдвиговый регистр 19 параллельно выводитс поэлементное разложение символа на определенной строке. На сдвиговом регистре 19 также запоминаютс коды цвета, ркости и мигани дл управлени выходным видеосигналом. На сдвиговый региср 19 с генератора синхронизирующих импульсов 6 через управл емый делитель частоты 18 по сигналу размер 1, поступающему по щинам 11, пода- ютс сигналы частоты сдвига, соответствую щие частоте поэлементного разложени символа по горизонтали. С выхода сдвигового регистра 19 видеосигнал поступает на теле визионный приемник 2О. При увеличении линейных размеров символа в 2 раза отображение символа разбиваетс на два этана. На первом этапе символ выводитс на экран, начина со знакоместа К . Сигналом размер 2 коммутатор 14 подключает: на вход первого разр да дешифратора строк 15 сигнал с первого разр да счетчика строк 9, на вход второго разр да дешифратора строк 15 сигнал со второго разр да счетчи строк 9 и т. д., за исключением старшего разр да дешифратора строк 15,на вход кото рого коммутатор 14 подключает сигнал, поступающий по шинам 10 и сформированный в соответствии с таблицей. При этом на выходе дешифратора строк 15 последовательно возбуждаютс сигналы, поступающие по шинам строк 16, в нечетно полеразложени 1, 2, 3, ... Р /2 строки; в четном поле разложени 1, 2, 3, ...р/2 строки. На втором этапе символ вьшодитс на экран, начина со знакоместа К + С со строки Р /2+1 разложени символа до строки Р в каждом попе разложени . Таким образом , кажда строка разложени символа повтор етс дважды. Увеличение линейных размеров символа в 2 раза по горизонтали происходит с помощью управл емого делите л частоты 18, на выходе которого по сигналу размер 2, поступающему по щинам 11 вдвое снижаетс частота, подаваема на сдвиговый регистр 19. Аналогичным образом происходит увеличение линейных размеров символа в 4 или в 8 раз с той лишь разницей, что коммутатор 14 подключает на вход двух старших разр дов или трех старших разр дов дешифратора строк 15 си налы, поступающие по шинам 10 и сформир ванные в соответствии с таблицей. При это на одну строку отображени символов разера 1 выводитс Р /4 или Р /8 строк азложени символа по вертикали и частота, осту-пающа на сдвиговьп : регистр 19 сниаетс в 4 или 8 раз соответственно. В данном устройстве нет ограничений а размер символов, расположенных на одой строке развертки телевизионного приемика . Таким образом, расширены функциональые возможности устройства и увеличено оличество отображаемых символов различых размеров. Формула изобретени Устройство отображени информации на экране телевизионного приемника, содержащее последовательно соединенные блок пам ти , знакогенератор, сдвиговый регистр, подключенный к телевизионному приемнику, генератор синхронизирующих импульсов, св занный с триггером и счетчиком строк, и дешифратэр строк, подключенный к знакогенератору , о.тли чающеес тем, что, с целью расширени области применени устройства путем увеличени количества отображаемых символов разлггчных размеров , в него введены блок формировани кодов элементов символа, коммутатор и управл емый делитель частоты, причем коммутатор св зан с триггером, счетчиком строк, блоком пам ти и дешифратором строк, управл емый делитель частоты соединен с генератором синхронизирующих импульсов, блоком пам ти и сдвиговым регистром, а блок формировани кодов элементов символа подключен к генератору синхронизирующих импульсов и блоку пам ти. Источники информации, прин тые во внимание при экспертизе: 1.Патент США № 3,701.-988, кл. 340-324А, 1972 г. The inputs of switch 14 receive signals from trigger 8 (for standard interlaced scanning, this is a trigger of decomposition fields), from line counter 9 and from buses of symbol elements 10 when read from memory 7. Signal, size l, coming through buses 11, switch 14 connects; to the input of the first (minor) bit of the row decoder 15 signal from trigger 8, and the second bit input of the row decoder 15 signal from the first bit of row counter 9, to the third discharge input of the row decoder 15 signal from the second bit of row counter 9 and etc. At the same time, at the output of the decoder of lines 15, signals arriving on the buses of lines 16 are sequentially excited, in an odd decomposition field 1, 3, 5,. P lines, IP - the number of lines of the expansion of the character vertically, in this case the countable number), Block forms Animated codes of symbol elements 5 provide sequential access to the same addresses of memory block 7 when reading information from it on all P lines of a symbol decomposition for each line of displaying characters of size 1 and consecutively referring to each line of displaying characters in each decomposition field. In accordance with the selected character decomposition string and the character code entered by women 12, from the character generator 17 to the shift register 19, element-by-element decomposition of the character on a specific line is output in parallel. The shift register 19 also stores codes for color, brightness and blinking to control the output video signal. The shift register 19 of the generator of synchronizing pulses 6, using a controlled frequency divider 18, a signal of size 1, arriving to the server 11, receives signals of the shift frequency corresponding to the frequency of element-wise decomposition of the symbol horizontally. From the output of the shift register 19, the video signal is received on the body of the vision receiver 2O. When the linear size of a symbol is increased by a factor of 2, the display of the symbol is divided into two ethanes. In the first stage, the symbol is displayed on the screen, starting with the familiarity K. By signal size 2, switch 14 connects: to the input of the first bit of the row decoder 15, the signal from the first bit of row counter 9, to the input of the second bit of row decoder 15, the signal from the second bit of row count 9, etc., except for the higher bit Yes, the decoder of lines 15, to the input of which the switch 14 connects the signal arriving on buses 10 and formed in accordance with the table. At the same time, at the output of the decoder of the lines 15, the signals arriving along the buses of the lines 16 are sequentially excited into odd semicomplications 1, 2, 3, ... P / 2 lines; in the even decomposition field 1, 2, 3, ... p / 2 lines. In the second stage, the symbol is displayed on the screen, starting with familiarity K + C from the row P / 2 + 1 decomposition of the symbol to the row P in each boot decomposition. Thus, each character decomposition line is repeated twice. An increase in the linear dimensions of a symbol by 2 times horizontally occurs with the help of a controlled frequency division 18, at the output of which the signal size 2 arrives at 11, the frequency applied to the shift register 19 is halved. Similarly, the linear dimensions of the character increase 4 or 8 times with the only difference that switch 14 connects to the input of two high-order bits or three high-order bits of a line decoder 15 signals arriving via bus 10 and formed in accordance with the table. In this case, the G / 4 or P / 8 lines of the character decomposition on the vertical and the frequency stop at the shift: the register 19 is reduced by 4 or 8 times, respectively, is displayed on one line of the display of the characters of G1. In this device there are no restrictions and the size of the symbols located on one line of the television receiver sweep. Thus, the functional capabilities of the device are expanded and the number of displayed characters of different sizes is increased. Claims An information display device on a television receiver screen comprising a memory unit connected in series, a character generator, a shift register connected to a television receiver, a clock generator associated with a trigger and a line counter, and a row interpreter connected to a character generator o. that, in order to expand the field of application of the device by increasing the number of displayed characters of varying sizes, a code generation unit is introduced into it symbol elements, a switch and a controlled frequency divider, the switch is connected to a trigger, a line counter, a memory unit and a line decoder, a controlled frequency divider is connected to a clock generator, a memory block and a shift register, and the symbol element codes are connected to the clock generator and the memory unit. Sources of information taken into account in the examination: 1. US Patent No. 3,701.-988, cl. 340-324А, 1972
2.Картер Г. Мразек Д. Новый принцип построени знакогенератора. Электроника пер. с англ., 197О., № 9, стр. 23-27. 2. Carter G. Mrazek D. A new principle for the construction of a character generator. Electronics per. from English, 197О., № 9, pp. 23-27.
3.Патент США № 3.659.283. кл. 340-324А, 1972 г. (прототип).3. US patent number 3.659.283. cl. 340-324А, 1972 (prototype).