SU532177A1 - Frame sync device - Google Patents

Frame sync device

Info

Publication number
SU532177A1
SU532177A1 SU1781174A SU1781174A SU532177A1 SU 532177 A1 SU532177 A1 SU 532177A1 SU 1781174 A SU1781174 A SU 1781174A SU 1781174 A SU1781174 A SU 1781174A SU 532177 A1 SU532177 A1 SU 532177A1
Authority
SU
USSR - Soviet Union
Prior art keywords
subframe
register
inputs
unit
output
Prior art date
Application number
SU1781174A
Other languages
Russian (ru)
Inventor
Алмаз Жамалиевич Курмаев
Олег Дмитриевич Комиссаров
Анатолий Михайлович Михайлов
Лев Семенович Гельбштейн
Александр Ильич Козлов
Николай Анатольевич Карговский
Original Assignee
Предприятие П/Я А-3759
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3759 filed Critical Предприятие П/Я А-3759
Priority to SU1781174A priority Critical patent/SU532177A1/en
Application granted granted Critical
Publication of SU532177A1 publication Critical patent/SU532177A1/en

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

(54) УСТРОЙСТВО КАДРОВОЙ СИНХРОНИЗАЦИИ(54) DEVICE FOR PERSONNEL SYNCHRONIZATION

10 субкадра черезблок 11 восстановлени  импульсов и блок 12 задержки, причем на второй вход блока 11 восстановлени  импульсов поданы сдвигающие импульсы 7.10 subframe through the pulse recovery unit 11 and the delay unit 12, the shift inputs 7 being fed to the second input of the pulse recovery unit 11.

Раздельные выходы регистра 10 субкадра соединены с соответствующими входами третьего блока 13 сравнени , остальные раздельные входы которого подключены к источнику 14 эталонного кода субкадра, а выход - к третьей пороговой схеме 15.The separate outputs of the register 10 of the subframe are connected to the corresponding inputs of the third comparison unit 13, the remaining separate inputs of which are connected to the source 14 of the reference code of the subframe, and the output to the third threshold circuit 15.

Выход второй пороговой схемы 9 соединен с вторым входом регистра 10 субкадра через ключевой блок 16, второй вход которого подключен к выходу блока 11 восстановлени  импульсов через блок 17 формировани  импульсов .The output of the second threshold circuit 9 is connected to the second input of the register 10 of the subframe via a key block 16, the second input of which is connected to the output of the pulse recovery unit 11 via the pulse generation unit 17.

Устройство работает следующим образом.The device works as follows.

Групповой видеосигнал 6, содержащими в потоке информационных символов га-разр диые кодовые синхропосылки, поступает на  -разр дный регистр 1, управл емый импульсами 7 символьной частоты. Содержимое регистра 1 на каждом такте символьной частоты сравниваетс  на блоках 2 и 3 сравнени  с эталонами источников 4 и 5 основного и вспомогательного кодов кадровой синхронизации. При обнаружении кодов синхронизации на выходах пороговых схем 8 и 9 по вл ютс  импульсы .The group video signal 6, containing in the stream of information symbols, ha-bit code sync parcels, is fed to the -bit register 1, controlled by the pulses 7 of the symbol frequency. The contents of register 1 on each clock of the symbol frequency are compared on blocks 2 and 3 of comparison with the standards of sources 4 and 5 of the main and auxiliary frame synchronization codes. Upon detection of synchronization codes, pulses appear at the outputs of threshold circuits 8 and 9.

Блок 11 восстановлени  импульсов служит дл  проверки по частоте следовани  и защиты от кратковременных пропаданий импульсов с выхода первой пороговой схемы 8. Выходные импульсы блока 11 могут быть непосредственно использованы дл  обеспечени  кадровой синхронизации, кроме того, они используютс  дл  стробировани  -по времени выходных импульсов с второй пороговой схемы 9. Стробирование производитс  с помощью ключевого блока 16, управл емого сигналами с выхода блока 17 формировани  импульсов.The pulse recovery unit 11 serves to check the following frequency and protect against short-term pulse drops from the output of the first threshold circuit 8. The output pulses of the block 11 can be directly used to provide frame synchronization, in addition, they are used for gating the output pulses with the second the threshold circuit 9. Gating is performed using a key block 16 controlled by signals from the output of the pulse shaping unit 17.

Таким образом, существенно повышаетс  веро тность правильного обнаружени  вспомогательного кода и, следовательно, обеспечиваетс  повышенна  надежность обнаружени  кода синхронизации субкадра.Thus, the probability of correct detection of the auxiliary code is greatly increased and, therefore, the detection reliability of the subframe synchronization code is enhanced.

Формирование кода синхронизации субкадров осуществл етс  в Л -разр дном регистре 10 по сигналу с выхода ключевого блока 16. Работой регистра 10 субкадра управл ют задержанные импульсы основной кадровой синхронизации с блока 11. Выход регистра 10 св зан с блоком 13, осуществл ющим сравнение прин того кода субкадра с эталонным Л-разр дным кодом источника 14 и выдачу на «пороговую схему 15 импульсов синхронизации субкадров телеметрического сообщени .The synchronization code of subframes is generated in L-bit register 10 by the signal from the output of the key block 16. The register 10 of the subframe is controlled by the delayed pulses of the main frame synchronization from block 11. The output of register 10 is associated with block 13, which compares received the subframe code with the reference L-bit source code 14 and issuing to the "threshold circuit 15 synchronization pulses of the telemetric message subframes.

Claims (1)

Формула изобретени Invention Formula Устройство кадровой синхронизации, содержащее регистр, раздельные выходы которого соединены с соответствующими входами первого и второго блоков сравнени , подключенных остальными входами к соответствующим выходам источников основного и вспомогательного кодов кадровой синхронизации, при этом на два раздельных входа регистра поданы групповой видеосигнал и сдвигающие импульсы символьной частоты, а выходы блоков сравнени  соединены с входами первой и второй пороговых схем, причем выход первой пороговой схемы соединен с одним из входов регистра субкадра через блок восстановлени  импульсов, на второй вход которого поданы сдвигающие импульсы, и блок задержки, при этом раздельные выходы регистра субкадра соединены с соответствующими входами третьего блока сравнени , остальные раздельные входы которого подключены к источнику эталонного кода субкадра, а выход - к третьей пороговой схеме, отличающеес  тем, что, с целью сокращени  времени вхождени  в синхронизм по частоте субкадров, выход второй пороговой схемы соединен с вторым входом регистра субкадра через ключе{зой блок, второй вход которого подключен к выходу блока восстановлени  импульсов через .блок формировани  импульсов.A frame synchronization device containing a register, the separate outputs of which are connected to the corresponding inputs of the first and second comparison blocks, connected by other inputs to the corresponding outputs of the main and auxiliary frame synchronization source codes, and a group video signal and shift pulses of the symbol frequency are fed to two separate register inputs, and the outputs of the comparison units are connected to the inputs of the first and second threshold circuits, with the output of the first threshold circuit being connected to one of the inlets One of the subframe register's records is through a pulse recovery unit, the second input of which is fed with shift pulses, and a delay unit, with the separate outputs of the subframe register connected to the corresponding inputs of the third comparison unit, the remaining separate inputs of which are connected to the source code of the subframe, and the third the threshold circuit, characterized in that, in order to reduce the time taken to synchronize the subframe frequency, the output of the second threshold circuit is connected to the second input of the subframe register via a key { A second unit, the second input of which is connected to the output of a pulse recovery unit via a pulse shaping unit.
SU1781174A 1972-05-04 1972-05-04 Frame sync device SU532177A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1781174A SU532177A1 (en) 1972-05-04 1972-05-04 Frame sync device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1781174A SU532177A1 (en) 1972-05-04 1972-05-04 Frame sync device

Publications (1)

Publication Number Publication Date
SU532177A1 true SU532177A1 (en) 1976-10-15

Family

ID=20513170

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1781174A SU532177A1 (en) 1972-05-04 1972-05-04 Frame sync device

Country Status (1)

Country Link
SU (1) SU532177A1 (en)

Similar Documents

Publication Publication Date Title
US3766316A (en) Frame synchronization detector
GB1415821A (en) Bivalent-signal transmission system
KR840004282A (en) Synchronous circuit
ES391155A1 (en) Frame synchronization system
US3247491A (en) Synchronizing pulse generator
ES374194A1 (en) A rapid frame synchronization system
SU532177A1 (en) Frame sync device
SE9301327L (en) Reference signal composed of clock signal and synchronization signal, synchronization device and method, etc. reference signal
US3177472A (en) Data conversion system
US3588709A (en) Synchronous timing system having failure detection feature
SU554639A1 (en) Frame sync device
US3764987A (en) Method of and apparatus for code detection
SU578669A1 (en) Device for cyclic synchronization in digital data transmission systems
SU1615893A1 (en) Serial to parallel code converter
SU510797A1 (en) Cycle sync device
RU1795557C (en) Serial-to-parallel code converter
SU1674232A1 (en) Digital magnetic recorder
JPS5750313A (en) Synchronizing circuit of digital signal reproducer
SU966895A1 (en) Device for decoding spatial-time code
KR880008541A (en) Synchronous Pattern Detection Circuit
SU640438A1 (en) Digital signal synchronizing arrangement
SU412669A1 (en)
SU798904A2 (en) Device for reading-out information from punched cards
SU1541785A1 (en) Device for cycle synchronization and information decoding
SU1683006A1 (en) Device for dividing by two serial codes of "gold" proportion