SU522836A3 - Система пространственной коммутации с временным делением - Google Patents

Система пространственной коммутации с временным делением

Info

Publication number
SU522836A3
SU522836A3 SU1930304A SU1930304A SU522836A3 SU 522836 A3 SU522836 A3 SU 522836A3 SU 1930304 A SU1930304 A SU 1930304A SU 1930304 A SU1930304 A SU 1930304A SU 522836 A3 SU522836 A3 SU 522836A3
Authority
SU
USSR - Soviet Union
Prior art keywords
register
address
node
spatial
input
Prior art date
Application number
SU1930304A
Other languages
English (en)
Inventor
Регнир Альберт
Пауль Лагер Жан
Original Assignee
Интернэшнл Стандард Электрик Корпорейшн (Фирма)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Интернэшнл Стандард Электрик Корпорейшн (Фирма) filed Critical Интернэшнл Стандард Электрик Корпорейшн (Фирма)
Application granted granted Critical
Publication of SU522836A3 publication Critical patent/SU522836A3/ru

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/06Time-space-time switching

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Machine Translation (AREA)

Claims (2)

  1. Система пространственной коммутации с временным делением содержит N входных временных блоков 1-1...,1-N, соединенны через пространственный коммутатор 2, сос то щий из трех последовательно соединенных ступеней 2-1, 2-2, 2-3, включающих в себ  регистры 2-1-1, 2-2-1, 2-3-1 ивь формационно-адресные и адресации 2-1-2, 2-2-2, 2-3-2 и выходные регистры 3-13-N-1 с N выходными временными блокам 3-1...,3-N, а также компьютер 4 и задающий генератор 5. Каждый входной времен ной блок 1-1..., 1-N включает в себ  узе 1-1-1 nai/iHTH речи, выход которого соединен с входом информационного регистра 1-1-2, а его выходы  вл ютс  выходами входного врюменного блока 1-1, а входы с выходом элемента ИЛИ 1-1-3, один вхо которого соединен с выходом узла 1-1-4 временного делени , а другой вход - через регистр 1-1-5 управлени  с выходом узла 1-1-6 па.м ти управлени , который св зан с компьютером 4, причем упом нутые регистры входного временного блока 1-1 и пространственного коммутатора 2, а также узел 1-1-6 пам ти управлени  св заны с задшощим генератором 5; каждый входной блок 1-1, 1-N временного делени  содержит узел 1-1-7 пространственно-адресной пам ти, входы которого подключены к компьютеру 4, а выходы - к входам регистра 1-1-8 пространственного адреса, соответстг5ующие выходы которого соединены с вх дами регистра 2-1-2 адресации первой ступени 2-1 пространственного коммутатора 2, а остальные выходы соединены с входами информационно-адресного регистра 2-1-1 первой 2-1 ступени пространственного коммутатора 2, s входы информационно-адресных регистров 2-2-1, 2-3-1 и регистров 2-2-2, 2-3-2 последующих ступеней 2-2 и 2-3 пространственного ком MjTaTopa 2 о&ьединены соответственно. Узел 1-1-7 простракственно-адресной пам ти имеет число столбцов, равное числу и :с пространственного адреса, и число р дов , равное числу групп проб речи. Система работает следующим образом. Каждый узел па|у1 уи речи 1-1-1..., 1- N -1 содержит образец информации, который записываетс  узлом 1-1-4 временного делени , а также адрес, записываемый узлом пам ти управлени  1-1-6 от компью тера 4, Указанные адреса последовательно считываютс  из узла 1-1-6 импульсами генератора 5. Узел пам ти 1-1-1 и узел пам ти 1-1-6, имеют регистры 1-1-2 и 1-1-5, которые выдают информацию при поступлении на их управл ющий вход тактовых импульсов от генератора 5. Адрес, считанный из пам ти 1-1-6 передаетс  на вход регистра 1-1-5 и далее в узел паь-ш- ти 1-1-1. Информаци , содержаша с  в узле простракственно-адресной цамктк 1--1,7, передаетс  через регистр 1-1-8 на вхо;: коммутатора 2 н далее на вход выходного блока 3-1.,,, 3- М . Передача информации осуществл етс  через кроссовые пугк. 2-1-3, 2-1-4, 2-2-3. , 2-3-3. 2-3-4 ступеней 2-1, 2-2, 2-3 пространственного коммутатора 2, Адреса указанных кроссовых точек запкса5 ы в узле пам ти 1-1-7, который непосредственно св зан с узлом пак--1 ти речи 1-1-1 и содержит необходим ю адресную информацию дл  кроссовых точек 2-1-3, 2-1-4, 2-2-3, 2-2-4, 2-3-3, 2-3-4. Образец речи, записанный в информационном регистре 1-1-2, и адреса кроссовых точек, записанные в регистре 1-1-8 списьгааютс  при поступлении тактовых импульсов от генератора 5. Адрес первой кроссовой точки 2-1-3 передаетс  в регистр адресации 2-1-2, а адреса кроссовых точед ступеней 2--2   2-3 передаютс  в регистр . В следующий момент времени, когда образец речм находитс  в регистре 1-J--2, возбуждаетс  перва  кроссов   точка 2-1-3, а адреса других кроссовых точек передаютс  в регистр 2-1-1. В след ющий момент времени образец речи передаетс  Е регистр 2-1-1, а адреса других кроссовых точек - через кроссовую точку 2-1-3 в регистр 2-2-1. В дальнейшем адреса других кроссовых точек передаготс  через кроссовую точку 2-2-3, а образец речи записываетс  в регистр 2-2-1. В следующий момент времени образец речи передаетс  через кроссовую точку 2-2-3 Б регистр 2-3-1, при этом возбуждаетс  кроссова  точка 2-3-4 и подготавливает цепь передачи дл  образца речи в регистр 3 Ы -1. Далее образец речи передаетс  от регистра 3- N -1 к выходному регистру выходного временного блока 3- Ы , Формула изобретени  1. Система пространственной коммутации с временным делением, содержаща  N входных временных блоков, соединенных через пространственный коммутатор, состо щий из трех последовательно соединенных ступеней, включающий в себ  регистры информационно-адресные и адресации и выходные регистры с N выходными временными блоками, а такжэ компьютер и задающий генератор, при этом каждый входной времешюй блок включает в себ  узел пам 1и речи, выход которого сое л ен со входом информационного регистра, Быхо. которого
     вл ютс  выходами входного временного блока, а входы с выходами элемента ИЛИ один вход которого соединен с выходом узла временного делени , а другой вход через регистр управпени -с выходом узла пам ти управлеки , который св зан с компьютером , причем упом нутые регистры входного временного блока и пространственного коммутатора, а также узел пам ти управлени  св заны с задающим генератором, о тличающа с  тем, что, с целью передачи информации в течение периода времени более длительного, чем тактовый икн тервал временного делени , в каждый входной блок временного делени  введен узел пространственно-адресной пам ти, входы которого подключены к компьютеру, а выходы: - к входам регистра пространственного адреса, соответствующие выходы которого соединены с входами регистра адресации первой ступени пространственного KOMxiyтатора , а остальные выходы соедикеиы с входами информационно-адресного регистра первой ступени пространственного комдлтатора , а входы информационно-адресных регистров и регистров адресации последующих ступеней пространственного коммутатора объединены соответственно.
  2. 2. Система по п. 1, отличающа с  тем, что узел пространственно-адресной имеет число столбцов, равное числу бит пространственного адреса, и число р дов, равное rpyim проб речи.
SU1930304A 1972-06-01 1973-05-31 Система пространственной коммутации с временным делением SU522836A3 (ru)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
FR7219696A FR2188923A5 (ru) 1972-06-01 1972-06-01

Publications (1)

Publication Number Publication Date
SU522836A3 true SU522836A3 (ru) 1976-07-25

Family

ID=9099515

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1930304A SU522836A3 (ru) 1972-06-01 1973-05-31 Система пространственной коммутации с временным делением

Country Status (12)

Country Link
JP (1) JPS5528465B2 (ru)
AU (1) AU5641073A (ru)
BE (1) BE800223R (ru)
CA (1) CA1003086A (ru)
CH (1) CH582978A5 (ru)
DE (1) DE2327375C2 (ru)
ES (1) ES415463A1 (ru)
FR (1) FR2188923A5 (ru)
IT (1) IT987986B (ru)
NL (1) NL7307602A (ru)
PL (1) PL91051B1 (ru)
SU (1) SU522836A3 (ru)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5394111A (en) * 1977-01-28 1978-08-17 Hitachi Ltd Time-division highway switch module
FR2423943A1 (fr) * 1978-04-21 1979-11-16 Materiel Telephonique Reseau de connexion temporel pour centre de commutation local
GB2188813B (en) * 1986-04-01 1990-03-14 Stc Plc Switching network

Also Published As

Publication number Publication date
JPS4967506A (ru) 1974-07-01
JPS5528465B2 (ru) 1980-07-28
ES415463A1 (es) 1976-02-16
NL7307602A (ru) 1973-12-04
CH582978A5 (ru) 1976-12-15
DE2327375A1 (de) 1973-12-13
PL91051B1 (ru) 1977-02-28
BE800223R (fr) 1973-11-30
CA1003086A (en) 1977-01-04
IT987986B (it) 1975-03-20
FR2188923A5 (ru) 1974-01-18
DE2327375C2 (de) 1982-04-29
AU5641073A (en) 1974-12-05

Similar Documents

Publication Publication Date Title
SU522836A3 (ru) Система пространственной коммутации с временным делением
US3052872A (en) Information storage device
JPS56120226A (en) Pulse generator
ES416521A1 (es) Procedimiento y sistema de tratamiento de informaciones queprovienen de un numero importante de equipos terminales de transmision de informaciones.
SU708367A1 (ru) Устройство дл моделировани сетевых графиков
SU898409A1 (ru) Распределитель импульсов
SU1070560A1 (ru) Устройство дл моделировани сетевых графов
RU2319192C2 (ru) Устройство для построения программируемых цифровых микропроцессорных систем
SU1401462A1 (ru) Устройство дл контрол логических блоков
SU1164720A1 (ru) Ассоциативный матричный процессор
SU736170A1 (ru) Программируемое запоминающее устройство
SU447845A1 (ru) Делитель частоты на потенциальных элементах
SU1406739A1 (ru) Генератор псевдослучайных последовательностей
SU1208582A1 (ru) Устройство дл записи информации в оперативную пам ть
SU446057A1 (ru) Устройство дл выбора перестановок из результата решени производ щей функции
SU879594A1 (ru) Устройство дл моделировани графов
SU656208A1 (ru) Кольцевое распределительное устройство
SU634263A1 (ru) Устройство дл ввода информации от дискретных датчиков
SU1481852A1 (ru) Буферное запоминающее устройство
SU643865A1 (ru) Устройство дл решени неравенств
SU636634A2 (ru) Устройство дл моделировани сетевых графиков
SU363977A1 (ru)
SU559395A1 (ru) Счетчик с посто нным числом единиц в коде
SU515314A1 (ru) Определитель линии вызывающего абонента в автоматической коммутационной системе
SU1173402A1 (ru) Генератор чисел