SU474808A1 - Device for reducing redundancy of information - Google Patents
Device for reducing redundancy of informationInfo
- Publication number
- SU474808A1 SU474808A1 SU1835429A SU1835429A SU474808A1 SU 474808 A1 SU474808 A1 SU 474808A1 SU 1835429 A SU1835429 A SU 1835429A SU 1835429 A SU1835429 A SU 1835429A SU 474808 A1 SU474808 A1 SU 474808A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- information
- output
- inputs
- reducing redundancy
- input
- Prior art date
Links
Landscapes
- Detection And Prevention Of Errors In Transmission (AREA)
Description
лении и того факта, что в каждом разр де может быть записано «1 или «О. Значение существенной выборки определ етс по состо нию разр дов двоичного числа, которые подключены ко входам элемента 2 «И. Еслн во всех этих разр дах записаны «1, то на выходе элемента 2 «И будет код «1, который поступает на первый вход блока 4 сравнени и на второй вход блока 5 сравнени . Если хот бы в одном из разр дов, подключенных на вход элемента 2 «И будет «О, то на его выходе будет код «О.the fact that in each category can be written “1 or“ O. The value of a substantial sample is determined by the state of the binary number bits that are connected to the inputs of element 2 "I. If in all these bits the "1" is written, then the output of element 2 "And there will be code" 1, which is fed to the first input of the comparison unit 4 and to the second input of the comparison unit 5. If at least in one of the bits connected to the input of element 2 "And it will be" O, then its output will be the code "O.
На выходах блоков 4 и 5 сигнал «1 по вл етс только в том случае, если па их первые входы поступает сигнал «1, а па вторые входы - сигнал «О.At the outputs of blocks 4 and 5, the signal "1 appears only if the signal" 1 arrives at their first inputs, and the signal "O" arrives at the second inputs.
Таким образом, на выходе элемента 6 «ИЛИ сигнал «1 по вл етс не только в случае перехода выходного сигнала элемента 2 «И от «О к «1, но и в случае перехода от «1 к «О. При этом происходит передача кода, хран щегос в буферном запоминающем блоке 7 в канал св зи. В случае отсутстви сигнала «1 на выходе элемента 6 «ИЛИ происходит стирание кода, хран щегос в блоке 7.Thus, the output of element 6 "OR signal" 1 appears not only in the case of transition of the output signal of element 2 "AND from" O to "1, but also in the case of transition from" 1 to "O. In this case, the code stored in the buffer storage unit 7 is transmitted to the communication channel. In the case of the absence of the signal "1 at the output of element 6" OR, the code stored in block 7 is erased.
И р е д м е т изобретени And the invention
Устройство дл сокращени избыточности информации, содержащее коммутатор, информационные входы которого подключены ко входам устройства и выходу блока оперативной пам ти, а управл ющий вход коммутатора - к выходу элемента входы которого соединены с первыми выходами коммутатора , второй и третий выходы которого подключены, соответственно, ко входу блока оперативной пам ти и первому входу первого блока срав 1ени , второй вход которого соединен с выходом элемента «И, и буферныйA device for reducing the redundancy of information containing a switch, the information inputs of which are connected to the inputs of the device and the output of the RAM block, and the control input of the switch to the output of the element whose inputs are connected to the first outputs of the switch, the second and third outputs of which are connected respectively to the input of the RAM block and the first input of the first block of comparison, the second input of which is connected to the output of the “AND” element and the buffer
запоминаюп1ий блок, выход которого св зан с выходо.м устройства, отличающеес тем, что, с целью расширени области применени устройства, оно содержит элемент «ИЛИ и второй блок сравнени , первый и второй входы которого нодключены, соответственно, ко второму и первому входа .м первого блока сравнени , входы элемента «ИЛИ соединены с выходами первого и второго блоков сравнени , а выход элементаA memory unit whose output is connected to a device output, characterized in that, in order to expand the field of application of the device, it contains an OR element and a second comparison unit, the first and second inputs of which are connected, respectively, to the second and first inputs. m of the first unit of comparison, the inputs of the element OR are connected to the outputs of the first and second blocks of the comparison, and the output of the element
«ИЛИ подключен к управл ющему входу буферного запоминающего блока.“OR is connected to the control input of the buffer storage unit.
iUiU
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1835429A SU474808A1 (en) | 1972-10-04 | 1972-10-04 | Device for reducing redundancy of information |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1835429A SU474808A1 (en) | 1972-10-04 | 1972-10-04 | Device for reducing redundancy of information |
Publications (1)
Publication Number | Publication Date |
---|---|
SU474808A1 true SU474808A1 (en) | 1975-06-25 |
Family
ID=20528982
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1835429A SU474808A1 (en) | 1972-10-04 | 1972-10-04 | Device for reducing redundancy of information |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU474808A1 (en) |
-
1972
- 1972-10-04 SU SU1835429A patent/SU474808A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1398367A (en) | Data processing systems | |
KR850006746A (en) | Programmable read memory device and memory system using same | |
KR840005958A (en) | Aligner of digital transmission system | |
KR850003619A (en) | Digital protective relay | |
GB1105582A (en) | Information processing systems | |
KR900018793A (en) | Control data generating device of sorting device | |
SU474808A1 (en) | Device for reducing redundancy of information | |
KR840001410A (en) | Programmable Logic Units | |
KR840002780A (en) | Pages Receiver | |
GB923770A (en) | Data storage system | |
GB981296A (en) | Improvements in or relating to digital registers | |
JPS55134442A (en) | Data transfer unit | |
GB1119002A (en) | Data processors | |
KR850008561A (en) | Semiconductor Lead Only Memory Device | |
SU497729A1 (en) | Device for majority decoding of binary codes | |
SU1564633A1 (en) | Device for addressing immediate-access memory | |
SU486316A1 (en) | Data sorting device | |
SU663113A1 (en) | Binary counter | |
SU427379A1 (en) | BUFFER STORAGE DEVICE | |
SU494768A1 (en) | Permanent storage device | |
SU503297A1 (en) | Recirculation memory | |
SU765878A1 (en) | Long-time memory | |
SU932615A1 (en) | Switching device | |
SU382147A1 (en) | ZAPOL \ OTHER DEVICE | |
SU377886A1 (en) | MEMORY DEVICE |