SU445144A1 - Преобразователь двоичного кода во временной интервал - Google Patents

Преобразователь двоичного кода во временной интервал

Info

Publication number
SU445144A1
SU445144A1 SU1832457A SU1832457A SU445144A1 SU 445144 A1 SU445144 A1 SU 445144A1 SU 1832457 A SU1832457 A SU 1832457A SU 1832457 A SU1832457 A SU 1832457A SU 445144 A1 SU445144 A1 SU 445144A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
reference frequency
counter
additional
circuit
Prior art date
Application number
SU1832457A
Other languages
English (en)
Inventor
Василий Саввич Костенко
Петр Дмитриевич Глушко
Карл Павлович Василь
Игорь Александрович Ястребов
Original Assignee
Предприятие П/Я А-7240
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7240 filed Critical Предприятие П/Я А-7240
Priority to SU1832457A priority Critical patent/SU445144A1/ru
Application granted granted Critical
Publication of SU445144A1 publication Critical patent/SU445144A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Description

I Изобретение может примен тьс  в устройствах преобразован 1  и кодировани  информации вычислительно-управл ющих и 1Гнформационных комплексов.
Известные преобразователи двоичного кода во временной интервал построены по принципу считывани  обратного кода, записанного в соответствующие разр ды двоичного счетчика . Точность такого преобразовател  при достаточно большом количестве разр дов счетчика определ етс  в основном временем переноса единицы младшего разр да в старший
Дл  повышени  точности в преобразовател х код-врем  примен ют счетчики со сквозным переносом, что значительно усложн ет схему, снижает ее надежность, а точность преобразовани  ограничиваетс  при этом суммарным временем естественной задержки на нескольких элементах схемы.
Цель изобретени  - упрощение схемы устройства, повышение его
надежности и увелинение точности преобразовани .
В предлагаемом преобразователе двоичного кода во временной ин 5 тервал цель достигаетс  заменой счетчика со сквозным переносом более простым счетчиком с, поразр дным переносом и выдаче /У + 1-го импульса тактовой частоты на выход
0 устройства в качестве импульса конца временного интервала после предварительной подготовки схем устройства по /V -му импульсу тактовой частоты.
5 На чертеже дана схема предлагаемого преобразовател  двоичного кода во временной интервал. Преобразователь состоит из ключа 1, схемы совпадени  2, счетчика 3, генератора 4 эталонной частоты, схемы сравнени  5, первой дополнительной схемы совпадени  б, дополнительного ключа 7, второй дополнительной схемы совпадени  8 и элемента задержки 9. j Началу формировани  временно-
го интервала предшествует запись в определенные разр ды счетчика кода, обратного преобразуемому коду . момент поступлени  импульса разрешени  преобразовани  соответствует началу временного интервала , При этом открываетс  ключ I, и через схему совпадени  2 на вход счетчика 3 поступают импульсы заполнени  с генератора 4 эталонной частоты. .
После прохождени  А-го импульса эталонной частоты все триггеры счетчика 3 устанавливаютс  в состо ние I, при этом схема сравнени  5 формирует сигнал , поступающий на вход первой дополнительной схемы совпадени  6
На второй вход первой дополнительной схемы совпадени  6 подаютс  импульсы с генератора 4 эталонной частоты. В момент совпа дени  этих сигналов дополнительный ключ 7 открываетс  и разрешает прохождение на выход устройства через вторую дополнительную, схему совпадени  8 следуюш,его//+1 го импульса эталонной частоты в качестве импульса конца временного интервала. Этот же импульс поступает через элемент задержки 9 на входы установки в О ключей I и 7, которые, запира сь, запрещают прохождение всех последующих после /V +1-ГО импульсов эталонной частоты на вход счетчика 3 и выход второй дополнительной схемы совпадени  8. При этом элемент задержки 9 выбираетс  так, чтобы суммарное врем  задержки на нем и ключе 7 не превышало периода следовани  импульсов эталонной частоты. Кроме того, дл  обеспечени  открывани  схемы совпадени  8 только на врем  прохождени  п tl-ro импульса эталонной частоты формирование сигнала, открывающего ключ 7, начинаетс  по заднему фронту ,У -го тактового импульса.
Это позвол ет вместо сложного счетчика со сквозным переносом
с одинаково высоким быстродействием всех используемых элементов примен ть более простой счетчик с поразр дным переносом, в
котором быстродействующими должны быть только триггеры младших разр дов.
Если передний фронт импульса начала преобразовани  совпадает с передним фронтом , импульса заполнени , то погрешность преобразовани  равна времени задержки f tl-ro импульса на схеме совпадени  8. В противном случае
погрешность преобразовани  не превышает периода следовани  импульсов эталонной частоты, а при наличии генератора эталонной частоты со скважност-ью импульсов,
несколько меньшей 2, погрешность ,преобразовани  меньше или равна половине периода следовани  импульсов заполнени .
Предмет изобретени 
Преобразователь двоичного кода во временной интервал, содержащий генератор эталонной частоты и ключ, соединенные с входами схемы совпадени , счетчик, вход которого соединен с выходом схемы совпадени , а выходы подключены к входам схемы сравнени , о т л и чающийс  тем, что, с
целью упрощени  устройства и увеличени  точности преобразовани  ., в него введены перва  дополнительна  схема совпадени , к входам которой подключены генератор
эталонной частоты и схема сравне .ни , дополнительный ключ, вход установки которого подключен к первой дополнительной схеме совпадени , втора  дополнительна  схема совпадени , входы которой соединены с генератором эталонной частоты и выходом дополнительного ключа, а также элемент задержки , через который выход второй
дополнительной схемы совпадени  соединен с входами сброса ключей.
I
импульс / ff/ ifafpf
l///7 7ejDOff/ /Z
-ОН
имлуЛЬС f/ffVff/flX
дреме/ ffO2ff wmep D
05ратнь и ffod
SU1832457A 1972-09-29 1972-09-29 Преобразователь двоичного кода во временной интервал SU445144A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1832457A SU445144A1 (ru) 1972-09-29 1972-09-29 Преобразователь двоичного кода во временной интервал

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1832457A SU445144A1 (ru) 1972-09-29 1972-09-29 Преобразователь двоичного кода во временной интервал

Publications (1)

Publication Number Publication Date
SU445144A1 true SU445144A1 (ru) 1974-09-30

Family

ID=20528151

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1832457A SU445144A1 (ru) 1972-09-29 1972-09-29 Преобразователь двоичного кода во временной интервал

Country Status (1)

Country Link
SU (1) SU445144A1 (ru)

Similar Documents

Publication Publication Date Title
SU445144A1 (ru) Преобразователь двоичного кода во временной интервал
SU756632A1 (ru) Преобразователь двоичного кода во временной интервал 1
SU383042A1 (ru) Формирователь кодовых комбинаций
SU435518A1 (ru) Устройство для преобразования безызбыточногоs-разрядного двоичного кода в двоичныйv-разрядный /с-вычетный разностный код
SU389625A1 (ru) Устройство для формирования временного интервала
SU362447A1 (ru) Всесоюзная
SU370729A1 (ru) Устройство съема кода
SU437231A1 (ru) Реверсивный счетчик импульсов
SU1689962A1 (ru) Устройство сопр жени интерфейсов разной разр дности
SU1524037A1 (ru) Устройство дл формировани синхроимпульсов
SU1325470A1 (ru) Генератор случайных чисел
SU395989A1 (ru) Накапливающий двоичный счетчик
SU554626A2 (ru) Устройство дл декодировани циклических кодов
SU604149A1 (ru) Преобразователь кода во временной интервал
SU1468251A1 (ru) Многостоповый преобразователь временных интервалов в цифровой код
SU1075255A1 (ru) Преобразователь параллельного двоичного кода в число-импульсный код
SU1310822A1 (ru) Устройство дл определени старшего значащего разр да
SU1007081A1 (ru) Устройство дл преобразовани временных интервалов в код
SU552609A1 (ru) Асинхронное устройство дл определени четности информации
SU484564A1 (ru) Дискретный накопитель импульсных сигналов
SU373885A1 (ru) Счетчик импульсов на потенциальных элементах
SU363207A1 (ru)
SU418971A1 (ru)
SU451962A2 (ru) Цифровой чистотомер
SU919090A1 (ru) Устройство дл контрол работы счетчика с потенциальными выходами