SU440781A1 - Импульсно-фазовый дискриминатор - Google Patents

Импульсно-фазовый дискриминатор

Info

Publication number
SU440781A1
SU440781A1 SU1742778A SU1742778A SU440781A1 SU 440781 A1 SU440781 A1 SU 440781A1 SU 1742778 A SU1742778 A SU 1742778A SU 1742778 A SU1742778 A SU 1742778A SU 440781 A1 SU440781 A1 SU 440781A1
Authority
SU
USSR - Soviet Union
Prior art keywords
pulse
capacitor
discriminator
key
trigger
Prior art date
Application number
SU1742778A
Other languages
English (en)
Inventor
Юлий Борисович Соколовский
Original Assignee
Украинский Государственный Проектный Институт "Тяжпромэлектропроект"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Украинский Государственный Проектный Институт "Тяжпромэлектропроект" filed Critical Украинский Государственный Проектный Институт "Тяжпромэлектропроект"
Priority to SU1742778A priority Critical patent/SU440781A1/ru
Application granted granted Critical
Publication of SU440781A1 publication Critical patent/SU440781A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к импульсной технике .
Известен фазовый дискриминатор, содержащий триггер, на входы которого поданы сравниваемые сигналы, С-интегратор с разр дным ключом и операционный усилитель.
Однако известный дискриминатор имеет высокий уровень пульсаций на выходе.
Целью изобретени   вл етс  уменьшение уровн  пульсации на выходе.
Дл  этого в дискриминатор введен дополнительный ключ и дополнительный конденсатор , причем дополнительный ключ включен между / С-генератором и входом операционного усилител , параллельно которому включен дополнительный конденсатор.
На чертеже приведена блок-схема дискриминатора .
Импульсно-фазовый дискриминатор содержит триггер 1, интегратор, содержащий резистор 2 и конденсатор 3, разр дный ключ 4, дополнительный ключ 5, дополнительный конденсатор 6, резисторы 7, 8 и операционный усилитель 9.
Дискриминатор работает следующим образом .
На один из входов триггера 1 подаетс  задающа  последовательность импульсов ТзадЭти же импульсы управл ют ключами 4 и 5. При этом команда на включение ключа 4
должна приходить с некоторым запазданием, когда ключ 5 уже отключаетс . Получение двух импульсов управлени , разнесенных во времени, дл  управлени  ключами 4 и 5 осуществл етс  следующим образом: импульс Тзад дифференцируетс  на импульсном трансформаторе (не показан), причем передний фронт дает импульс дл  ключа 5, а задний фронт - дл  ключа 4.
На второй вход триггера 1 поступает друга  последовательность импульсов Тос (например обратной св зи), сдвинута  по фазе относительно Тзад.
При подаче на триггер 1 обеих последовательностей , сдвинутых по фазе, триггер 1 будет переключатьс . При этом на его выходе вырабатываетс  переменное пр моугольное напр жение, которое подаетс  на интегратор. Если импульс обратной св зи расположен симметрично между двум  соседними импульсами Тзад, то напр жение на конденсаторе 3 в момент замыкани  ключа 5 равно нулю, т. е. на выходе всего устройства сигнал равен нулю . Такое расположение импульсных последовательностей наиболее благопри тно дл  устойчивой работы дискриминатора в замкнутой системе регулировани . Этот сдвиг по фазе нримем условно равным нулю. При другом взаимном расположении импульсов на
конденсаторе 3 к моменту замыкани  ключей
5 и 4 напр л ение не равно нулю, причем его величина и знак однозначно характеризует фазовый сдвиг между сигналами относительно условного нул .
В момент прихода импульса тзад сначала включаетс  ключ 5, подсоедин   кратковременно конденсатор б к конденсатору 3, причем , так как емкость конденсатора 6 беретс  на пор док меньше, практически он зар жаетс  до напр жени , равного напр жению на конденсаторе 3 в этот момент.
Затем ключ 5 размыкаетс , а ключ 4 кратковременно замыкаетс , разр жа  конденсатор 3 до нул . Затем снова конденсатор 3 зар жаетс , приходит на триггер 1 импульс TOO и т. д.
Напр жение с конденсатора 6 подаетс  через входной резистор 7, имеющий сравнительно большое сопротивление, на вход операционного усилител  9.
Пульсаци  на выходе дискриминатора при линейной обратной св зи усилител  9 и фиксированном сдвиге фаз зависит от степени разр да конденсатора 6 через резистор 7 за врем  между двум  импульсами Тзад- При этом чистое запаздывание, вносимое дискриминатором , составл ет не более одного полупериода
ТзадПредмет изобретени 
Импульсно-фазовый дискриминатор, содержащий триггер, на входы которого лоданы сравниваемые сигналы, а выход которого подключен к / С-интегратору с разр дным ключом , и операционный усилитель, отличающийс  тем, что, с целью уменьшени  уровн  пульсаций на выходе, введен дополнительный ключ и дополнительный конденсатор, причем дополнительный ключ включен между С-интегратором и входом операционного усилител , параллельно которому включен дополнительный конденсатор.
SU1742778A 1972-01-31 1972-01-31 Импульсно-фазовый дискриминатор SU440781A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1742778A SU440781A1 (ru) 1972-01-31 1972-01-31 Импульсно-фазовый дискриминатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1742778A SU440781A1 (ru) 1972-01-31 1972-01-31 Импульсно-фазовый дискриминатор

Publications (1)

Publication Number Publication Date
SU440781A1 true SU440781A1 (ru) 1974-08-25

Family

ID=20501631

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1742778A SU440781A1 (ru) 1972-01-31 1972-01-31 Импульсно-фазовый дискриминатор

Country Status (1)

Country Link
SU (1) SU440781A1 (ru)

Similar Documents

Publication Publication Date Title
US3594649A (en) Voltage-controlled oscillator
US4024414A (en) Electrical circuit means for detecting the frequency of input signals
US4857933A (en) Analogue to digital converter of the multi-slope type
SU440781A1 (ru) Импульсно-фазовый дискриминатор
GB1070903A (en) Improvements in or relating to frequency comparing systems
US3631467A (en) Ladderless, dual mode encoder
US3138761A (en) Electronic memory circuit utilizing feedback
SU586400A1 (ru) Устройство дискретного управлени фазой генератора
SU361462A1 (ru) 8СьСОЮ
SU1062907A1 (ru) Устройство дискретного отклонени луча электронно-лучевой трубки
SU750736A1 (ru) Электронный коммутатор аналоговых сигналов
SU617826A1 (ru) Умножитель частоты
GB1452757A (en) Frequency responsive circuit
SU434593A1 (ru) Следящий интегрирующий аналого-цифровойпреобразователь
SU523311A1 (ru) Автогенератор струнного датчика
SU447721A1 (ru) След щий умножитель частоты
SU373768A1 (ru) Дискретный накопитель
SU455317A1 (ru) Устройство сравнени дискретного регул тора
SU425297A1 (ru)
RU2019028C1 (ru) Преобразователь частоты в напряжение
SU1032426A1 (ru) Многоканальное устройство определени максимумов
SU828362A1 (ru) Устройство дл управлени многофазнымСТАТичЕСКиМ пРЕОбРАзОВАТЕлЕМ
SU718909A1 (ru) Импульсно-фазовый дискриминатор
SU798620A1 (ru) Фазовый различитель
SU1112373A1 (ru) Устройство дл логарифмировани отношени сигналов