SU425359A1 - Управляемый делитель частоты - Google Patents

Управляемый делитель частоты

Info

Publication number
SU425359A1
SU425359A1 SU1725587A SU1725587A SU425359A1 SU 425359 A1 SU425359 A1 SU 425359A1 SU 1725587 A SU1725587 A SU 1725587A SU 1725587 A SU1725587 A SU 1725587A SU 425359 A1 SU425359 A1 SU 425359A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
circuit
trigger
counter
code
Prior art date
Application number
SU1725587A
Other languages
English (en)
Original Assignee
Э. Л. Барьюдин
Смоленский Филиал Московского Ордена Ленина Энергетического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Э. Л. Барьюдин, Смоленский Филиал Московского Ордена Ленина Энергетического Института filed Critical Э. Л. Барьюдин
Priority to SU1725587A priority Critical patent/SU425359A1/ru
Application granted granted Critical
Publication of SU425359A1 publication Critical patent/SU425359A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1
Изобретение относитс  к импульсной технике .
Известен управл емый делитель частоты, содержащий входную шину, счетчик, информационный вход которого через устройство записи обратного кода соединен с шиной информационного входа, и выходную шину.
(Эднако известный делитель имеет недостаточную надежность и быстродействие.
Целью изобретени   вл етс  повышение надежности работы и быстродействи .
Дл  этого в нем дополнительно установлены второй счетчик и второе устройство записи обратного хода, схема «ИЛИ, две схемы совпадени  «И и триггер, причем входна  шина через схемы совпадени  «И соединена со счетными входами первого и второго счетчиков , информационный вход второго счетчика через второе устройство записи обратного кода соединен с шиной информационного входа, нулевой выход триггера соединен с первой схемой совпадени  «И и вторым устройством записи обратного кода, ед,иничный выход триггера соединен со второй схемой совпадени  «И и первым устройством записи обратного кода, а выходы счетчиков соединены с нулевым и единичным входами триггера и схемой «ИЛИ, выход которой подключен к выходной шине.
На чертеже приведена блок-схема делител .
Управл емый делитель частоты содержит триггер I, схемы совпадени  «И 2, 3, счетчики 4, 5, устройство записи обратного кода 6, схема «ИЛИ 7, второе устройство записи обратного , кода 8, причем информационные входы счетчиков 4, 5 соединены через устройства записи обратного кода б, 8 соответственно с
шиной информационного входа; входна  шина через схемы совпадени  «И 2, 3 соединена со счетными входами первого и второго счетчиков 4, 5, нулевой выход триггера 1 соединен со схемой совпадени  «И 3 и вторым устройством записи кода 8, единичный выход триггера 1 соединен со схемой совпадени  «И 2 и устройством записи обратного кода 6, а выходы счетчиков 4, 5 с единичным и нулевым входами триггера и схемой «ИЛИ 7, выход которой подключен к выходной шипе.
Делитель частоты работает следуюш,им образом .
Пусть триггер 1 находитс  в состо нии «I, при котором на схему совпадени  «И 2 поступает запрет, а на схему совпадени  «И 3 - разрешение. Импульсы входного нанр жени , поступающие непрерывно на схемы 2 и 3, будут проходить только через схему 3 и подсчитыватьс  счетчиком 4 до тех пор, пока
в нем не запишетс  максимальный код. В
этот момент триггер 1 переходит в состо ние «О, запрещает схему 3 и разрешает схему 2, через которую входпые импульсы поступают уже на счетчик 5 и через устройство записи обратного кода 6 производит запись в счетчике 4 обратного кода Л, т. е. подготавливает счетчик 4 к циклу преобразовани , который начнетс  через период выходного иапр л ени . Одновременно с перебросом триггера 1 формируетс  выходной импульс, который через схему «ИЛИ 7 поступает на ее выход.
При записи в счетчик 5 максимального кода триггер 1 перебрасываетс  в «1, запрещаетс  схема 2, разреидаетс  схема 3 и входные импульсы поступают на счетчик 4, в который был записан обратный код. И в этом случае одновременно с перебросом триггера 1 формируетс  выходной импульс, который через схему 7 также поступает на выход.
Частота выходного напр жени  управл емого делител  частоты /вых, так и в предыдущем случае, будет в Л раз меньше входной частоты /их. Однако счетчики 4 и 5 рабогают в режиме обычного счета входных импульсов, благодар  разделению во времени их работы.
Предмет изобретени 
Управл емый делитель частоты, содержащий входную щину, счетчик, информационный вход которого через устройство записи обратного кода соединен с щиной информационного входа, и выходную щину, отличающийс  тем, что, с целью повышени  надежности работы и быстродействи , в нем дополнительно установлены второй счетчик и второе устройство записи обратного кода, схема «ИЛИ, две схемы совпадени  «И и триггер , причем входна  шина через схемы совпадени  «И соединена со счетными входами
первого и второго счетчиков, информационный вход второго счетчика через второе устройство записи обратного кода соединен с шиной информационного входа, нулевой выход триггера соединен с первой схемой совпадени «И иУвторым устройством записи обратного кода, единичный выход триггера соединен со второй схемой совпадени  «И и первым устройством записи обратного кода, а выходы счетчиков соединены с нулевым и
единичным входами триггера и схемой «ИЛИ, выход которой подключен к выходной шине.
SU1725587A 1971-12-16 1971-12-16 Управляемый делитель частоты SU425359A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1725587A SU425359A1 (ru) 1971-12-16 1971-12-16 Управляемый делитель частоты

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1725587A SU425359A1 (ru) 1971-12-16 1971-12-16 Управляемый делитель частоты

Publications (1)

Publication Number Publication Date
SU425359A1 true SU425359A1 (ru) 1974-04-25

Family

ID=20496417

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1725587A SU425359A1 (ru) 1971-12-16 1971-12-16 Управляемый делитель частоты

Country Status (1)

Country Link
SU (1) SU425359A1 (ru)

Similar Documents

Publication Publication Date Title
US3863153A (en) Speed measurement and indication apparatus
GB1283705A (en) Improvements in or relating to pulse-counting circuits
GB1196372A (en) Improvements in or relating to Frequency and Phase Comparators
SU425359A1 (ru) Управляемый делитель частоты
US3200264A (en) Random selector
SU414743A1 (ru) Счетчик с коэффициентом счета 2"—2'^ ' '
SU364107A1 (ru) Делитель частоты
SU371606A1 (ru) БИБЛИОТ^::кл
SU1080175A1 (ru) Преобразователь угла поворота вала в код
SU413482A1 (ru)
SU362447A1 (ru) Всесоюзная
SU373885A1 (ru) Счетчик импульсов на потенциальных элементах
SU525249A1 (ru) Многоразр дный декадный счетчик
SU479256A1 (ru) Многовходовой счетчик импульсов
SU430372A1 (ru) Устройство формирования временной последовательности импульсов
SU395989A1 (ru) Накапливающий двоичный счетчик
SU408266A1 (ru) В п
SU400035A1 (ru) Накопитель импульсов
US3596186A (en) Device for counting impulses
SU471663A1 (ru) Селектор импульсов
SU475619A1 (ru) Квадратор
SU411609A1 (ru)
SU391744A1 (ru) Счетчик
SU520703A1 (ru) Устройство дл преобразовани параллельного кода в последовательный
SU420984A1 (ru)