SU416702A1 - - Google Patents
Info
- Publication number
- SU416702A1 SU416702A1 SU1718439A SU1718439A SU416702A1 SU 416702 A1 SU416702 A1 SU 416702A1 SU 1718439 A SU1718439 A SU 1718439A SU 1718439 A SU1718439 A SU 1718439A SU 416702 A1 SU416702 A1 SU 416702A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- integrator
- output
- pulse
- pulses
- time
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1one
Изобретение относитс к вычислительно: технике и может быть использовано в системах автоматического измерени и контрол .The invention relates to computing technology and can be used in automatic measurement and control systems.
Известные устройства дл перемножени сигналов от различных датчиков, заданных, например, в частотно-импульсной и врем импульсной форме, содержащие интегратор с цепью разр да, накопительный конденсатор и ключ, сложны и не обеспечивают высокого быстродействи .The known devices for multiplying signals from various sensors, specified, for example, in a frequency-pulse and time-pulse form, containing an integrator with a discharge circuit, a storage capacitor and a switch, are complex and do not provide high speed.
Цель изобретени - упрощение и повыщение быстродействи устройства дл перемножени врем -импульсных и частотно-импульсных сигналов.The purpose of the invention is to simplify and increase the speed of a device for multiplying time-pulse and frequency-pulse signals.
Это достигаетс тем, что устройство дополнительно содержит преобразователь, включенный на входе интегратора, формирователь импульсов , блокинг-генератор и мультивибратор, входы которых подключены к формирователю, а выходы - к управл юндим входам ключей, включенных на выходе интегратора и в его разр дной цепи.This is achieved by the fact that the device additionally contains a converter included at the input of the integrator, a pulse shaper, a blocking generator and a multivibrator, whose inputs are connected to the driver, and the outputs to control inputs of the keys included at the integrator's output and in its bit circuit.
На чертенке представлена блок-схема предлагаемого устройства.The imp is the block diagram of the proposed device.
Прин ты следующие обозначени : формирователь 1 импульсов; преобразователь 2 «частота-напр жение ; блокинг-геператор 3; мультивибратор 4; ключи 5, 6; интегратор 7; накопительный конденсатор 8.The following notation is taken: pulse shaper 1; frequency-to-voltage converter 2; blocking hepterator 3; multivibrator 4; keys 5, 6; integrator 7; storage capacitor 8.
Час чпно-н.мпульс11ьи сомножитель с .io преобразовател;; 2 трансформируетс у cooTBerciBciiUbie значени пссто :Н|Пого тока. Полученное напр жение интегрируете;; интегратором 7, выполненным в виде операционного усилител посто нного тока с 1 ондецсатором в цепи отрицательно обратной сп зн.Hour cpn-npulse 11th factor with .io converter ;; 2 is transformed at cooTBerciBciiUbie with the values psst: H | Pogo current. The resulting voltage integrate ;; integrator 7, made in the form of an operational amplifier of direct current with 1 ondetsator in the circuit negatively inverse.
Папр жепие с выхода интегратора 7 подастс затем :iia ключ 6 с накспительньп конденсатором 8 на его выходе, который управл етс короткими и.мпульсами блокинг-генератора 3. Первый сомножитель, заданный во врем -импульсной форме, с помощью формировател 1 импульсов, содержащего диффере1щируюн ,ую цепочку, преобразуетс в последовательность разнопол рпых импульсов, причем импульсами, по времеии соответствующими исхол.ных импульсов, управл етс ждущи1 блокииг-генератор 3.The output from the output of the integrator 7 is then: iia key 6 with a capacitor 8 at its output, which is controlled by short pulses of the blocking generator 3. The first factor specified during the time-pulse form, using the driver 1 pulses, containing a differential The chain is transformed into a sequence of different-type pulses, and the pulses, which are controlled by the corresponding source pulses, are controlled by the waiting block2 generator 3.
Таким образом, иакопнтельиый коьдеисатор 8 будет периодически подключатьс к выходу интегратора 7 на короткое врем , запомина тс значение напр жени , до которого оно успело возрасти за врем очередного импульса первого сомножител . Это напр жение и вл етси выходным дл описывае лого ycTpoiiCTsa; оно нропорциснально произведению сомножител , задаииого во вред1 -нмпульсной форме, и сомиожител и - в частотно-мпульспой форме.Thus, the accumulator core 8 will be periodically connected to the output of the integrator 7 for a short time, the value of the voltage up to which it managed to increase during the time of the next pulse of the first factor is memorized. This voltage is the output of the ycTpoiiCTsa log; it is inherently the product of a multiplier, given to the detriment of the 1-pulse form, and a somotic agent, and in the frequency-multiplex form.
j ак как премич1М11ульсп)1й сшПал иосгх ; ет периодически, то и интегратор должен работать с этим же иериодом, и процесс илтегрн|ровапии в каждом периоде должен начинатьс с пулевого значени . Периодичиость работы интегратора обесиечивае1с с иомонлыо ждущего мультивибратора 4, уиравл емого импульсами с выхода формировател 1 имиульсов, ио времеии соответствуюихими перед1пп ,м импульсов первого сомаюжигел .j ak as premich1M11ulsp) 1st sspal iosgh; em periodically, then the integrator must work with the same period, and the process of integrating in each period must begin with a bullet value. The periodicity of operation of the integrator of the computer is from the idle multivibrator 4, which is controlled by pulses from the output of the former of 1 imiuls, and the time of the corresponding first pulses, m of pulses of the first somayuzhigel.
Пр моугольиые имиульсы с выхода мультивибратора 4, имеющие длительность несколько меньшую, чем период повторени , управл ют ключом 5 в цепи обратной св зи Hirreгратора 7, благодар чему этот иптеграчор имеет возможиость разр дитьс до иулевого наир жепи перед приходом очередного импульса первого сомножител , обеспечива тем The mimic emulsions from the output of multivibrator 4, having a duration slightly shorter than the repetition period, are controlled by key 5 in the feedback circuit of Hirregrator 7, so that this integrator can be discharged to zero and zero before the arrival of the next impulse of the first factor, ensuring that
Предмет и з о б р е т е п и The subject and s obretep
Устройство дл неремножепи врем -имиульсных и частолно-им иульспых сигналов, содержащее интегратор, выход которого через ключ соедииеп с накопительным кондепсаторо .м, о т л и ч а io П1, е е с тем, что, с целью упропхе )1и п повышени быстродействи , оно содержит формирователь имиульсов, преобразователь «частота-напр жение, блокингтенератор , мультивибратор и второй ключ, причем выход формировател импульсов через блокииг-генератор соединен с управл ющим входом первого ключа, а через мультивибратор - со входом второго ключа, включенного в цепь обратной св зи интегратора, на входе которого включен преобразователь «частотанапр жение .A device for non-multiplication of time-and-time and partial-impulse signals, containing an integrator, the output of which is via a switch with a cumulative conepsator m, one or two io P1, which is so that, for the purpose of improving) speed, it contains an immersion shaper, a frequency-voltage converter, a blocking generator, a multivibrator and a second key, the output of the pulse shaper through a blocking generator connected to the control input of the first key, and through a multivibrator - to the input of the second key turned on into the feedback circuit of the integrator, at the input of which the frequency-voltage converter is connected.
дых.breathing
1 I1 I
8eight
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1718439A SU416702A1 (en) | 1971-11-29 | 1971-11-29 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1718439A SU416702A1 (en) | 1971-11-29 | 1971-11-29 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU416702A1 true SU416702A1 (en) | 1974-02-25 |
Family
ID=20494238
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1718439A SU416702A1 (en) | 1971-11-29 | 1971-11-29 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU416702A1 (en) |
-
1971
- 1971-11-29 SU SU1718439A patent/SU416702A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU416702A1 (en) | ||
SU450190A1 (en) | Device for logarithmization | |
SU410403A1 (en) | ||
SU363990A1 (en) | TIME-PULSE FUNCTIONAL CONVERTER | |
SU493903A1 (en) | Random Pulse Generator | |
SU1195428A1 (en) | Device for generating pulse trains | |
SU425116A1 (en) | PULSE VOLTMETER | |
SU1531092A1 (en) | Random numbers generator | |
SU485422A1 (en) | A device for obtaining information on the frequency of elastic oscillations in a self-adjusting control system | |
SU409234A1 (en) | L '\ NECESSARY-PERFORMANCE DEVICE OF TIME-PULSE TYPE | |
SU416705A1 (en) | ||
SU640268A1 (en) | Arrangement for determining transient process parameters | |
SU660059A1 (en) | Function computing arrangement | |
SU425315A1 (en) | MULTIPLIENCY FREQUENCY FOLLOWING PERIODIC PULSES | |
SU362447A1 (en) | ALL-UNION | |
SU417766A1 (en) | ||
SU834860A1 (en) | Triangular voltage generator | |
SU921015A1 (en) | Dc drive | |
US3436535A (en) | Multiplying circuit based on amplitude to time conversion | |
SU690405A2 (en) | Digital percent frequency meter | |
SU661746A1 (en) | Pulse shaper | |
SU366550A1 (en) | MULTIPLIER OF FREQUENCY RATING OF PULSES | |
SU507888A1 (en) | Corner code coder | |
SU413548A1 (en) | ||
SU437968A1 (en) | Device for determining the average signal value |