SU412620A1 - - Google Patents

Info

Publication number
SU412620A1
SU412620A1 SU1685486A SU1685486A SU412620A1 SU 412620 A1 SU412620 A1 SU 412620A1 SU 1685486 A SU1685486 A SU 1685486A SU 1685486 A SU1685486 A SU 1685486A SU 412620 A1 SU412620 A1 SU 412620A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
unit
inputs
line unit
Prior art date
Application number
SU1685486A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1685486A priority Critical patent/SU412620A1/ru
Application granted granted Critical
Publication of SU412620A1 publication Critical patent/SU412620A1/ru

Links

Landscapes

  • Selective Calling Equipment (AREA)

Description

1
Изобретение относитс  к телемеханике. Известны устройства дл  телесигнализации , содержащие на диспетчерском пункте (ДП) генератор импульсов, коммутатор, шифратор, входы которого подключены к выходам распределител  импульсов, а выход соединен с информационным входом выходного линейного блока, дешифратор, ипформационные входы которого подключены к первому выходу входного линейного блока, логические элементы «И и «ИЛИ, блоки пам ти, входы которых соединены с выходами дешифратора, выходы подключены ко входам блока индикации, на контролируемом пункте (КП) - блок временной задержки, -распределитель импульсов, вход которого соединен с выходом входного линейного блока , а выходы подключены ко входам дешифратора и через блок ввода информации - к информационному входу выходного линейного блока.
Однако известные устройства сложны и не обладают достаточной надежностью.
Цель предлагаемого изобретени  - повышение надежности работы устройства.
Дл  этого в нем на диспетчерском пункте выход генератора импульсов подключен к одному из входов первого логического элемента «И и одному из входов логического элемента «ИЛИ, с другим входом первого
огического элемента «И соединен выход второго логического элемента «И, подключенный ко входу входного линейного блока, второй выход которого соединен с другим входом логического элемента «ИЛИ и с унравл юшим входом выходного линейного блока, вход коммутатора подключеп к выходу первого логического элемепта «И, выходы коммутатора соедипены со входами шифратора и с управл ющими входами дешифратора , подключенными к выходам распределител  импульсов, входы второго логического элемента «И соединены с выходом выходного линейного блока и с третьим выходом входного линейного блока, на контролируемом нункте - вход блока временной задержки подключен к выходу дешифратора, выход блока временной задержки соединен со входом входного линейного блока и с первым унравл юшим входом выходного линейного блока, второй управл юший вход которого подключен к выходу входного линейпого блока.
На чертеже изображена блок-схема предлагаемого устройства.
Устройство содержит диспетчерский пункт 1 и контролируемые пункты 2 и 3. На диспетчерском пункте 1 устройства расположены генератор импульсов 4, коммутатор 5, н ифратор 6, дешифратор 7, распределитель
импульсов 8, выходной линейный блок 9, входной линейный блок 10, логический элемент «И 11, блоки нам ти 12-15, блок индикации 16, логический элемент «И 17, логический элемент «ИЛИ 18.
На контролируемом нункте устройства расноложены входной линейный блок 19, блок временной задержки 20, дешифратор 21, распределитель имнульсов 22, блок ввода информации 23, выходной линейный блок 24.
Устройство работает следующим образом.
Генератором импульсов 4, работающим с посто нной частотой и с периодом, равным времени вызова и опроса одного КП, через логический элемент «ИЛИ 18 запускаетс  распределитель импульсов 8. Этим же импульсом через логический элемент «И 17, подготовленный логическим элементом «И 11, сдвигаетс  на один шаг коммутатор 5, обеснечива  сигнал на одном из входов шифратора 6 и дешифратора 7. Шифратор 6 формирует кодовую комбинацию, котора  через выходной линейный блок 9 поступает в линию св зи.
Пройд  по линии св зи, импульсы поступают на вход КИ, где подвергаютс  проверке и формированию во входном линейном блоке 19. После этого запускаетс  распределитель импульсов 22, выполненный с теми же характеристиками , что и распределитель импульсов 8 на ДП. Поскольку дл  каждого КП установлена сво  адресна  комбинаци  имнульсов , то на выходе дешифратора 21 получают импульс только на одном КП. Этим импульсом запускаетс  блок временной задержки 20 на врем , несколько превышающее суммарную длительность всех шагов раснределител  импульсов 22, чтобы через данный распределитель импульсов прошли все и.мпульсы адресной серии. Одновременно импульс с блока временной задержки 20 деблокирует выходной линейный блок 24 и, пройд  через него, поступает в линию св зи.
Пройд  по линии св зи, импульс «ответа КП через входной линейный блок 10 поступает на вход логического элемента «И 11, обладающего пам тью. До этого логический элемент «И 11 получал импульсы кода с выходного линейного блока 9. С приходом импульса «ответа КП данный логический элемент «И реализуетс , разреша  приход следующим импульсам с КП на выходы входного линейного блока 10 и одновременно готов  логически элемент «И 17 дл  поступлени  следующего импульса от генератора импульсов 4 на вход коммутатора 5.
Далее блок временной задержки 20 возвращаетс  в исходное положение и задним фронтом импульса задержки за;пускает входной линейный блок 19. Импульсы с входного линейного блока 19 через выходной линейный блок 24 ноступают в линию св зи и воспринимаютс  входным линейным блоком 10. С выхода входного линейного блока 10 сигнал поступает па вход логического элемента
ИЛИ 18 к повторному зануску распределител  импульсов 8 дл  дешифравайй  информации и на вход выходного линейного блока 9. Выходной линейный блок 9 блокирует передачу на врем  дешифров;ани  информации , приход щей с КП, во изёежаПИе Повторного по влепи  В ЛИнии св зи импу;гьсов кода. Входной линейный блок Т9 ОсуЩест вл ет
повторный запуск распределителе ИМПульсов 22, который, .подключа сь к иНдивИдуальным узлам блока ввода информации 23, через выходной линейный блок 24 последовательно посылает в линию св зи йМпуЛьсы йнфор.мации . Эти импульсы восприНим-аЮтс  входным Линейным блоком 10 и поступают на входы дешифратора 7 дл  дешифровани . С выхода дешифратора 7 информаци  направл етс  в индивидуальные блоки пам ти 12-15, а затем высвечиваетс  на табло блока индикации 16.
Предмет изобретени 
Устройство дл  телесигнализации, содержащее на диспетчерском пункте генератор импульсов, коммутатор, шифратор, входы которого подключены к выходам распределител  импульсов, а выход соедине} с информацио 1ным входом выходного линейного блока , дешифратор, информационные входы которого подключены к первому выходу входного линейного блока, логические элементы
«И и «ИЛИ, блоки пам ти, -входы которых соединены с выходами деШИфратора, а выходы подключены ко входам блока индикации , на контролируемом пункте - блок временной задержки, распределитель импулвсов,
вход которого соединен с выходом входного линейного блока, -а выходы подключены ко входам дешифратора и через блок ввода информации - к информационному входу выходного линейного блока, от л ич ато щее с  
тем, что, с целью повышени  надежности работы устройства, в нем на диспетчерском пункте выход генератора импульсов подключен к одному из входов первого логического элемента «И и одному из входов логического элемента «ИЛИ-, с другим :вхоДом первого логического элемента «И соединен выход второго логического элемента «И, подключенный -ко входу входного линейного блока, второй выход которого соединен с
другим входом логического элемента «ИЛИ и с управл ющим входом выходного линейного блока, вход ко.ммутатора подключен к выходу первого логического -элемента «И, выходы коммутатора соединены со входами
шифратора и с управл ющими входами дешифратора , подключенными к выходам раснределител  импульсов, входы второго логического элемента «И соединены с выходом выходного линейного блОка и с третьим
выходом входного линейного блока, на контролируемом пункте - вход блока временной задержки подключен к выходу дешифратора, выход блока временной задержки соединен со входом входного линейного блока и с первым управл ющим входом выходного линейного блока, второй управл ющий вход которого подключен к выходу входного линейого блока.
.J L.
J
SU1685486A 1971-07-27 1971-07-27 SU412620A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1685486A SU412620A1 (ru) 1971-07-27 1971-07-27

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1685486A SU412620A1 (ru) 1971-07-27 1971-07-27

Publications (1)

Publication Number Publication Date
SU412620A1 true SU412620A1 (ru) 1974-01-25

Family

ID=20484226

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1685486A SU412620A1 (ru) 1971-07-27 1971-07-27

Country Status (1)

Country Link
SU (1) SU412620A1 (ru)

Similar Documents

Publication Publication Date Title
SU412620A1 (ru)
GB1160148A (en) Sequence Detection Circuit
SU922715A1 (ru) Устройство дл ввода информации
SU741441A1 (ru) Устройство дл синхронизации импульсов
SU478346A1 (ru) Система дл телесигнализации с временным разделением сигналов
SU475650A1 (ru) Устройство дл телесигнализации
SU493786A1 (ru) Устройство дл телесигнализации
SU467488A1 (ru) Контролируемый пункт системы телеуправлени -телесигнализации
SU1535218A1 (ru) Устройство дл телеуправлени
SU1156111A1 (ru) Устройство телеуправлени
SU1462281A1 (ru) Генератор функций
SU448610A1 (ru) Приемник сигналов телеинформации
SU1368957A1 (ru) Устройство дл формировани последовательностей импульсов
SU1325545A1 (ru) Устройство дл приема и передачи информации
SU1622927A1 (ru) Устройство дл формировани последовательностей импульсов
SU1372326A1 (ru) Устройство дл мажоритарного выбора асинхронных сигналов
SU424234A1 (ru) Сдвигающий регистр
SU883955A1 (ru) Устройство дл отображени информации
SU1116423A1 (ru) Многоканальное устройство дл сопр жени источников информации с вычислительной машиной
SU627504A1 (ru) Устройство дл приема информации
SU416668A1 (ru)
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU1282334A1 (ru) Декодирующее устройство
SU1388865A2 (ru) Устройство дл обслуживани запросов
SU513362A1 (ru) Устройство дл сопр жени формировател кода времени с эвм