SU405165A1 - MULTICHANNEL RELAXATION GENERATOR - Google Patents

MULTICHANNEL RELAXATION GENERATOR

Info

Publication number
SU405165A1
SU405165A1 SU1741204A SU1741204A SU405165A1 SU 405165 A1 SU405165 A1 SU 405165A1 SU 1741204 A SU1741204 A SU 1741204A SU 1741204 A SU1741204 A SU 1741204A SU 405165 A1 SU405165 A1 SU 405165A1
Authority
SU
USSR - Soviet Union
Prior art keywords
generator
elements
multichannel
majority
time
Prior art date
Application number
SU1741204A
Other languages
Russian (ru)
Inventor
В. М. Разумный В. С. Темкин В. В. Мельников
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1741204A priority Critical patent/SU405165A1/en
Application granted granted Critical
Publication of SU405165A1 publication Critical patent/SU405165A1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

1one

Изобретение относитс  к области радиотехники и может использоватьс  в многоканальных релаксационных генераторах, примен емых в качестве резервированных задающих устройств .The invention relates to the field of radio engineering and can be used in multichannel relaxation generators used as redundant setting devices.

Известны поканально резервированные релаксационные генераторы, обеспечивающие на больщинстве выходов синхронные и синфазные импульсы с частотой следовани , остающейс  в пределах заданных норм при возникновении любого отказа одного любого элемента схемы, содержащие в каждом канале мажоритарный элемент, каждый вход которого соединен с одноименными входами мажоритарных элементов остальных каналов, и врем задающую цепь.Channel-by-channel redundant relaxation generators are known that provide synchronous and common-mode pulses with a following frequency that remain within specified limits for any failure of one of any circuit elements containing a majority element in each channel, each input of which is connected to the same inputs of the majority elements of other channels and time is the driving circuit.

Однако в таких устройствах неустойчива взаимна  синхронизаци  каналов и возможно длительное сун ествование многочастотного колебательного процесса при параметрических отказа.х элементов врем задающих цепей, что обусловлено введением врем задающих цепей в состав мультивибраторов, синхронизируемых виещним сигналом, т. е. наличием в каждом мультивибраторе двухпетлевой обратной св зи.However, in such devices, the unstable mutual synchronization of the channels and the possible prolonged sunshine of the multifrequency oscillatory process with parametric failure. connection.

Целью изобретени   вл етс  повыщение устойчивости взаимной синхронизации каналов генератора.The aim of the invention is to increase the stability of the mutual synchronization of the generator channels.

Дл  этого в предлагаемом генераторе кажда  обща  точка соединени  одноименных входов мажоритарных элементов подключена кTo do this, in the proposed generator, each common connection point of the same inputs of the majority elements is connected to

выходу врем задающей цепи каждого канала.output time master circuit of each channel.

На чертеже изображена схема предлагаемого генератора.The drawing shows a diagram of the proposed generator.

Устройство содержит в каждом канале мажоритарный элемент ./, реализующий логическую операцию И-ИЛИ-НЕ-И-ИЛИ, и врем задающую цепь 2.The device contains in each channel the major element ./, which implements the logical operation AND-OR-NOT-AND-OR, and the time specifying the circuit 2.

Одноименные входы мажоритарных элементов / соединены ме сду собой. Количество входов каждого мажоритарного элемента равно количеству каналов в генераторе. Кажда  обща  точка 3 одноименных входов мажоритарных элементов J через врем задающую цепь 2 соединена с выходом одного из мажоритарных элементов. Выходные сигналы снимаютс  с выходов каждого мажоритарного элемента. Мажоритарные элементы целесообразно выполн ть на микросхемах TTL, которые нар ду с логическими функци ми выпо.чи ют функции усилени  сигнала, достаточного дл  возникновени  и по иержани  генераци .The inputs of the same name of the majority elements / are interconnected by themselves. The number of inputs of each major element is equal to the number of channels in the generator. Each common point 3 of the same inputs of the majority elements J through the timing of the driving circuit 2 is connected to the output of one of the majority elements. The output signals are taken from the outputs of each major element. The majority elements are advisable to perform on TTL chips, which, along with the logic functions, perform the functions of signal amplification, sufficient for generation and suppression of generation.

Генератор работает следующим образом.The generator works as follows.

При полной исправности всех элементов схемы и подаче питани  на всех входах всех мажоритарных элементов 1 устанавливаетс  высокий уровень напр жени  (логическа  единица ), а на выходах в результате инвертировани  устанавливаетс  низкий уровень напр жени  (логический нуль). Низкий уровень напр жени  , распростран  сь но врем задающимWhen all circuit elements are fully operational and the power is applied to all inputs of all major elements 1, a high voltage level is set (logical unit), and a low voltage level (logical zero) is set at the outputs as a result of inversion. Low voltage applied at time

цеп м 2, через HHTepBavT времени, равный величине задержки, достигает входов мажоритарных элементов 1 и вызывает по вление высокого уровн  напр жени  на их выходах. Далее аналогичным образом высокий уровень напр жени , распростран  сь по врем задающим цеп м 2, через интервал времени, равный величине задержки, дсстигает входов мажоритарных элементов / и вызывает по вление низкого уровн  11апр жен;;  на их выходах- Далее 1 :олебательный процесс многократно повтор етс  в указанном пор дке, при этом период колебаний равен удво.-11ному времени задержки врем задающих цепей 2.the chain 2, through HHTepBavT time equal to the delay value, reaches the inputs of the majority elements 1 and causes the appearance of a high voltage level at their outputs. Further, in a similar way, a high voltage level, spreading along the master circuits 2, after a time interval equal to the delay value, causes input of the majority elements / and causes a low level occurrence ;;; at their outputs- Next, 1: the oscillatory process is repeated many times in the indicated order, and the oscillation period is doubled. To the 11th delay time, the time of the driver circuits 2.

Воз-никновение катастрофического отказа одного из элементов схемы приводит в худшем случае к попаданию сигнала на одном из выходов генератора, что допускаетс  техническими требовани ми. ВогНикновение параметрического отказа одной из врем задающих цепей 2 (изменение времени задержки в результате неисправности) н,; влп ет на выходныеThe occurrence of a catastrophic failure of one of the circuit elements leads in the worst case to a signal at one of the generator outputs, which is allowed by the technical requirements. The occurrence of a parametric failure of one of the timing of the driver circuits 2 (the change in the delay time due to a fault) n ,; Weekend for the weekend

сигналы, поскольку последние восстанавЛйваютс  мажоритарными элементами /,-а их частота определ етс  большинством исправных линий задержки.signals, since the latter are restored by the majority elements /, and their frequency is determined by the majority of healthy delay lines.

Таким образом, в предлагаемом генераторе при любом отказе любого элемента схемы обеспечиваетс  устойчива  взаимна  синхронизаци  между отдельными каналами.Thus, in the proposed generator, with any failure of any circuit element, stable mutual synchronization between the individual channels is ensured.

Предмет изобретени Subject invention

Лиюгоканальный релаксационный генератор , содержаш;ий в каждом канале мажоритарный элемент, выход которого подключен к входу врем задаюш.ей цепи, например, линииLiugular relaxation generator, containing a majority element in each channel, the output of which is connected to the input by a time specified circuit, for example, a line

задержки, а каждый вход которого соединен с одноименными входами мажоритарных элементов остальных каналов, отличающийс  тем, что, с целью упрощени  генератора и взаимной синхронизации каналов, кажда  обща delays, and each input of which is connected to the same inputs of the major elements of the remaining channels, characterized in that, in order to simplify the generator and the mutual synchronization of the channels, each

точка соединени  одноименных входов мажоритарных элемен-тов подключена к выходу врем задающей цепи каждого канала.The junction point of the same-named major-element inputs is connected to the output of the master circuit time of each channel.

SU1741204A 1972-01-20 1972-01-20 MULTICHANNEL RELAXATION GENERATOR SU405165A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1741204A SU405165A1 (en) 1972-01-20 1972-01-20 MULTICHANNEL RELAXATION GENERATOR

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1741204A SU405165A1 (en) 1972-01-20 1972-01-20 MULTICHANNEL RELAXATION GENERATOR

Publications (1)

Publication Number Publication Date
SU405165A1 true SU405165A1 (en) 1973-10-22

Family

ID=20501130

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1741204A SU405165A1 (en) 1972-01-20 1972-01-20 MULTICHANNEL RELAXATION GENERATOR

Country Status (1)

Country Link
SU (1) SU405165A1 (en)

Similar Documents

Publication Publication Date Title
FR2116073A5 (en)
GB1393949A (en) Network of digitally controlled nodes
US4101790A (en) Shift register with reduced number of components
SU405165A1 (en) MULTICHANNEL RELAXATION GENERATOR
US2882423A (en) Ring circuit
US3328702A (en) Pulse train modification circuits
SU413620A1 (en)
SU489227A1 (en) Variable division counting device
SU399903A1 (en) DEVICE FOR ELECTING ELIMINATED OBJECTS
SU483792A1 (en) Pulse distributor
SU748870A1 (en) Decoder
SU733105A1 (en) Pulse distribution circuit
SU411653A1 (en)
SU1491308A1 (en) Pulsed gate with control signal storage
SU832715A1 (en) Pulse monitoring device
SU1103375A1 (en) Redundancy pulse generator
SU421132A1 (en) DIVIDER WITH VARIABLE COEFFICIENT DIVISION
SU855964A2 (en) Pulse shaper
SU671034A1 (en) Pulse frequency divider by seven
SU841101A1 (en) Shaper of difference frequency of pulse trains
SU1448397A1 (en) Timing arrangement
SU596935A1 (en) Multichannel clock pulse distributor
SU1506526A1 (en) Square pulse shaper
SU544106A1 (en) Controlled pulse generator
SU401952A1 (en) DEVICE FOR COMPARING VOLTAGES