SU399854A1 - In PT & - Google Patents

In PT &

Info

Publication number
SU399854A1
SU399854A1 SU1499803A SU1499803A SU399854A1 SU 399854 A1 SU399854 A1 SU 399854A1 SU 1499803 A SU1499803 A SU 1499803A SU 1499803 A SU1499803 A SU 1499803A SU 399854 A1 SU399854 A1 SU 399854A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
output
information
register
sensor
Prior art date
Application number
SU1499803A
Other languages
Russian (ru)
Inventor
Л. М. Лукь нов Э. Г. Баранова
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1499803A priority Critical patent/SU399854A1/en
Application granted granted Critical
Publication of SU399854A1 publication Critical patent/SU399854A1/en

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Description

|1| 1

Изобретение относитс  к технике, решающей задачу сбора дискретной информации от двухпозиционных датчиков дл  передачи ее в устройство приема и обработки информацией , в частности в управл ющую вычислительную машину.The invention relates to a technique that solves the problem of collecting discrete information from two-position sensors for transmitting it to an information receiving and processing device, in particular to a control computer.

В отличие от известных устройств предлагаемое изобретение расшир ет функциональные возможности устройства сбора данных от пвухпозиционных датчиков, сокращает объем передаваемых от пего данных с одновременным увеличением полпоты передаваемых сведений с поведений датчиков, повышает надежность и экономичность устройства, а также обеспечивает возможность его построени  па иптгегралъных схемах со средней и большой степенью интеграции.In contrast to the known devices, the present invention expands the functionality of the device for collecting data from two-position sensors, reduces the amount of data transferred from it while simultaneously increasing the half-range of information transmitted from the sensor behaviors, increases the reliability and economy of the device, and also makes it possible to build it in integrated circuits medium and high degree of integration.

На чертеже приведна схема устройства.The drawing is a diagram of the device.

Сигналы от датчиков поступают на входы 1 коммутатора 2, на который от дешифратора 3 старших разр дов регистра адреса 4 подаютс  управл ющие сигналы. Коммутатор разбит на несколько частей - групп каналов (на чертеже показана лишь одна группа). В каждой из групп число каналов равно числу выходов дешифратора 3 старших разр дов регистра адреса 4, а общее число групп каналов равно числу выходов дешифратора 3 младших разр дов регистра адреса 5.The signals from the sensors are fed to the inputs 1 of the switch 2, to which from the decoder 3 high bits of the register of the address 4 are fed control signals. The switch is divided into several parts - groups of channels (only one group is shown in the drawing). In each group, the number of channels is equal to the number of outputs of the decoder 3 higher bits of the register of address 4, and the total number of groups of channels is equal to the number of outputs of the decoder 3 lower bits of the register of address 5.

Выход каждой группы каналов коммутатора соединен с первым управл ющим входом соответствующей логической схемы блока определени  изменени  состо ни  датчиков бис входом записи кода соответствующего регистра блока запоминани  состо ни  датчиков 7 (па чертеже изобрал ена лишь одна логическа  схема и один регистр). Регистры блока 7 выполнены на квазистатических элементах иThe output of each switch channel group is connected to the first control input of the corresponding logic circuit of the sensor state change determination unit bis by the input of the code entry of the corresponding register of the sensor state storage unit 7 (only one logic circuit and one register are shown in the drawing). Registers of block 7 are made on quasistatic elements and

имеют число разр дов, равное числу каналов в данной группе коммутатора. Число логических схем в блоке определени  изменени  состо ни  датчиков равно числу выходов дешифратора 3 младших разр дов регистра адреса 5.have the number of bits equal to the number of channels in this switch group. The number of logic circuits in the sensor state change detection unit is equal to the number of outputs of the decoder 3 lower bits of the address register 5.

На входы квазистатического регистра блока 7, построенного на интегральных схемах с МОП-структурой, поступают тактовые сигналы от генератора 8 и сигналы сдвига информации с выхода, служащего соединениемThe inputs of the quasistatic register of block 7, built on integrated circuits with a MOS structure, receive clock signals from generator 8 and information shift signals from the output serving as a connection

младших и старших разр дов в регистре адреса 5 и 4. Информаци  с выхода регистра сдвига поступает на второй управл юший вход соответствующей логической схемы блока определени  изменени  состо ни  датчиковthe lower and higher bits in the address register 5 and 4. The information from the output of the shift register goes to the second control input of the corresponding logic circuit for determining the change in the state of the sensors

6, па третий - разрешающий вход которой подаетс  сигнал с одного из выходов дешифратора 3 младших разр дов регистра адреса 5. Устройство работает следующим образом. По сигналу от устройства приема и обработки информации (шина 9) генератор 8 начинает выдавать в регистр-счетчик адреса сигналы счета дл  циклического опроса каналов. В соответствии с позиционными кодами на выходах дешифратора 3 старших разр дов регистра адреса 4 в каждой группе каналов, на которые разбит коммутатор, выбираютс  каналы с одинаковым номером, например все первые каналы. Информаци  с них подаетс  ва выходы соответствующих групп коммутаторов , а с последних на входы записи кода в регистр сдвига блока 7 данной групиы каналов и на первый управл ющий вход логической схемы блока определени  изменени  состо ни  датчиков 6, соответствующей данному регистру в блоке определени  изменени  состо ни  датчиков. На вторые управл ющие входы каждой из логических схем блока определени  изменени  состо ни  датчиков 6 подаетс  от квазистатического регистра сдвига блока 7 сигнал, который соответствует информации на выходе данного датчика в предыдущий момент времени.6, the third step is the enabling input of which is fed to a signal from one of the outputs of the decoder of the 3 lower bits of the address register 5. The device operates as follows. The signal from the device receiving and processing information (bus 9), the generator 8 begins to issue in the register-counter address counting signals for cyclical polling channels. In accordance with the position codes, at the outputs of the decoder of the 3 high bits of the address register 4, in each group of channels into which the switch is divided, channels with the same number are selected, for example, all the first channels. The information from them is fed to the outputs of the respective switch groups, and from the latter to the inputs of the code entry in the shift register of block 7 of this group of channels and to the first control input of the logic circuit of the change state detection unit of sensors 6 corresponding to the given register in the state change definition part sensors. To the second control inputs of each of the logic circuits of the unit for determining the change in the state of the sensors 6, a signal is sent from the quasistatic shift register of the block 7, which corresponds to the information at the output of this sensor at the previous time.

Позиционный код на выходах дещифратора 3 младщих разр дов регистра адреса 5 управл ет подачей сигнала на разрешающий вход одной из логических схем 6. В зависимости от информации на выходах датчика в текущий и предыдущий моменты времени на выходах логический схемы 6 могут быть следующие коды.The position code at the outputs of the delicator 3 lower bits of the address register 5 controls the signaling to the enable input of one of the logic circuits 6. Depending on the information on the sensor outputs at the current and previous time points, the following codes can be used at the outputs of the logic circuit 6.

Если информаци  на первом и втором управл ющем входах логической схемы одинакова , что соответствует равенству кодов на выходах датчиков в текущий и предыдущий момееты времени, то на выходах схемы 6 код равен «О.If the information on the first and second control inputs of the logic circuit is the same, which corresponds to the equality of codes at the sensor outputs at the current and previous time, then at the outputs of circuit 6, the code is equal to "O."

При «О на выходе коммутатора и «1 на выходе регистра сдвига блока 7 на терном выходе код равен «1, а на втором выходе- «О. При «1 на выходе коммутатора и «О на выходе регистра сдвига код на выходах мен етс  на инверсный. Указанный алгоритм реализуетс  с помощью схемы 6, состо щей из трех схем «НЕ 10, входы которых  вл ютс  входами логической схемы определени  состо ни  датчиков, и двух схем «ИЛИ - НЕ 11 на три входа, выходы которых служат выходами логической схемы блока определени  изменени  состо ни  датчиков 6. Одноименные выходы всех логических схем объдин ютс  схемами «ИЛИ 12. Сигналы по шинам 13 и 14 с выходом схем 12  вл ютс  сигналами прерывани  дл  устройства приема и обработки информации. При изменении кода на выходе какого-либо из датчиков на одном из этих выходов по вл етс  код «Ь. Одновременно с подачей в устройство приема и обработки информации сигнала прерывани  по вл етс  сигнал на выходе схемы «ИЛИ 15, по которому запрещаетс  выдача от генератора в регистр-счетчик адреса импульсов циклического опроса датчиков и разрешаетс  выдача в устройство приема и обработки информации через вентили 16 и выходные шины 17 кода адреса датчика, изменившего свое состо ние.When “O at the output of the switch and“ 1 at the output of the shift register of block 7, the code at the ternary output is “1, and at the second output,“ O. With "1 at the output of the switch and" O at the output of the shift register, the code at the outputs changes to inverse. This algorithm is implemented using a circuit 6 consisting of three "NOT 10" circuits whose inputs are the inputs of a logic circuit for determining the state of sensors, and two "OR - NOT 11 circuits for three inputs, the outputs of which serve as outputs for the logic circuit of the change determination unit sensor states 6. The like outputs of all logic circuits are combined by OR 12 circuits. The signals on buses 13 and 14 with the output of circuits 12 are interrupt signals for the information receiving and processing device. When the code changes at the output of any of the sensors, the code “b.” Appears on one of these outputs. Simultaneously with supplying the interrupt signal to the information receiving and processing device, a signal appears at the output of the OR 15 circuit, which prohibits the output from the generator to the register-counter of the address of cyclic sensor polling of the sensors and allows the output to the information receiving and processing device through the gates 16 and output buses 17 of the address code of a sensor that has changed its state.

После передачи этих данных по сигналу отAfter transmitting this data on a signal from

устройства ;приема и обработки информацииdevices; receiving and processing information

(шина 9) работа устройства возобновл етс .(bus 9) device operation resumes.

Таким образом, информаци  с устройстваThus, information from the device

сбора данных от двухпозициовных датчиковdata acquisition from two-position sensors

передаетс  в устройство ее приема и обработки лишь в моменты смены кода на выходах датчиков, что дает возможность значительно сократить ее объем, уменьшить врем , расходуемое устройством приема и обработки информации на получение данных о состо нии одного датчика и повысить помехозащищенность канала передачи информации. Кроме того, необходимо отметить, что в устройство приема и обработки информации передаютс It is transmitted to the device for its reception and processing only at the moments of code change at the sensor outputs, which makes it possible to significantly reduce its volume, reduce the time spent by the device receiving and processing information to obtain data on the status of a single sensor, and increase the noise immunity of the information transmission channel. In addition, it should be noted that information is transmitted to the information receiving and processing device.

не только адрес изменившего свое состо ние датчика, но и данные об изменении состо ни  датчика и о направлении изменени  этой информации , т. е. о переходе из состо ни  «1 в в «О или из «О в «1.not only the address of the sensor that changed its state, but also data on the change in the state of the sensor and on the direction of the change in this information, i.e., a transition from state “1 to” O or “O to” 1.

Предмет изобретени Subject invention

Устройство дл  сбора данных от двухпозиционных датчиков, содержащее коммутатор, выход которого подключен к блоку запоминани  состо ни  датчиков и к одному из входов блока определени  изменени  состо ни  датчиков, второй вход которого подсоединен к выходу блока запоминани  состо ни  датчиков , а третий вход - к выходу дешифратора младщих разр дов регистра адреса, генератор , соединенный с блоком запоминани  состо ни  датчиков и с регистрами адреса, каждый из которых соединен с соответствующим дешифратором и вентил ми, вход коммутатора , подключен ко входу устройства и кA device for collecting data from on-off sensors, containing a switch, the output of which is connected to the sensor state memory and one of the inputs of the sensor state change detection unit, the second input of which is connected to the sensor state output, and the third input to the output the decoder of the lower order bits of the address register, a generator connected to the sensor state memory and to the address registers, each of which is connected to a corresponding decoder and gates, switch input a connected to the input of the device and to

выходам дешифратора старших разр дов регистра адреса, отличающеес  тем, что, с целью упрощени  устройства и расширени  его функциональных возможностей, оно содержит три схемы «ИЛИ, причем входы первой и второй схем «ИЛИ соединены с соответствующими выходами блока определени  изменени  состо ни  датчиков и дешифратора младщих разр дов регистра адреса, а выходы - с соответствующими входами устройства и третьей схемы «ИЛИ выход которой подключен к генератору и вентиЛ1Ям.the outputs of the decoder of the higher bits of the address register, characterized in that, in order to simplify the device and expand its functionality, it contains three OR circuits, and the inputs of the first and second OR circuits are connected to the corresponding outputs of the sensor state change decoder and decoder the lower bits of the address register, and the outputs with the corresponding inputs of the device and the third circuit “OR the output of which is connected to the generator and the valves.

SU1499803A 1970-12-14 1970-12-14 In PT & SU399854A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1499803A SU399854A1 (en) 1970-12-14 1970-12-14 In PT &

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1499803A SU399854A1 (en) 1970-12-14 1970-12-14 In PT &

Publications (1)

Publication Number Publication Date
SU399854A1 true SU399854A1 (en) 1973-10-03

Family

ID=20461154

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1499803A SU399854A1 (en) 1970-12-14 1970-12-14 In PT &

Country Status (1)

Country Link
SU (1) SU399854A1 (en)

Similar Documents

Publication Publication Date Title
US5285409A (en) Serial input/output memory with a high speed test device
GB1195459A (en) Data-Collection System
US3414720A (en) Pulse rate multiplier
SU399854A1 (en) In PT &
US3056108A (en) Error check circuit
US5898735A (en) Circuit and method for signal transmission
SU284434A1 (en) CODE CODE 2 OF 5
SU1084749A1 (en) Device for tolerance checking of pulse sequences
SU888099A1 (en) Information input device
SU932638A1 (en) Group synchronization device
SU798816A1 (en) Binary number comparing device
SU1386849A1 (en) Device for converting signals of photoelectric transducer
SU1262472A1 (en) Information input device
SU871325A2 (en) Pulse selector
JPS584291Y2 (en) Control data signal detection device
SU437072A1 (en) Firmware Control
SU758515A1 (en) Decoder
SU444190A1 (en) Apparatus for calculating ordered selection functions
SU1007189A1 (en) Device for time division of pulse signals
SU496561A1 (en) Fault finding device
SU746503A1 (en) Maximum number determining device
SU902074A1 (en) Ring shift register
SU534037A1 (en) Pulse counter
SU1644168A1 (en) Self-diagnosing paraphase asynchronous device
SU658556A1 (en) Gray code-to -binary code converter