SU392497A1 - DEVICE FOR MULTIPLICATION OF T-BIT DECIMAL NUMBERS FOR SINGLE-DISCHARGE DECIMAL - Google Patents
DEVICE FOR MULTIPLICATION OF T-BIT DECIMAL NUMBERS FOR SINGLE-DISCHARGE DECIMALInfo
- Publication number
- SU392497A1 SU392497A1 SU1675742A SU1675742A SU392497A1 SU 392497 A1 SU392497 A1 SU 392497A1 SU 1675742 A SU1675742 A SU 1675742A SU 1675742 A SU1675742 A SU 1675742A SU 392497 A1 SU392497 A1 SU 392497A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- decimal
- bit
- multiplication
- multiplier
- discharge
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
1one
Изобретение относитс к области вычислительной техники- и предназначено дл перемножени дес тичных чисел.The invention relates to the field of computing technology and is intended to multiply decimal numbers.
Известно устройство дл у шожени дес тичных чисел, содержащее одноразр дные матрицы умножени , число которых пропорционально числу разр дов множИмого и множител .A device for desixing decimal numbers is known, containing one-digit multiplication matrices, the number of which is proportional to the number of bits of a multiplier and a multiplier.
Предложенное устройство от. ичастс -тем, что шины одноименных дec tичныx цифр ijcex разр дов множимого соединены с входами Соответствующих собирательных схем второй группы, выходы последних - с шинами множимого одноразр дной матрицы умножени , кажда из ВЬЕХОДНЫХ шин которой св зана с входами т вентилей. При этом управл ющий вход каждого из вентилей соединен с соответствующей шиной множимого, а выходы вентилей, соответствующих i-му разр ду множимого (), - с входами i-й собирательной схемы первой группы.The proposed device from. and, in particular, that buses of identical numbers ijcex of multiplicable digits are connected to the inputs of the corresponding collecting circuits of the second group, the outputs of the latter are connected to tires of a multiplicand single-bit multiplication matrix, each of which VIDEO tires is connected to the inputs of t gates. In this case, the control input of each of the gates is connected to the corresponding bus of the multiplicand, and the outputs of the gates corresponding to the i-th section of the multiplicand () are connected to the inputs of the i-th collective circuit of the first group.
Это позвол ет унростить устройство.This allows the device to be unstructured.
Схема устройства показана на чертеже.Diagram of the device shown in the drawing.
Устройство содержит одноразр дную матрицу / умножени с шинами множител 2 и множимого 3 (на которые подаютс дес тичные цифры от 1 до 9 множител и множимого соответственно) и с двоично-дес тичными выходами 4, сумматор 5 с выходами 6, собирательные схемы первой группы 7 и вто2The device contains a one-bit matrix / multiply with multiplier 2 and multiplicand 3 tires (which are given decimal digits from 1 to 9 multiplier and multiplicative, respectively) and with binary-decimal outputs 4, adder 5 with outputs 6, collective schemes of the first group 7 and wto2
рой группы в, вентили 9, 10 и 11, шины 1, 13 и 14 дл иодачи дес тичных цифрgroup b, gates 9, 10 and 11, tires 1, 13 and 14 for decimal digits
/4i,i, Ai,2 Ai,g первого разр да множимого/ 4i, i, Ai, 2 Ai, g, first bit multiplicand
(от 1 до 9 соответственно), шины 15, 16 и П дл подачи дес тичных цифр Az,i, Ла.а, .... /42,9 второго разр да мнол имого; шины 18, 19 и 20 дл подачи дес тичных цифр Ат,, Am,z,.., Ат.з т-го разр да множимого.(from 1 to 9, respectively), tires 15, 16, and P for giving decimal digits Az, i, La., .... / 42.9 second bit; tires 18, 19 and 20 for giving decimal digits Am, Am, z, .., At.z of the t-th digit of the multiplicand.
Устройство работает следующим образом.The device works as follows.
Пусть множимое представлено числом О,.. 19, а множитель--числом 7. Тогда Ai,, т. е. на шине 14 присутствует единичный сигнал , а на остальных шинах (12, 13) младшего разр да множимого - нулевой снгнал.Let the multiplier be represented by the number O, .. 19, and the multiplier by the number 7. Then Ai ,, i.e., on bus 14 there is a single signal, and on the remaining buses (12, 13) the least significant multiplier is null.
Сигнал 1, открывает соответствующую собирательную схему 8 (на чертеже - нижн ) и создает единичный сигнал на соответствующей шине 3 одноразр дной .матрнцы / умножени .Signal 1 opens the corresponding collecting circuit 8 (in the drawing, the lower one) and creates a single signal on the corresponding bus 3 one-bit mattresses / multiplications.
Так как множитель представлен цифрой 7, то на соответствующем выходе 4 (на чертеже - нижний) матрицы выдаетс двоичнодес тичный код 0110.0011, соответствующий произведению 63 млади1его разр да множнмого (9) на множитель (7).Это произведение ноступает на все т вентилей //, но из них открытым оказываетс лишь тот вентиль, который соединен с шиной 14 (по ней подаетс единичный сигнал). Двоично-дес тичный код произведени проходит через собирательпуюSince the multiplier is represented by the number 7, the corresponding output 4 (in the drawing is the bottom) of the matrix gives the binary number code 0110.0011, corresponding to the product of 63 times the multiplier (9) and the multiplier (7). This product does not appear for all t gates // but of these, only the valve that is connected to bus 14 is open (a single signal is given through it). Binary-decimal code of the work passes through the collector
схему 7, соответствующую младшему разр ду множимого, на вход сумматора 5. Младша тетрада произведени (ООП) ноступает непосредетвенно на выход 6 младшего разр да произведени , а старша тетрада (ОНО) суммируетс с младшей тетрадой второго произведени (1X7).circuit 7, corresponding to the minor bit of the multiplier, to the input of the adder 5. The minor tetrad of the product (OOP) does not reach the output 6 of the lower order of the product, and the highest tetrad (ITO) is added to the junior tetrad of the second product (1X7).
Предмет изобретени Subject invention
Устройство дл умножени т-разр дных дес тичных чисел на одноразр дное дес тичное число, содержащее одноразр дную матрицу умножени , входы которой соединены с шинами множител , сумматор, входы которого соединены с выходами т собирательны) схем первой группы, вентили, вторую группу собирательных схем, шины множимого, отличающеес тем, что, с целью упрош,ени устройства , шины одноименных дес тичных цифр всех разр дов множимого соединены с входами соответствующих собирательных схем второй группы, выходы последних соединены с шинами множимого одноразр дной матрицыA device for multiplying t-bit decimal numbers by a one-bit decimal number containing a one-bit multiplication matrix, the inputs of which are connected to multiplier buses, an adder, the inputs of which are connected to the outputs t collectively of the first group, gates, the second group of collective schemes tires of the multiplicand, characterized in that, in order to simplify the device, tires of the same decimal digit of all bits of the multiplicand are connected to the inputs of the corresponding collecting circuits of the second group, the outputs of the latter are connected to the buses of the multiply extendible odnorazr ne matrix
умножени , кажда из выходных шин которой соединена с входами т вентилей, управл ющий вход каждого из вентилей соединен с соответствуюшей шиной множимого, а выходы вентилей, соответствующих i-му разр дуthe multiplication, each of the output lines of which is connected to the inputs t of the gates, the control input of each of the gates is connected to the corresponding multiplicable bus, and the outputs of the gates corresponding to the i-th bit
множимого (), соединены с входами t-й собирательной схемы первой группы.multiplicative (), connected to the inputs of the t-th collective scheme of the first group.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1675742A SU392497A1 (en) | 1971-06-30 | 1971-06-30 | DEVICE FOR MULTIPLICATION OF T-BIT DECIMAL NUMBERS FOR SINGLE-DISCHARGE DECIMAL |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1675742A SU392497A1 (en) | 1971-06-30 | 1971-06-30 | DEVICE FOR MULTIPLICATION OF T-BIT DECIMAL NUMBERS FOR SINGLE-DISCHARGE DECIMAL |
Publications (1)
Publication Number | Publication Date |
---|---|
SU392497A1 true SU392497A1 (en) | 1973-07-27 |
Family
ID=20481062
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1675742A SU392497A1 (en) | 1971-06-30 | 1971-06-30 | DEVICE FOR MULTIPLICATION OF T-BIT DECIMAL NUMBERS FOR SINGLE-DISCHARGE DECIMAL |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU392497A1 (en) |
-
1971
- 1971-06-30 SU SU1675742A patent/SU392497A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3562502A (en) | Cellular threshold array for providing outputs representing a complex weighting function of inputs | |
SU392497A1 (en) | DEVICE FOR MULTIPLICATION OF T-BIT DECIMAL NUMBERS FOR SINGLE-DISCHARGE DECIMAL | |
GB1316322A (en) | Scaling and number base converting apparatus | |
US4543641A (en) | Multiplication device using multiple-input adder | |
US6484193B1 (en) | Fully pipelined parallel multiplier with a fast clock cycle | |
US3469085A (en) | Register controlling system | |
US3462589A (en) | Parallel digital arithmetic unit utilizing a signed-digit format | |
SU822174A1 (en) | Converter of direct binary-decimal code into complementary binary-decimal one | |
SU987620A1 (en) | Serial multiplying device | |
SU485448A1 (en) | Device for adding numbers | |
SU1179322A1 (en) | Device for multiplying two numbers | |
SU826341A1 (en) | Multiplier | |
SU999043A1 (en) | Multiplication device | |
SU807276A1 (en) | Adding device | |
SU1524046A1 (en) | Device for multiplying two n-digit numbers | |
SU1107119A1 (en) | Matrix device for squaring and extracting root | |
SU363119A1 (en) | REGISTER OF SHIFT | |
SU580554A1 (en) | Device for dividing decimal numbers | |
SU842800A1 (en) | Matrix device for multiplying | |
SU1024906A1 (en) | Multiplication device | |
SU1141401A1 (en) | Device for calculating difference of two numbers | |
SU1262478A1 (en) | Device for subtracting decimal numbers | |
SU1532947A1 (en) | Device for computing convolution | |
SU1515161A1 (en) | Multiplication device | |
SU1670685A1 (en) | Multiplier unit |