SU391610A1 - MEMORY DEVICE - Google Patents

MEMORY DEVICE

Info

Publication number
SU391610A1
SU391610A1 SU1627789A SU1627789A SU391610A1 SU 391610 A1 SU391610 A1 SU 391610A1 SU 1627789 A SU1627789 A SU 1627789A SU 1627789 A SU1627789 A SU 1627789A SU 391610 A1 SU391610 A1 SU 391610A1
Authority
SU
USSR - Soviet Union
Prior art keywords
analog
input
differential amplifier
memory
trigger
Prior art date
Application number
SU1627789A
Other languages
Russian (ru)
Inventor
изобретени Авторы
Original Assignee
В. А. Романов , П. М. Сиверский Институт кибернетики Украинской ССР
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by В. А. Романов , П. М. Сиверский Институт кибернетики Украинской ССР filed Critical В. А. Романов , П. М. Сиверский Институт кибернетики Украинской ССР
Priority to SU1627789A priority Critical patent/SU391610A1/en
Application granted granted Critical
Publication of SU391610A1 publication Critical patent/SU391610A1/en

Links

Landscapes

  • Indication And Recording Devices For Special Purposes And Tariff Metering Devices (AREA)

Description

Изобретение относитс  к области вычислительной техники и предназначено, в частности, дл  использовани  в аналого-цифровых пре (бразовател х.The invention relates to the field of computer technology and is intended, in particular, for use in analog-to-digital transducers.

Известно запоминающее устройство, содержащее дифференциальный усилитель, соединенный по входу с источником входного сигнала , а ло выходу - через аналоговый .ключ, подключенный входом к триггеру управлени , с запоминающим элементом. Однако оно имеет небольшую точность,A memory device is known that contains a differential amplifier connected to the input source with an input signal, and an analog switch connected to the control trigger with a storage element via an analog switch. However, it has little accuracy,

Предлагаемое устройство отЛИчаетс  от известных тем, что в -него введены два последовательно соединенных аналоговых ключа, подключенных к триггеру управлени , первый из которых соединен с источником входного сигнала и со вторым входом дифференциального усилител , а )Второй - подключен к запоминающему элементу.The proposed device differs from the well-known fact that, in addition, two serially connected analog switches are connected to the control trigger, the first of which is connected to the input source and the second input of the differential amplifier, a) The second is connected to the memory element.

Па чергеже изображена блок-схема предлагаегчюго устройства. Она состоит из дифференциального усилител  /, аналоговых «лючей 2, 3, 4, заноми111аюни2го элемента - конденсатора 5, триггера управлени  6, источника входного сигнала 7.Pa cherzhe depicts a block diagram of the proposed device. It consists of a differential amplifier /, analog switches 2, 3, 4, a connected element — a capacitor 5, a control trigger 6, an input signal source 7.

Предлагаемое устройство работает в двух режимах слежени  и запоминани .The proposed device operates in two tracking and memory modes.

В режиме слежени  триггер унравлеии  6 открывает аналоговые ключи 2, 3 и закрывает аналоговый ключ 4. В этом случае -напр жеSIn tracking mode, trigger trigger 6 opens analog keys 2, 3 and closes analog key 4. In this case, for example,

нйё на запоминающем конденсаторе 5 следит за изменением входного еигнала 7,nyyo on the storage capacitor 5 monitors the change in input signal 7,

В режиме запоминани  триггер управлений 6 опрокидываетс , закрывает ключи 2 « иIn the memory mode, the trigger of the controls 6 overturns, closes the keys 2 "and

открывает ключ 4, В этом случае «апр женйе на запоминающем конденсаторе 5 остаетс.  иеизменным и равным напр жению входного сигнала в .момент опрокидывани  триггера управлени  6. Затем устройство вчовь переходит ;в режим слежени  и т. д. Паличие дополнительных аналоговых ключей 3 4 позвол ет устранить разбаланс на входах дифференциального усилител  в режиме заноминани .opens the key 4, In this case, the memory capacitor 5 remains. variable and equal to the voltage of the input signal at the moment of overturning of the control trigger 6. The device then goes into tracking mode, etc. The confusion of additional analog switches 3 4 allows to eliminate the imbalance at the inputs of the differential amplifier in the mode of remembering.

1515

Пред М ет изобретени Prev Invention

Заноминающее устройство, содержащее дифференциальный усилитель, первый вход которого соединен с источеником входного сигнала , а выход - через аналоговый ключ, подключенный входом к триггеру управлени , с заноминающим элементом, отличающеес  тем, что, с целью повышени  точности, в него введены два последовательно соединенных аналоговых .ключа, подключенных к триггеру управлени , первый из которых соединен с источником входного сигнала и со вторым входом дифференциального усилител , а второй подключен к запоминающему элементу.A pocketing device containing a differential amplifier, the first input of which is connected to an input source, and the output via an analog switch connected to the control trigger with a memory element, characterized in that, in order to improve accuracy, two series-connected analog inputs are inserted into it A switch connected to a control trigger, the first of which is connected to an input source and the second input of a differential amplifier, and the second is connected to a memory element.

SU1627789A 1971-02-23 1971-02-23 MEMORY DEVICE SU391610A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1627789A SU391610A1 (en) 1971-02-23 1971-02-23 MEMORY DEVICE

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1627789A SU391610A1 (en) 1971-02-23 1971-02-23 MEMORY DEVICE

Publications (1)

Publication Number Publication Date
SU391610A1 true SU391610A1 (en) 1973-07-25

Family

ID=20467372

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1627789A SU391610A1 (en) 1971-02-23 1971-02-23 MEMORY DEVICE

Country Status (1)

Country Link
SU (1) SU391610A1 (en)

Similar Documents

Publication Publication Date Title
SU391610A1 (en) MEMORY DEVICE
SU482815A1 (en) Analog storage device
SU541200A1 (en) Analog storage device
SU828197A1 (en) Logarithmic computing device
SU911624A1 (en) Analogue storage
SU1388954A1 (en) Analog device for fetching and stroring information
SU991513A1 (en) Analog memory
SU382230A1 (en) LINEAR ANALOG-DISCRETE CONVERTER
SU864275A1 (en) Information input device
SU455484A1 (en) Device for comparing binary and decimal numbers
SU480020A1 (en) Voltage clamp
SU495710A1 (en) Analog memory cell
SU618797A1 (en) Analogue storage
SU583483A1 (en) Analogue memory
SU966749A1 (en) Analogue storage device
SU474695A1 (en) Digital weighing device
SU669348A1 (en) Information input arrangement
RU1820397C (en) Function sine converter
SU612285A1 (en) Analogue storage
SU430508A1 (en) THREE-CHANNEL MAJORITY ELEMENT
GB1415516A (en) Capacitive computer circuits
SU470844A1 (en) Device for correcting the nonlinearity of the characteristics of frequency sensors
SU763915A1 (en) Multiplier-divider
SU570197A1 (en) Device for pulse synchronization of accumulator and radio spectrometer
SU860088A1 (en) Square-law function generator