SU377795A1 - Устройство регулируемого запаздывания - Google Patents

Устройство регулируемого запаздывания

Info

Publication number
SU377795A1
SU377795A1 SU1653231A SU1653231A SU377795A1 SU 377795 A1 SU377795 A1 SU 377795A1 SU 1653231 A SU1653231 A SU 1653231A SU 1653231 A SU1653231 A SU 1653231A SU 377795 A1 SU377795 A1 SU 377795A1
Authority
SU
USSR - Soviet Union
Prior art keywords
read
keys
trigger
key
input
Prior art date
Application number
SU1653231A
Other languages
English (en)
Inventor
А. Н. Зюбан Р. В. Коровин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1653231A priority Critical patent/SU377795A1/ru
Application granted granted Critical
Publication of SU377795A1 publication Critical patent/SU377795A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

il
Изобретение относитс  к устройствам дл  задержки аналогового сигнала и может найти применение при создании специализировапных блоков аналоговых вычислительных устройств.
Известны устройства регулируемого запаздывани  аналоговых сигналов, преобразованных в широтно-импульсную форму, содержащие дифференциальную цепочку, св занную с разделительными диодами, параллельно соединенные одновибраторы, генератор, управл емый одновибраторами, и триггеры с системой схем совпадени .
Однако в известных устройствах тактовые и измерительные фронты широтно-модулированных сигналов распростран ютс  каждый по своему отдельному каналу, причем задержка каждого отдельного фронта задаетс  отдельным одновибратором. При такой системе образовани  задержек возникают погрешности , св занные с неидентичностью интервалов задержек, вырабатываемых различными одновибраторамн. Кроме того, в известных устройствах имеетс  только один интервал задержки, на который может быть отрегулировано устройство.
С целью повышени  точности и упрощени  регулировки времени задержки в предлагаемом устройстве входы интеграторов через ключи записи и блок размножени  сигнала
е
соединены с источником аналогового сигнала , а через ключи считывани  - с источником напр жени  считывани ; ключи записи и ключи считывани  через соответствующие коммутаторы записи и считывани  и ключи, управл емые триггерами записи и считывани  соответственно, подключены к генератору тактовых импульсов, причем триггер записи соединен с источником сигнала запуска
непосредственно, а триггер считывани  - через элемент регулируемой задержки, а выходы интеграторов через сумматор и триггер Шмидта соединены с выходом устройства .
На чертеже дана функциональна  схема предлагаемого устройства.
Устройство содержит блок / размножени  сигнала, на вход которого поступает задерл иваемый аналоговый сигнал, раздел ющийс  затем на п аналогичных сигналов без изменени  мгновенных значений. Каждый из сигналов ноступает на выход блока У, последний подключен к потенциальному входу ключа 2 записи, выходы ключей 2 подключены , в свою очередь, ко входам интеграторов 3 на магнитных элементах с пр моугольной петлей гистерезиса. К другим входам интеграторов 3 через ключи считывани  4 подключен источник 5 посто нного напр жени  считывани  бсч- Управл ющие входы
ключей 2 записи через коммутатор 6 записи и ключ 7 соедииены с выходом генератора 8 тактовых импульсов, с которым через последовательное соединение ключа 9 и коммутатора 10 считывани  соединены ключи 4 считывани . Управл ющий вход ключа 7 подключен через триггер // записи ко входу 12 источника сигнала «запуска. Вход 12 через элемент 13 регулируемой задержки и триггер 14 считывани  подключен к управл ющему входу ключа 9. Выходы интеграторов 3 через сумматор 15 и триггер Шмидта 16 подключены к выходу 17 устройства.
Задержка аналогового сигнала на заданный период тз осуществл етс  следующим образом.
В исходном положении триггеры 11 и 14 и коммутаторы 6 и 10 наход тс  в положении , при котором ключи 2, 4, 7 и 9 закрыты, а интеграторы 3 - в нулевом состо нии. В элементе 13 регулируемой задержки выставл етс  требуемое врем  задержки, и в необходимый момент на вход 12 поступает сигнал на начало операции задержки. Этот сигнал воздействует на триггер // записи, который открывает ключ 7, и на коммутатор 6 записи через ключ 7 начинают поступать импульсы с генератора 8 тактовых импульсов . В течение интервала между первым и вторым импульсами коммутатор держит открытым первый ключ записи и в течение этого интервала входной аналоговый сигнал интегрируетс  первым интегратором 3. В интервале между вторым и третьим импульсами открыт второй ключ 2 записи, и очередна  часть аналогового сигнала интегрируетс  вторым интегратором 3 и так далее.
По истечении времени Тз после по влени  на входе 12 сигнала запуска возникает сигнал на входе элемента 13 регулируемой задержки , который воздействует на триггер 14 считывани , последний, открыва  ключ 9, направл ет тактовые импульсы с генератора 8 через ключ 9 на коммутатор 10 считывани , открывающий поочередно, как и коммутатор 6, на врем  интервала между тактовыми импульсами ключи считывани  4, в результате
чего напр жением с источника 5 осуществл етс  преобразование записанной в интеграторах 3 информации во временные интервалы , поступающие на сумматор 15. На выходе последнего получаетс  сери  импульсов , длительность которых пропорциональна средним значени м входного аналогового напр жени  за интервалы между тактовыми импульсами. Широтно-модулированные импульсы с выхода сумматора нормализуютс 
по амплитуде в триггере Шмидта 16, а с его
выхода эти импульсы поступают на выход 17
устройства.
Таким образом, задержка между записью
аналогового сигнала на интегратор и считыванием с него посто нна дл  всех интеграторов с точностью, обусловленной стабильностью генератора тактовых импульсов и может мен тьс  в достаточно щироких пределах изменением времени задержки в элементе регулируемой задержки.
Предмет изобретени 
Устройство регулируемого запаздывани , содержащее блок размножени  сигнала, интеграторы на магнитных элементах, коммутаторы , ключи, триггеры, генератор тактовых импульсов, элемент регулируемой задержки
и источник напр жени  считывани , отличающеес  тем, что, с целью повыщени  точности и упрощени  регулировки времени задержки , входы интеграторов через ключи записи и блок размножени  сигнала соедийены с источником аналогового сигнала, а через ключи считывани  - с источником напр жени  считывани ; ключи записи и ключи считывани  через соответствующие коммутаторы записи и считывани  и ключи,
управл емые триггерами записи и считывани  соответственно, подключены к генератору тактовых импульсов, причем триггер записи соединен с источником сигнала запуска непосредственно, а триггер считывани  - через элемент регулируемой задержки, а выходы интеграторов через сумматор и триггер Шмидта соединены с выходом устройстаа.
SU1653231A 1971-05-03 1971-05-03 Устройство регулируемого запаздывания SU377795A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1653231A SU377795A1 (ru) 1971-05-03 1971-05-03 Устройство регулируемого запаздывания

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1653231A SU377795A1 (ru) 1971-05-03 1971-05-03 Устройство регулируемого запаздывания

Publications (1)

Publication Number Publication Date
SU377795A1 true SU377795A1 (ru) 1973-04-17

Family

ID=20474262

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1653231A SU377795A1 (ru) 1971-05-03 1971-05-03 Устройство регулируемого запаздывания

Country Status (1)

Country Link
SU (1) SU377795A1 (ru)

Similar Documents

Publication Publication Date Title
SU377795A1 (ru) Устройство регулируемого запаздывания
ES367725A1 (es) Un sistema de memoria de datos.
SU443471A1 (ru) Устройство задержки аналогового сигнала
GB1509795A (en) Processing information signals
SU917172A1 (ru) Цифровой измеритель временных интервалов
SU506888A1 (ru) Преобразователь скорости перемещени в код
SU941904A1 (ru) Устройство дл определени моментов экстремумов гармонического сигнала
SU486360A1 (ru) Устройство дл регистрации цифровой информации
SU660290A1 (ru) Устройство дл синхронихации импульсных последовательснотей
SU373768A1 (ru) Дискретный накопитель
SU1345305A1 (ru) Умножитель частоты следовани импульсов
SU1674163A1 (ru) Устройство дл вычислени функции А - В / А + В
SU1367022A2 (ru) Дифференцирующее устройство
SU597980A1 (ru) Цифровой девиометр
SU526915A1 (ru) Устройство дл дифференцировани широтно-импульсных сигналов
SU657441A1 (ru) Устройство дл преобразовани суммы частотно-импульсных сигналов в код
SU587463A1 (ru) Функциональный генератор
SU616262A1 (ru) Устройство дл ввода информации
SU585502A1 (ru) Множительно-делительное устройство врем -импульсного типа
SU412566A1 (ru) Цифровой датчик разности фаз
SU1095089A1 (ru) Цифровой измеритель частоты
SU902237A1 (ru) Устройство дл задержки импульсов
SU441574A1 (ru) Частотно-импульсное множительное устройство
SU398963A1 (ru) Генератор напряжения специальной формы
SU1205050A1 (ru) Устройство дл измерени абсолютного отклонени частоты